С/1
с
название | год | авторы | номер документа |
---|---|---|---|
Устройство для приема информации | 1987 |
|
SU1444955A1 |
Устройство декодирования | 1984 |
|
SU1166312A1 |
Устройство для приема биимпульсного сигнала | 1986 |
|
SU1372628A1 |
Устройство для приема биимпульсных сигналов | 1987 |
|
SU1471315A1 |
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИ | 1990 |
|
RU2022470C1 |
Устройство для приема биимпульсных сигналов | 1989 |
|
SU1596477A1 |
Устройство для сопряжения каналов ЭВМ с периферийными устройствами | 1990 |
|
SU1732348A1 |
Устройство для сбора информации от многоразрядных дискретных датчиков | 1986 |
|
SU1529230A1 |
Устройство для синхронизации биимпульсного сигнала | 1985 |
|
SU1350837A1 |
Устройство для ввода информации от двухпозиционных датчиков | 1985 |
|
SU1280640A1 |
Изобретение относится к электросвязи, вычислительной технике и может быть использовано в устройствах последовательной передачи информации. Цель изобретения - повышение помехоустойчивости устройства при наличии флуктуационных помех во входном сигнале и расширение его функциональных возможностей путем обеспечения приема биполярных двухфазных кодов без нулевого уровня между битами. Устройство содержит информационные входы 1, линейный блок 2, элементы И-НЕ 3, 4, 7, 8, триггеры 5, 6, 10, 15, 28, элементы ИЛИ 9, 14, элемент И 29, элементы НЕ 19, 20, 30, блоки 16, 24, 35 задержки, резисторы 17, 21, 25, 31, 32, конденсаторы 18, 22, 26, оптроны 33, 34 и шину 23 единичного потенциала. 3 ил.
Изобретение относится к электросвязи и вычислительной технике и может быть использовано в устройствах последовательной передачи информации.
Цель изобретения повышение помехоустойчивости устройства при наличии флук- туационных помех во входном сигнале и расширение его функциональных возможностей путем обеспечения приема биполярных двухфазных кодов без нулевого уровня между битами
На фиг. 1 представлена принципиальная функциональная схема устройства; на фиг. 2, 3 временные диаграммы, поясняющие работу устройства.
Устройство для приема информации содержит (см фиг 1)информационные входы 1,линейный блок 2,первый второй элементы И-НЕ 3, 4, первый, второй RS-триггеры 5, 6, третий четвертый элементы И-НЕ 7, 8, первый элемент ИЛИ 9, третий D-триггер 10,
информационный и тактовый выходы 11 и 12 устройства, вход 13 Сброс устройства, второй элемент ИЛИ 14. четвертый D-триггер 15, первый блок 16 задержки, выполненный на резисторе 17, конденсаторе 18. элементах НЕ 19, 20 второй блок 35 задержки, выполненный на резисторе 21,конденсаторе 22, шину 23 единичного потенциала, третий блок 24 задержки, выполненный на резисторе 25, конденсаторе 26 и элементе ИЛИ 27, пятый D-триггер 28 элемент И 29, элемент НЕ 30. Линейный блок 2 выполнен на резисторах 31, 32 и оптронах 33. 34
Устройство работает следующим образом.
Импульс сброса при включении питания поступает на вход 13 Сброс устройства и через элемент ИЛИ 9 и блок 24 задержки по фронту устанавливает триггер 15 в единичное состояние. Через время, формируемое блоком 35 задержки, с выхода элемента НЕ
о
ю ся
VI
30 на оход триггера 10 поступает сигнал, устанавливающий его в исходное нулевое состояние, а через время, формируемое блоком 16 задержки, триггеры 5, 6, 15, 28 также устанавливаются в исходное нулевое состояние. На выходах 11, 12 устройства устанавливается логический нуль. В случае поступления на вход 1 устройства положительной полуволны единичной посылки сигнала, содержащего нулевые уровни между битами (см. фиг. 2а), на первом выходе блока 2 формируется импульс (см. фиг. 26), который через элемент И-НЕ 3 (см. фиг. 2г)уста- навливает триггер 5 в единичное состояние (см. фиг, 2е). Эгот же импульс через элемент ИЛИ 9 поступает на третий блок 24 задержки (см. фиг, 2к), с выхода которого задержанный импульс (см фиг. и) поступает на триггеры 15 и 28, срабатывающие по заднему фронту импульса (см фиг. 2л, н). Триггер 28 дает разрешение на элемент И 29 для прохождения тактового импульса, сформированного офицательной полуволной единичной посылки, который формируется на втором выходе блока 2 (см, фиг. 2в). При совпадении сигналов на входах элемента И-Н Е 8 отрицательный импульс (см. фиг. 2р) с его выхода поступает через элемент ИЛИ 14 в виде положительного импульса (см. фиг 2с) на вход элемента И 29 и информа- ционный вход триггера 28. Триггер 28 срабатывает по заднему фронту импульса (см. фиг. 2и) при появлении на информационном входе триггера 28 положительного импульса, сформированного от отрицательной пол- уволны биимпульсной посылки (см. фиг. 2с). Затем триггер 28 открывает элемент И 29 и триггер 10 срабатывает по переднему фронту импульса с выхода элемента ИЛИ 14 (см. фиг. 2с). С триггера 10 передний фронт так- тового импульса поступает на выход 12 устройства (см. фиг, 2у). Положительный перепад с триггера 15, задержанный в блоке 35 задержки (см фиг. 2м), через элементы НЕ 30 выдается для формирования заднего фронта тактового импульса на выходе 12 устройства (см фиг. 2у). Величина задержки в блоке 35 задержки выбирается из расчета
- гэад -,
где Тдад - время задержки;
1 длительность импульса положительной или отрицательной полуволны биим- пульсного сигнала.
По импульсу сброса (см фиг. 2м), сфор- мированному блоком 16 задержки, триггеры 5, 6, 28, 1С) усланаппиваются в исходное состояние и на выходе 11 устанавлипается логический путь При этом отрицательный
перепад на выходе триггера 15 поступает через блок 35 задержки, элемент НЕ 30 и блок 16 задержки на сбросовые входы триггеров 5, 6, 10, 15, 28, устанавливая их в рабочее состояние и разрешая прохождение следующих посылок с информационных входов устройства. Величина задержки блока 16 задержки выбирается из расчета, что время задержки гзад должно перекрывать окончание второй полуволны биимпульсной посылки. Аналогично работает устройство при вступлении на вход биимпульсного сигнала, соответствующего нулевой посылке на входе 1. В этом случае переключается триггер 6. На выходе I I отсутствует импульс (см. фиг. 2а, в, е). При поступлении на вход 1 флуктуационной помехи, наложенной на полуволну биимпульсной посылки (см, фиг. 2а), на выходах блока 2 формируются дополнительные короткие импульсы, но они не вызывают срабатывания триггеров 15 и 10, так как блокируются блоком 24 задержки. Нормальная работа устройства обеспечивается лишь тогда, когда за положительной полуволной обязательно следует отрицательная полуволна, и наоборот. Исходя из этого, величина задержки в блоке 24 задержки должна быть такова, чтобы одна полуволна давала разрешение на прохождение другой полуволны. Кроме того, величина задержки выбирается, исходя из ожидаемой длительности полуволны флуктуационной помехи гпх
Гпх Гзад -Q- ,
где гпх - длительность флуктуационной помехи;
Гзад величина задержки блока 24 задержки;
Т - длительность импульса полуволны биимпульсного сигнала.
Таким образом отрицательная и положительная полуволны флуктуационной помехи блокируются блоком 24 задержки, не проходят на триггеры 15 и 28 и не нарушают работу устройства. В случае, когда на вход устройства подается биполярный двухфазный код без нулевого уровня между битами (см. фиг. За) декодирование первой положительной и первой отрицательной полуволн биимпульсной посылки происходит аналогично описанному выше, причем начало формирования импульса сброса происходит по заднему фронту первой полуволны первой биимпульсной посылки, а действие импульса сброса происходит во время действия второй полуволны первой биимпульсной посылки и заканчивается в начале первой полуволны последующей (второй)
биимпульсной посылки По окончании импульса сброса происходит снятие запрета с элемента И-НЕ,з действующая в это время первая полуволна второй биимпульсной посылки проходит через элемент И-НЕ 3 (см. фиг. 1-3) взводит триггер 5. Таким образом происходит дальнейшая обработка последующих посылок.
Формула изобретения Устройство для приема информации, содержащее элемент НЕ, линейный блок, входы которого являются информационными входами устройства, первый и второй выходы линейного блока соединены соответственно с первыми входами первого, второго, третьего и четвертого элементов И-НЕ. выходы первого и третьего элементов И-НЕ соединены соответственно с входом установки в 1 первого триггера, первым инверсным входом первого элемента ИЛИ и входом установки в 1 второго триггера, вторим инверсным входом первого элемента ИЛИ, прямой выход первого триггера соединен с вторым входом четвертого элемента И-НЕ и является информационным выходом устройства, инверсный выход первого триггера соединен с вторым рходом третьего элемента И-НЕ погмой выход второго триггера соединен с вторым входом второго элеменчя И-НЕ, инверсный выход второго триггера соединен с вторым входом первого элемента И-НЕ, выходы второго и четвертого элементов И-HF соединены с инверсными входами второго элемента ИЛИ третий инверсный вход пс-рвого элемента ИЛИ является входом Сброс |-s3h L1--
jfe %
ГЙ , irV
тройства, вход первого блока задержки соединен с входом установки в О третьего триггера, информационный вход которого подключен к шине единичного потенциала, 5 прямой выход третьего триггера является тактовым выходом устройства, выход первого блока задержки соединен с установочными входами в О первого, второго и четвертого триггеров, информационный
0 вход четвертого триггера подключен к шине единичного потенциала, прямой выход соединен с входом второго блока задержки, отличающееся тем, что, с целью повышения помехоустойчивости устройст5 ва при наличии флуктуационных помех во входном сигнале и расширения его функциональных возможностей путем обеспечения приема биполярных двухфазных кодов без нулевого уровня между битами, в него вве0 дены третий блок задержки, пятый триггер и элемент И, первый вход которого объединен с информационным входом пятого триг- гера и подключен к выходу второго элемента ИЛИ, вход установки в О пятого
5 триггера объединен с третьими входами первого третьего элементов И-НЕ и подключен к выходу первого блока задержки, вход третьего блока задержки соединен с выходом первого элемента ИЛИ, выход под0 ключзн к тактовым входам пятого и четвертого триггеров, прямой выход пятого i риггера соединен с вторым входом элемен та И, выход которого подключен к тактовому входу третьего триггера, вход и выход элэ5 мента НЕ подключены соответственно к оду второго блока задержки и пходу первого блока задержки.
ял
i / | и | /
JTL
ГТ
л
LJ
Л
Придедение 6 исходное состояние
Работа без помех
Фие.1
лл
гт
п
п
Работа при наличии помех
О
Работа §ез помех Работа при наличии помех
Фиг.З
Преобразователь кода | 1982 |
|
SU1051708A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Устройство для приема информации | 1987 |
|
SU1444955A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1991-08-23—Публикация
1988-10-28—Подача