Пзвестиы синхронизаторы для ввода информации, представленной частотой или числом видеосигналов, в синхронные вычислительные устройства, выполненные на магнитных элементах.
Предложенный синхронизатор содержит магнитный импульсный усилитель, два формирователя, схему задержки и логический элемент «запрет и отличается от известных тем, что в нем последовательио соединенные имнульсиый усилитель и один из форлгирователей подключены к возбуждающему входу элемента «запрет и схеме задержки, выход которой присоединен к тормозящему входу элемента «запрет, а выход этого элемента - ко второму формирователю.
Это упрощает еогласование с датчиком ииформацин и входными цепями вычислительных устройств и повыщает помехоустойчивость.
Па чертеже приведена схема синхронизато ра.
Вертикальными линиями обозначены магнитные сердечники с ППГ, горизонтальными линиями - шииы, наклонными - обмотки. Все сердечники одного типа - из феррита или ленточного пермаллоя, и на каждом из них расположены обмотки 1 записи, имеющие 1-4 витка и обмотки 2 считываиия (распределяющие, имеющие 40-60 витков. Сердечники 3, 4 с расположеиными на них обмотками считывания 2 и входной обмоткой 5, имеющей 20-40 витков, образуют магнитный имиульсный усилитель дроссельного типа. От остальных элементов усилитель отличается только числом витков входной обмотки. Сердечники 6, 7, 8, 9 с обмотками образуют первый (двухкаскадный) формирователь, использующий естественное усиление магнитных токовых переключателей. Сердечники W, 11, 12, 13 с расположеиными на них обмотками образуют синхронную схему задержки на два такта. Сердечники М, 15, 16, 17 с раснсложениыми на них обмотками образуют элемент
«заирет, вычисляющий логическое произведение с инверсией одного из входов. Сердечники 18, 19 входят в состав выходного (однокаскадного) формирователя.
Устройство иитается от геиератора двухполярных импульсов тока с больщой скваж)юстью, подключаемого к клеммам 20 и 21 (общей). Диоды 22 включены для устранения размагничивающих токов в обмотках считываиия при записи информации. При помощи балластных сопротивлений 23 уста 1авливаются рабочие токи элементов. Прямой и инверсный выходной сигнал снимается соответствеино с клемм 24, 25. Па клеммы 26 иодаДлительность входного сигнала должна быть в несколько раз больше времени такта питания, это н большое число витков обмотки 5 позволяет значительно уменьшить необходимый ток записи на сердечники усилителя. Для «медленной записи достаточно иметь в обмотке 5 ток от 5 до 20 ма в зависимости От диаметра и материала сердечников 3, 4 усилителя.
Выходной импульсный сигнал усилителя имеет огибающую, повторяюш,ую форму входного видеосигнала и плавный переход через нулевой уровень.
Подключенный к выходу усилителя формирователь позволяет получить из этого сигнала импульсный сигнал с прямоугольной огибаюш,ей. При необходимости число каскадов входного формирователя может быть увеличено.
С выхода формирователя... пачки импульсов с прямоугольной огибающей .подаются на вход схемы задержки, осуществляющей сдвиг пачек во времени иа один импульс, и на возбуждающий вход элемента «запрет. На тормозящий вход этого элемента подается сдвинутая пачка импульсов с выхода схемы задержки. Схема «запрет из каждой пачки импульсов выделяет первый импульс, который поступает па выходнод формирователь, где восстанавливается его форма, производится
подавление помех и усиление по мощности. С выхода этого формирователя сигнал может подаваться в логические схемы вычислительного устройства. При необходимости число каскадов выходного формирователя может быть увеличено.
Синхронизатор можно использовать, нанример, для ввода информации с акселерометров, с датчиков расхода турбинного типа и различных датчиков числа оборотов.
Пред м е т и з о б р е т е и и я
Сиихронизатор для ввода информации,
нредставленной частотой или числом видеосигналов, в синхронные вычислительные устройства на магнитных токовых переключателях, содерл ащий магнитный импульсный усилитель, два формирователя, схему задержки
и логический элемент «запрет, отличающийся тем, что, с целью упрощения согласования с датчиками информации и входными цепями вычислительных устройств и повышения помехоустойчивости, последовательно соедииенные импульсный усилитель и один из формирователей подключены к возбуждающему входу элемента «запрет и схеме задержки, выход которой присоединен к тормозящему входу элемента «запрет, а выход этого элемента -- ко второму .формирователю.
название | год | авторы | номер документа |
---|---|---|---|
ЛОГИЧЕСКОЕ ПОЛНОТОЧНОВ ЗАПОМИНАЮЩЕЕ L'rifc :ИГ УСТРОЙСТВОI.™™———- | 1973 |
|
SU374658A1 |
ЛОГИЧЕСКОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО | 1973 |
|
SU368643A1 |
Устройство для моделирования времени ожидания заявок в очереди | 1974 |
|
SU503246A1 |
Запоминающее устройство | 1974 |
|
SU487417A1 |
УСТРОЙСТВО для УПРАВЛЕНИЯ ВЕНТИЛЬНЫМ ЭЛ ЕКТРОД ВИ ГАТЕЛ ЕМ | 1971 |
|
SU307476A1 |
ЦИФРОВОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО" | 1973 |
|
SU368606A1 |
Магнитная логическая схема | 1957 |
|
SU122935A1 |
Устройство для регулирования и стабилизации напряжения | 1983 |
|
SU1193650A1 |
СПОСОБ УЛЬТРАЗВУКОВОЙ ОЧИСТКИ ТЕПЛОАГРЕГАТОВ ОТ ОТЛОЖЕНИЙ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ | 1997 |
|
RU2141877C1 |
Вентильный электродвигатель | 1983 |
|
SU1108576A1 |
Даты
1967-01-01—Публикация