Известны ферротранзисторные трехтактные счетные триггеры, выполненные на трех ферротранзисторных ячейках.
Предлагаемый ферротранзисторный трехтактный триггер отличается от известных тем, что, с целью построения счетчиков и сумматоров со сквозным переносом и минимальным количеством оборудования, он содержит две схемы совггадения. Оди.а из них выполнена на одиночной ферротранзистсрной ячейке с обмоткой записи, которая соединена с выходом второй схемы совпадения, выполненной на двух ячейках. Счетный вход триггера соединен с обмоткой считывания первой схемы совпадения и обмоткой записи одной из ячеек второй схемы. Выход первой схемы совпадения соедииен с обл откой занрета другой ячейки второй схемы совиадения н является выходом триггера.
Па чертеже изображена фуикинональная схема нредлагаемого триггера.
Триггер имеет трехтактный никл работы. Предположим, что перед началом работы сердечиики всех ячеек иаходятся в нулевом состоянии.
На вход А триггера в момент времени /i подается сигнал записи единниы в ячейку Яь В момент времени /о а счетный вход Б три гера поступает сигнал, который в ячейку Я зиписывает информацию, а в чейке Яз подтверждает нулевое состояние феррита. В момент времени /,ч на вход В поступает сигнал, от которого срабатывает схема совпадения (ячейки Я1 и Я-). Выходной сигнал схемы совпадения переводит сердечник ячейки Яз в состояние «1. На выходе триггера сигнала нет. Снгнал на входы А и В проходят ностоянно. Снгнал на вход Б может поступать с интервалами, кратными t-. С приходом второго импульса на вход Б триггера срабатывает ячейка Ял, снгнал которой занрещает ннформацию на ячейке Я) и проходит иа выход триггера.
Такил образом, при подаче на вход Б серии импульсов с частотой / на выходе его появится серия импульсов с частотой -.
Предлагаемый счетный триггер является нолным импульсным аналогом известного статического триггера, так как имеет подобные входы и выходы и, следовательно, позволяет строить как счетчики, так и однозарядные и многозарядные сумматоры со сквозным переносом, причем однозарядный сумматор содержит 5 ячеек, а «.-заряд11ЫЙ - 5лнз ячеек.
Предмет изобретения
целью построения счетчиков и сумматоров со сквозным переносом и минимальным количеством оборудования, он содержит две схемы совпадения, одна из которых выполнена на одиночной ферротранзисторной ячейке с обмоткой записи, соединенной с выходом второй схемы совпадения, выполненной на двух ячейках; счетный вход триггера соединен с обмоткой считывания первой схемы совпадения и обмоткой записи одной из ячеек второй схемы совпадения; выход первой схемы совпадения соединен с обмоткой запрета другой ячейки второй схемы совпадения и является выходом триггера.
название | год | авторы | номер документа |
---|---|---|---|
ДЕЛИТЕЛЬ ЧАСТОТЫ | 1971 |
|
SU306570A1 |
Генератор тестов | 1987 |
|
SU1522213A1 |
НЕПРЕРЫВНЫЙ ЦИФРОВОЙ ИНТЕГРАТОР | 1969 |
|
SU241121A1 |
Устройство для регистрации временных процессов | 1982 |
|
SU1024952A1 |
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ПАРАМЕТРОВ ТОРМОЗНОГО ПРОЦЕССА ТРАНСПОРТНОГО СРЕДСТВА | 1993 |
|
RU2038237C1 |
СЧЕТЧИК С ПРЕДУСТАНОВКОЙ | 1970 |
|
SU269207A1 |
НАКАПЛИВАЮЩИЙ СУММАТОР ПАРАЛЛЕЛЬНОГО ДЕЙСТВИЯ | 1973 |
|
SU409220A1 |
Устройство для контроля цифровых блоков | 1988 |
|
SU1589280A2 |
Устройство учета электроэнергии | 1985 |
|
SU1401384A1 |
ДЕСЯТИЧНЫЙ СЧЕТЧИК | 1967 |
|
SU197288A1 |
Даты
1968-01-01—Публикация