ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Советский патент 1969 года по МПК G11C11/00 

Описание патента на изобретение SU251004A1

Изобретение относится к области вычислительной техники, а именно к заиоминающим устройствам цифровых вычислительных машин.

Известны запоминающие устройства с линейной выборкой информации, с разрядными шинами, включенными по симметричной мостовой схеме, содерлчаш,ие диодный адресный коммутатор, управляемый двумя дешифраторами.

В таких устройствах не компенсируется иомеха, обусловленная паразитными емкостями запертых диодов диодного адресного коммутатора и емкостями между адресными и разрядными обмотками.

Предложенное устройство отличается тем, что половина адресных обмоток и соответствующих им диодов, подключенных к любому ключу дешифратора, связана с разрядной обмоткой, включенной в одно плечо мостовой схемы, а вторая половина адресных обмоток и диодов, подключенных к этому же ключу, связана с разрядной обмоткой, включенной в противоположное плечо мостовой схемы. Это позволяет уменьшить помехи при считывании информации.

На чертеже приведена схема одного разряда запоминающего устройства.

выходные контакты которых объединяются по груинам адресными шинами 3, подключенными к подготовительным ключам 4. Подготовительные ключи условно разбиваются через один на четные и нечетные. Все адресные обмотки 2, связанные с четным ключами 4, считаются четными, а все обмотки, связанные с нечетными ключами, - «ечетными.

Диоды / адресного коммутатора объединяются но группам адресными шинами 5, связанными с разрешающими ключами 6. Пр)1 этом каждая группа диодов / состоит из двух половин, одна половина группы подключена к

четным адресным обмоткам, связанным с разрядной обмоткой 7, включенной в одно плечо мостовой схемы, а другая половина группы подключена к нечетным адресным обмоткам, связанным с разрядной обмоткой 8, включенной в противоположное плечо мостовой схемы.

Блоки 9 разрядного управления формируют разрядные токи при записи информации и усиливают информационные сигналы при считывании информацип. Ток по всем адресам задается единым для всего ЗУ формирователем 10 ямпульсов тока.

Похожие патенты SU251004A1

название год авторы номер документа
Запоминающее устройство 1973
  • Свиязов Александр Александрович
SU460577A1
Запоминающее устройство 1979
  • Григорьев Олег Александрович
  • Фролов Андрей Георгиевич
SU809367A1
БЛОК ПАМЯТИ ЗАПОМИНАЮЩЕГО УСТРОЙСТВА НА МАГНИТНЫХ ПЛЕНКАХ 1967
  • Торотенков С.Б.
SU222469A1
УНИВЕРСАЛЬНАЯ ЦИФРОВАЯ УПРАВЛЯЮЩАЯ МАШИНА 1965
  • Б. М. Каган, В. М. Долкарт, Г. Новик, М. М. Каневский,
  • Л. М. Лукь Нов, В. Н. Степанов, Н. К. Уль Нова, И. С. Колтыпин,
  • В. И. Адасько, В. В. Молчанов А. И. Воителев
SU170218A1
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 1969
SU254571A1
МНОГОПОЗИЦИОННАЯ МАТРИЦА УПРАВЛЕНИЯ 1972
SU337818A1
МАТРИЧНОЕ ФЕРРИТ-ДИОДНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 1973
  • В. Карпов
SU395899A1
Система заряда аккумуляторной батареи асимметричным током 1990
  • Николаев Анатолий Григорьевич
  • Быстров Владимир Константинович
SU1723626A1
Многоканальный коммутатор непрерывных сигналов 1983
  • Демченко Владимир Николаевич
  • Никулин Юрий Яковлевич
SU1116539A1
ДВУХТАКТНЫЙ МОСТОВОЙ ПРЕОБРАЗОВАТЕЛЬ 2010
  • Глебов Борис Александрович
RU2455746C2

Иллюстрации к изобретению SU 251 004 A1

Реферат патента 1969 года ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Формула изобретения SU 251 004 A1

SU 251 004 A1

Даты

1969-01-01Публикация