Изобретение относится к системам автоматики и вычислительной техники и может быть использовано для создания автоматических устройств, управляемых от ЦВМ.
Известны преобразователи двоичного кода в частоту, содержащие регистры, схемы совпадения, схему «ИЛИ, линию задержки, ге нератор эталонной частоты, счетчик, дешифратор и сумматор.
Целью изобретения является повышение точности преобразоВ:ания.
В предлагаемом устройстве указанная цель достигается тем, что преобразователь содержит магнитвую матрицу с горизонтальным потенциальным и вертикальным импульсным дешифраторами, стробирующее устройство, формирователь и инвертор, причем выходы регистра соединены с соответствуюшими входами горизонтального потенциального и вертикального импульсного дешифраторов, выходами соединенных с входами магнитной матрицы, к выходу которой подключены разряды счетчика, соединенные та:кже через первую схему совпадения с инвертором и формирователем, выход которого подключен к одному из входов схемы «ИЛИ. На другой вход схемы «ИЛИ включен выход линии задержки, а выход схемы «ИЛИ соединен через стробируюшее устройство с входом вертикального импульсного дешифратора. Выход инвертора
подключен к одному из входов схемы совпадений, другой вход которой соединен с гене ратором стабильной частоты, а выход .под клю,чен к счетному входу счетчика. 5 Блок-схема предлагаемого устройства представлена Hia чертеже, где 1 - триггерный регистр преобразуемого числа емкостью в п разрядов; 2 - горизонтальный потенциальный дешифратор на 2« выходов; 3 - вертикальный импульсный дешифратор на 2 выходов; 4-матннтная матрица постоянной памяти на 2 чисел; 5 - счетчик на / разрядов; 6 - потенциальная схема совпадений на I входов; 7 - потенциальный инвертор; 8 -
5 импульсно-потенциальная схема совпадения на 2 входа; Регенератор импульсов стабильной частоты fo; 0-формирователь стробируюш,его импульса вертикального дешифратора; // - линия задержки на время записи числа Л в триггерном регистре /; 12 - импульсно-потенциальная схема «ИЛИ на два входа импульсной записи; 13 - формирователь выходных импульсов.
Преобразователь работает следующим об5разом.
Преобразуемое число Л параллельным или последовательным двоичным кодом поступает для оперативного хранения в регистр /. Число разрядов регистра / определяется раз0 рядностью п преобразуемого числа Л. Старшие k разрядов числа Л поступают на вход горизонтального дешифратора 2. Один из выходов этого дешифратора 2 в соответствии с кодом k старших разрядов подает ток полувЫборки в один из 2 столбцов магнитной матрицы 4.
Импульс окончания залиси числа Л в регистр /, поступающий ва вход линии задержки // через схему «ИЛИ 12 запускает формирователь 10, который, в СВОЮ очередь, подключает питание к вертикальному импульсному дешифратору 3. В соответствии с кодом младших разрядов числа Л, поступающим на вход дешифратора 5, на одном из выходов его формируется ток полувьгборки в одной из п-k строк магнитной матриды 4.
Все сердечника магнитной матрицы 4, число которых равно 2, прошиты /-разрядными проводами, так что в том сердечнике, где токи полувыборки совпадают по строке и столбцу, хранится число- , которое с выхода магнитной матриды 4 параллельным кодом поступает в триггерный счетчик 5. Число разрядов чисел, записанных в магнитной матрице 4, т. е. число / разрядов счетчика 5, выбирается из соотношения:
..MaKc .1
/ L мин J
или
/ - lOgjB 4- П,
где вых.макс - максимальная требуем.ая частота; /вых .мин 5 О - ми ни м а л ьн а я р аб оч аЯ частота; - требуемая относительная погрешность преобразования числа в частоту. На счетный вход счетчика 5 через схему совладений 8 от генератора 9 с частотой /о поступают импульсы заполнения. Направление счета таково, что код числа, 3|а писанного из магнитной матрицы 4, уменьшается от величины - до О, так что время счета пропорционально - . Наличие кода О в счетчике 5 N
вызывает срабатывание схемы совпадений 6, которая передним фронтом запускает формирователь 13. При коде О счетчика 5 схема совладений 6 через инвертор 7 и схему совпадений 8 блокирует поступление им.пульсов заполнения в счетчИк 5 от генератора 9.
Одновременно формирователь 13 через схему «ИЛИ 12 запускает формирователь стробируюшего импульса 10, и преобразуемое
число N из регистра / адресом величины --
поступает на магнитную матрицу 4 и далее в счетчик 5, т. е. цикл опроса числа Л повторяется с частотой выхода вых.
Если преобразуемое число Л не меняется и не равно О, то, согласно схеме устройства, частота импульсов на выходе формирователя 13 равна
/pS
вых -
. J Л
При коде числа предусматривается для определенности нулевой код записи магнитной матрицы 4 в счетчик 5. При этом выход схемы совпадения 6 не меняется, а частота следования иМПульсов та выходе устройства равна нулю.
Предмет изобретения
Преобразователь двоичного кода в частоту, содержащий регистр, схемы совпадения, схему «ИЛИ, линию задержки, генератор эталонной частоты, счетчик и дешифратор, отличающийся тем, что, с делью. повышения точности преобразования, он содержит магнитную матрицу с горизонтальным потенциальным и вертикальным имлульсным дешифраторами, стробирующее устройство, формирователь и инвертор, причем выходы регистра соединены с соответствующими входами горизонтального потенциального и вертикального импульсного дешифраторов, выходами соединенных с входами магнитной матрицы, к выходу которой, подключены разряды счетчика, соединенные также через первую схему совпадения с инвертором и формирователем, выход которого подключен к одному из входов схемы «ИЛИ, на другой вход которой включен выход линии 3|адержки, а выход схемы «ИЛИ соединен через стробирующее устройство с входом вертикального импульсного дешифратора, выход инвертора подключен к одному из входов схемы совпадений, другой
вход которой соединен с генератором стабильной частоты, а выход подключен к счетному входу счетчика.
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО ДЛЯ ВОСПРОИЗВЕДЕНИЯ | 1973 |
|
SU397905A1 |
Цифровой регулятор угловой скорости дугостаторного асинхронного двигателя | 1984 |
|
SU1203481A1 |
УСТРОЙСТВО для РЕГИСТРАЦИИ ИНФОРМАЦИИ | 1972 |
|
SU329519A1 |
Преобразователь фазового сдвига в цифровой код | 1982 |
|
SU1056073A1 |
Устройство задержки сигналов | 1982 |
|
SU1015491A1 |
Способ маркирования информационных комбинаций в системах последовательной записи с двухчастотным кодированием и устройства записи и воспроизведения для его осуществления | 1987 |
|
SU1543445A1 |
Широтно-импульсный модулятор | 1989 |
|
SU1677857A1 |
Способ фазирования при передаче информации циклическим кодом | 1973 |
|
SU465748A1 |
Устройство для отображения амплитуды импульса на экране осциллографа | 1982 |
|
SU1115088A1 |
ЦИФРОВОЙ ИЗМЕРИТЕЛЬ СЕРИИ ВРЕМЕННЫХ ИНТЕРВАЛОВ | 1968 |
|
SU208038A1 |
Авторы
Даты
1973-01-01—Публикация