Изобретение относится к вычислительно технике и предназначено для использовани в качестве элемента задержки, сдвига и логического импульсного элемента в цифровых вычислительных устройствах.
Известен D-триггер, содержащий входной каскад, первый и второй инвертирующие транзисторы, переключающий транзистор и каскад, хранящий информацию.
Однако известный триггер сложен, потребляет значительную мощность и не позволяет выполнять дополнительные логиIческие функции.
I Целью изобретения является расшире: ние функциональных возможнос;тей и упро щение триггера.
Для этого в него дополнительно введены фиксирующий и переключающий диоды и выключающий транзистор, а каскад, хранящий информацию, выполнен на двух взаимодополняющих транзисторах, причем коллектор переключающего транзистора через переключающий диод соединен с базой выключающего транзистора, коллектор которогх) подключен к точке соединения кол2
i лектора и базы соответственно nepaoio и йторого транзисторов каскада, хранящего информацию, коллектор лервогчэ инвертирующего тра11зис1чэра объединен с базой первого Н коллекаюром второгчз транзисторов каскада, хранящего информацию, а эмиттер первогю транзистора каскада, хранящего информацию, через фиксирующий диод связан с базой второг-о инвертирую щего транзистора.
На чертеже приведена принципиальная электрическая схема 0 триггера.
D-триггер содержит входной многоэми1терный транзистор 1, база которого подключена в резистору 2, а коллектор - к базе перекшочающе1о транзистора 3, KojuieKTOp транзис1хэра 3 через резистор 4 подключен к точке соединения речЗистора 2 и шины источника тактовыз импульсов 5, а также через отключа1(лщ1й диуд бХк базе выключающего TpaH3ncTO(ja .7, а эмиттер -- к базе nepaojxj инвертирующего транзис1Х)ра 8 и к шунтирующему резистору 9. Точка соединения кол лекторов иервог-о инвертирующегх траиэистора 8 и второго транзистора 10 каскада, хранящего информацию, - с. базой первого транзистора 11 каскада, храня: щего йнформадик ( р- П. - ) и ; резистора 12 образуют инверсный выход :13. К точке соединения эмиттера тран зистора 11 и резистора 14 через фиксирующий диод 15 .подключена база второ го инвертирующего транзистора 16, коллектор которого, ;л; объединенный с pi зистором 17, образует прямой выход 18. Общая точеа резисторов 12, il4j 17 подключена к шина питания 19, Эмиттеры входного транзистора 1 образуют входы И 20 и 21 и-триггера, а коллектор и эмиттер переключающего транзистора 3 входы 22 и 23 расширителя по ИЛИ,
0- григгер.работает следующим образом. : . , ; ,
При появлении на входах 20 и 21 потенциала высокого .урсжня с приходом очередного тактового илотульса ток от источника тактовых импульсов через резистор 2 течет в базы транзисторов 3 и 8 и открывает их. На выходе 13 устанавливается низкий уровень потенхшала. Одновременно током коллектора транзистора 8 открывается транзистор 11 и через фиксирующий диод 15 с накоплением заряда закрывается транзистор 16. На выходе 18 устанавлива ется высокий уровень потенциала - D- триггер включен; Током коллектора транзистора ll открывается транзистор 10, поддерживая включенное состояние схемы после окончания тактового импульса независимо от состояния на входах 20, 21. При появлении на Bxogaxj 20 ил 21 потенциала низкого уровня к моменту прихода тактового импульса транзисторы 3 и 8 закрыты. Ток от источника тактовых б через резистор 4 и отключающий диод 6 течет в базу транзистора 7, открывая и насыщая его. Напряжение на ба
зе транзистора 10 уменьшается, он закрывается, и на выходе 13 устанавливается высокий уровень потенциала. Транзистор 11 закрывается током резистора 12, а ток ре 5: зистора 14 переключается ив эмиттера транзистора IT через фиксирующий Гв базу транзистора 16 и открывает его, На прямом входе 18 устанавливается низ, кий уровень потенциала |р-триггер вы-«
.j.)jcrao4eH ./
,,Послё окончания тактового импульса , J3-триггер: остается в выключенном со/стояшй, TiaK как транзистор 11 закрыт . : большим обратным смещением перехода ба; - эмиттер, образующимся между анодом фиксирующего диода 15 и инверс1аь1м вы31;рдом 13.
0 р е д м ё т изобретения
. ,| -.-. . ..
2oiD-трнггер,, содержащий входной кас; кад, первьй и второй инвертирующие тран;зистрры, перек111очающий транзистор и каскад, хранящий информацию, о т л и ч а ющ р и с я тем, что, с целью расширения , 25 функциональных возможностей и упрощения ; 1 триггера, в него введены фиксирующий и 1 переключающий диоды и выключающий тран зистор, а каскад, хранящий информацию, вы-г шолнен на двух взаимодополняющих транзис; ЗОттррах хранения,причем коллектор переклю1 f/чающего транзистора через переключающий диод соединен с базой выключающего травзистора, коллектор которого подключен к соединения коллектора и базы соответст Збгвенно первого и второго транзисторов каска |да,хранящего информацию, коллектор первого инвертирующего трайистора соединен о (базой первого и коллектором второго тран исторов каскада, хранящего информацию, 40аэмиттёр пё р&о1о транзистора каскада, зфанящего внформадшо, через фиксвруюший диод связан с базой втфого инвертируюше3g,WC3acire.
Входы схем.или
название | год | авторы | номер документа |
---|---|---|---|
Дешифратор | 1975 |
|
SU547968A1 |
Устройство формирования импульсов | 1986 |
|
SU1347170A1 |
Аналоговый ключ | 1977 |
|
SU684741A1 |
Многостабильный триггер | 1988 |
|
SU1554113A1 |
Троичный мостовой триггер | 1984 |
|
SU1226617A1 |
Триггер Шмитта | 1980 |
|
SU884087A1 |
Триггер с эмиттерной связью на транзисторах разного типа проводимости | 1978 |
|
SU748812A1 |
Формирователь тактовых сигналов | 1979 |
|
SU809569A1 |
Мостовой троичный триггер | 1984 |
|
SU1359886A1 |
ТТЛ-вентиль | 1985 |
|
SU1324105A1 |
Авторы
Даты
1975-04-25—Публикация
1973-12-28—Подача