Устройство для фазовой синхронизации в системах передач данных Советский патент 1975 года по МПК H04L7/02 

Описание патента на изобретение SU495779A1

1

Изобретение относится к электросвязи и .может использоваться в системах нередачи цифровых данных.

Известно устройство для фазовой синхронизации в системах передачи данных, содержащее последовательно соединенные двухполупериодный выпрямитель, компаратор, триггер и иервый переключатель, последовательно соединенные дифференциатор, ко второму входу которого нодключбЕ генерзтор низкой частоты через схему задержки, схему «И, соединенную с генератором низкой частоты, триггер иаправления фазы, второй переключатель, интегратор и накопитель, ко входу которого иодключен узел установки начальной фазы синхронизации, а выход накопителя подключен ко второму входу триггера через фазосдвигающий узел, соединеииый с генератором тактовой частоты, а также источиик опориого наиряжения, соединенный со вторыми входами нервого и второго переключателей.

Однако в известном устройстве контроль искажения принимаемого сигнала в моменты выборки и адаптивный поиск оптимальной фазы осуществляется по одному из промежуточных уровней сигнала, что приводит к смещению фазы.

Цель изобретения - устранение смещения фазы синхронизации.

2

Это достигается

тем. что в предлагаемое устройство введен интегратор со знакопеременным весом интегрпроваиия, ири этом выход первого переключателя через интегратор со знакопеременным весом интегрирования подключен ко второму входу компаратора i входу дифференциатора.

На чертеже показана блок-схема предлагаемого устройства, содержащего последовательно соединенные двухполупериодный выпрямитель 1, компаратор 2, триггер 3, первый переключатель 4, интегратор со знакопеременным весом интегрирования 5, дифференциатор 6, схему «И 7, триггер направления фазы 8, второй переключатель 9, интегратор 10, накопитель 11, фазосдвигающий узел 12, к другому входу которого иодключен генератор тактовой частоты 13, а выход соединен со вторым входом триггера 3. Другой вход накопителя 11 соединен с узлом 14 установки начальной фазы синхронизации. Вторые входы переключателей 4 и 9 соединены с выходами источника 15 опорного напряжения. Выход генератора низкой частоты 16 соединен с другим входом схемы «И 7 непосредственно и через схему задерл ки 17 с дифференциатором 6.

Устройство работает следующим образом.

Сигнал данных L/BX, поступающий на вход двухполупериодного выпрямителя 1, выпрямлиется им и поступает на компаратор 2, где сравнивается с пороговым уровнем, вылаваомым интегратором со знакопеременным весом интегрирования 5. Комнаратор 2 выдает значащий выходной сигнал, если сигнал данных превышает пороговый уровень. Сигнал на выходе компаратора 2 управляет триггером 3, который синхронизирован частотой генератора тактовой частоты i3. Триггер 3 приводит в действие первый переключатель .4, который подключает от источника напряжения 15 напряжение положительной полярности, если триггер 3 наход)гтся в состоянии «1, и отрииательной полярности, если оп находится в состоянии «О, на вход интегратора со зпакоперемепным весом интегрирования 5. Интегратор 5 устроеп таким образом, что напряжение положительной нолярности интегрируется с весом в п-1 раз большим, чем напряжение отрицательной полярности, где п - количество уровней сигнала данных. Это обусловлено тем, что сигнал данных принимает зпачсние ве)хнего уровня передачи в п-1 раз меньше, чем в сумме значения всех остальных уровней. Вследствие этого напряженне отрннательной полярности по времени будет в п--- раз до;1ьше воздействовать иа интегратор 5, чем напряжение положительной полярности.

Переменный пороговый уровень, выдававмый интегратором 5, поступает на комнаратор 2 и дифференциатор 6. Увеличение порогового уровня указывает на уменьшение иекажения сигнала, в противном случае - на увеличение. Дифференциатор 6 выдает сигналы «О прп увеличении иорогового уровня от выборки к выборке и сигнал «1 - при уменьшении, усредняя одновременно эти зиачения.

Выходной сигнал дифференцнатора 6 через схему «И 7 управляет триггером направления фазы 8. Второй вход схемы «И 7 нодключен к выходу генератора низкой частоты 16, частота которого может иметь период порядка нескольких секунд, тогда как период выборки сигпала измеряется в миллисекундах. Выходной Сигнал генератора низкой частоты 16 через схему задержкн 17 устапав.пшает в нсходное состояние диф()ерепцнатор 6.

Триггер направлення фазы 8 управляет вторым нереключателем 9. Если триггер 8 находптс5г в состоянни «I, то нереключатсль 9 подает на вход интегратора 10 ноложительное папряженне от источника опорного напряжения и в состоянии «О - отрицательиое. 1-1нтегратор 10 управляет через наконитс-ль 11 фазосдвпгаюшим узлом 12 таким образом, что вызывает увелнчивающпйея сд.виг фазы выходного сигнала генератора тактовой частоты 13 в направленни, онределяемо.ч увеличением нлп уменьшением его собственного выходного сигнала.

Узел установки начальной фазы синхронизации 14 используется для заиуека системы чс:рез наконитель 11 и обеспечивает начальную установку фазы )онизации, icoTOpasi онределяется на основе предварительного знания системы ii/ni на основе снециаль. сигналов пуска.

Ф (1) м у а и 3 о б р ( т е п г я

Устройство .ч,1я фазово спихронизац;): в системах иередачи данных, со.тержащее носле.тователы.о eoe.iiiценные двухнолунериодный выирямите;1ь. ксшпаратор, т()игге) и первый переключатель, после.ювательно сосд1п-1енные дифф.е1)енппатор, ко второму входу которого подк.тючен генератор ;-изкой частоты через схему задержки, схему «.l-i, соединенную с генератором низкой частоты, триггер направления фазы, второй переключатель, шггегратор и накопитель, ко входу которого подключен узел установки начальной фазы синхронизацни. а выход наконителя подключен ко второму входу триггера че)ез фазоедвгпаюший узел, соединенный с Ieператором тактовой частоты, а также источник онорно1Ч) пагряжения, соедпнеппый со вторыми входами первого и второго neijcключателе, о т .л и ч а 0 щ е е с я тем, чтс с пелыо устранення смещения фазы синхронизации, в него ввелен интегратор со знакопеременным несом тпггегрпрования, лрп этом вьгход nepBoio нереключателя через пнтеграгор со 31-;л опеременным весом интегр1 К)ваппя подклю :ч1 ко второму входу комиаргггора и входу лифс))еге11ниато11а.

Похожие патенты SU495779A1

название год авторы номер документа
Устройство для фазовой синхронизации в системах передачи данных 1980
  • Сочнев Анатолий Иванович
  • Игнатович Леонид Тимофеевич
SU926783A2
ДИСКРЕТНЫЙ СОГЛАСОВАННЫЙ ФИЛЬТР 2005
  • Быков Юрий Николаевич
  • Ярмилко Евгений Ефимович
RU2310978C2
Устройство для синхронизации двоичной линейной рекурентной последовательности 1972
  • Сафронов Юрий Сергеевич
  • Богданов Владимир Николаевич
SU445993A1
УСТРОЙСТВО ДЛЯ БЕСКОНТАКТНОГО ИЗМЕРЕНИЯ ИМПУЛЬСНЫХ ТОКОВ 1990
  • Сабиров Р.М.
  • Смирнов А.В.
  • Горняков В.Ф.
RU2024025C1
Устройство для учета электрической энергии 1990
  • Иванов Александр Борисович
  • Егорова Наталья Ивановна
SU1798716A1
СПОСОБ ДЕМОДУЛЯЦИИ СИГНАЛОВ С ОТНОСИТЕЛЬНОЙ ФАЗОВОЙ МОДУЛЯЦИЕЙ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ 2003
  • Романов Александр Петрович
RU2271071C2
Устройство для контроля коэффициента неоднородности частиц ферромагнитных порошков 1984
  • Крохин Виктор Васильевич
  • Лапшин Александр Юрьевич
  • Сущев Анатолий Константинович
  • Хмарук Олег Николаевич
SU1241169A1
Устройство для обнаружения юза колесных пар подвижного состава 1987
  • Росланас Владимир Станиславович
  • Генкин Илья Евгеньевич
SU1532349A1
Цифровой синтезатор частоты с частотной модуляцией 1989
  • Казаков Леонид Николаевич
  • Калямин Александр Николаевич
  • Кириллов Михаил Юрьевич
SU1771068A1
Регенератор цифрового сигнала 1982
  • Байдан Игорь Емельянович
SU1083351A1

Иллюстрации к изобретению SU 495 779 A1

Реферат патента 1975 года Устройство для фазовой синхронизации в системах передач данных

Формула изобретения SU 495 779 A1

SU 495 779 A1

Авторы

Сочнев Анатолий Иванович

Даты

1975-12-15Публикация

1974-09-19Подача