Изобретение относится к области вычйс лительной и импульсной техники и может быть использовано как в специальных, так и в универсальных вычислительных машинах или системах. Известен элемент памяти с тремя устойчивыми сосгояинями по авт.св. № 328529, недостатком которого являет ся низкое быстродействие. Цель изобретения - повышение быстродействия элемента. Цель достигается тем, что выход входного элемента И -НЕ/ИЛИ-НЕ каждого плеча соединен со входом выходного элеме та И-НЕ/ИЛИ-НЕ последующего плеча. На фиг. 1 изображена схема элементапамяти с тремя устойчивыми состояниями для положительной-логики; на фиг. 2 временные диаграммы его работы. Элемент памяти с тремя устойчивыми состояниями содержит собственно элемент памяти на элементах 1, 2, 3 И-НЕ, вхо ные элементы 4, 5 и 6 И-НЕ и выходные элементы 7, 8, 9 И-НЕ, Первые входы выходных элементов соединены с выходами выходных элементов данного плеча элемента памяти, вторые - со входом 10 элемента памяти, третьи - с входного элемента предыдущего плеча. Первые входы выходных элементов соединены с выходами входных элементов данного плеча, вторые - с выходами элемента памяти данного плеча, третьи - с выходами входных элементов предыдущего плеча, Работа устройства осуществляется следующим образом. Предположим, что в начальный момент в собственно элементе памяти находится . число 1О1 (вьгсокие сигналы на выходах элементов И-НЕ 1 и 3 и низкий - на выходе элемента 2). - При отсутствии импульса на входе 10 на выходе элемента 7 будет низкий сигнал на выходе элемента 8 - высокий, а на выходе -элемента 9 - низкий. При изменении сигнала на входе 10 с низкого на высокий на выходе элемента
5 появляется низкий сигнал, который вызывает появление на выходах схем 9 и 2 высоких уровней напряжения. После их установления на всех входах элемента 3 окажутся единичные сигналы, что приведет к формированию на его выходе нулевого уровня напряжения. Все остальные сигналы останутся неизменными цо тех пор, пока на счетном входе присутствует единичный уровень напряжения. При изменении сигнала на счетном входе с единичного на нулевой на выходе элемента 5 появится единичный потенциал. После его установления на всех входах элемента 8 окажутся высокие сигналы и на его выходе будет формироваться низкий сигнал. Других изменений сигнала на выходах логических схем не произойдет. Таким образом, после
прохождения одного импульса элемент памяти переключился из состояния 101 в состояние 110, С приходом очередного импульса на вход 10 элемент памяти перейдет в состояние 011, а с приходом еще одного в начальное положение 101,
Формула изобретения
Элемент памяти с тремя устойчивыми состояниями по авт.ев, № 328529, о тличающийся тем, что, с целью увеличения быстродействия элемента выход входного элемента И-НЕ/ИЛИ-НЕ каждого плеча соединен со входом выходного элемента И-НЕ/ИЛИ-НЕ последующего плеча .
&ЫХ
Сметныйбход
название | год | авторы | номер документа |
---|---|---|---|
Троичный счетный триггер | 1987 |
|
SU1422405A1 |
Делитель частоты импульсов на пять на потенциальных элементах и-не/ или-не | 1974 |
|
SU525250A1 |
Делитель частоты с переменным коэффициентом деления | 1990 |
|
SU1812636A1 |
Д- @ триггер | 1982 |
|
SU1022299A1 |
Делитель частоты с переменным коэффициентом деления | 1985 |
|
SU1248062A1 |
Интегратор | 1978 |
|
SU748438A1 |
Устройство для управления групповым источником сейсмических волн | 1982 |
|
SU1100598A1 |
Устройство для контроля КМОП-логических схем | 1987 |
|
SU1552137A1 |
Троичное счетное устройство | 1986 |
|
SU1338013A1 |
Двоично-десятичный счетчик вКОдЕ 8-4-2-1 | 1979 |
|
SU849498A1 |
«
s
4i
I
5: «и
§
ч
Q
J:
см
:х
Со
. 2
Авторы
Даты
1976-06-05—Публикация
1975-01-06—Подача