Многоканальное устройство передачи и приема аналоговых сигналов методом адаптивного кодирования Советский патент 1976 года по МПК H04J3/04 

Описание патента на изобретение SU525253A1

тара по модулю два каждого «аиала подключены к 1ВЫХОДУ а1на1ло.го-цифрово1го иреОбра130вателя соответствующего канала, выход элемента И подключен к входам основного « дополнительного элементов па(мяти соответствующего канала, а на приемной стороне между бшако,м управления и блако1М иамяти эталонного сигаала включена схема запрета, запрещающий вход (Которой подключен к выходу дополнятельного |блока формирования маркера, на вход которого подан входной сигнал. На чертеже прив1е дена функциональная схема многоканального устройства.

Многаканальное устройство- передачи и приема аналоговых |СИ1Гнало1В 1методом адаптивного кодиров а1Н1Ия содержит иа передающей стороне iB каждом из N каналов аналого-цифровой преобразователь 1, первый вход которого является йнфаримащиошным входом 1канала, последовательно соединенные 01йновной элемент памяти 2, основной сумматор по 1модулю два 3 И элемент НЕ 4, посЛедовательно соеднненные дополнительный элемент iHaiMHTH 5, дополнительный сумматор по модулЮ два 6 и элемент И 7, выход которого подключен к входам основного и дополнительного элементов памяти 2 и 5 соответствующего канала, а BTOipbie входы И 7 и дополнительного сум1матора по модулю два: 6 подключены к входу аналого-цифрового преобра|301вателя 1 соответствующего как а л а, а также общие для Всех N кан.алов блок управления 8, первый вход которого подключен к вторым входам аналОго-цифровых преобразователей 1 и основных элементов па|Мяти 2 всех канаЛОВ, а также к входу блока формирования синхросигнала 9, .блок адреса 10, выход которого подключен к первому входу блока, фор-мирОВаВИЯ лруппового сигнала 11, вторОЙ вход котоРого соединен с выходом блока формирования синхросигнала 9, блок памяти эталонного 1сигнала 12, выход iKOTOporo подключен к вторым входам основных сумматоров по (Модулю два 3 Воех каналов, схему запрета 13, выход которой СОединен с входом блока «амяти эта,лонного сигнала 12, ,а сигнальный вход - к второму выходу блока управления 8, и блок анализа .14, входы которОго соединены с выходами элементов НЕ 4 ка.ждого канала , выходы- с входами блока адрвса 10, а дополнительный выход блока анлляза 14 подключен к запр1ещаю1щему входу Схемы .13 и входу блока ф.ор.мирования маркер.а 15, выход которого ПОдключен к третьему входу блока фармирОеания лруппоеогоСигнала И; на приемной стороне -блок выделения синхросигнала 16, выход которого (Соединен с входо м блока управ.Ления 17, первый и второй выходы которого подключены к сООтветствующиМ входам дешифратора 18, выходы которого подключены (К первым входам элементов И 19 соответствующих каналов, вторые вхОДы которых подключены к выходу блока памяти эта701ННОГО сигнала 20, схему запрета 21, включенную между |блоко1М управления 17 и блоком па.мяти эталонного сигаала 20, и ДОПОЛнительный блок формирования мар(Кера 22, выход которого подключен к запрещающему входу схемы запрета 21, а на вход которого 5 подан входной ситнал.

МнОГоканальнОе устройство работает следуЮЩИ1М 06pa30iM.

На пере(Дающей стороне аналоговые сигналы Si(t), где ,2,..., N, П0Ступ.ают на вхо10 ды аналого-цифровых преобразователей 1 соответствующих (Каналов. БлОК управления 8 вырабатывает импульсы с частотой FL изменения цифрового эталонного сигнала, хранящегося в блоке памяти эталонного сигнала 12, 15 и с частотой FO опроса N каналов. При одновременном поступлении импульса частоты FO на аналого-цифровые преобразователи 1 всех N каналов мгновенные значения аналоговых сигналов преобразуются в данный пе0 риод опроса в цифровой сигнал. В каждом канале этот цифровой сигнал оравНИвается в сумматоре по модулю два 6 со значением информационного сигнала соответствующего кан.а.ла, хранящегося в элементе 5 памяти 5, имевшим ЗНачение в предыдущий период опроса. Если сигнал не изменяется по 01Т НОШению к (Предыдущему периоду опроса, то на выходе сумматора по модулю два 6 (сигнал отсутствует и элемент И 7 препятствует 0 записи цифрового .информационного сигнала в да(нный пери0.д оп.роса в элементы памяти 2 и 5. В 1проти:вном случае инф01р1м.а(ционный (сигнал в данный период опроса записывается в элементы па;мяти 2 и 5 соответствую.щего ка5 нала. ПосЛе око(нчания сра(внен.ия и записи, под воздействием импульсов частоты FL, проходящими через открытую схему запрета 13 в блок (Па.мяти эталонного сигнала 12, последний .начинает выдавать дискретные значения 0 эталонного (Сиюнала (н.апример, начиная с .дерВ.ОГО номера урОВня квантования) одно(времеяно на сумматоры по модулю два 3 всех N каналов, где пронсходит сравнение его с инфарма.циоН(НЫ(М сигналОМ. При равенстве эталон5 ного и инфор1ма ЦИОнного Ситн.алов в соответствующих каналах с элементов НЕ 4 им1пульоные Сигналы П0(ступают в блок ана(лиза. .14, который в блок адреса 10 выдает нооледовательно управляющие импульсы на формирова0 «не (КОДОВ а.дресов соответствующих жаналов, имеющих Одинаковые значения инфор.маци.О(Нных 1сигн:алов. В этот Же МО(Мент Времени с дополнительного выхода блока анализа 14 снимается импульс длительностью, равной 5 времени, заНИмаем.о-му в Кадре шереда.чи инфО( а.дреоов (каналов (С Одинаковыми информационными СИ(Гна.ла.ми. Этот импульс запускает блок формирования маркера 15 числа (кана.лов с равными информационны0 ми кана(Ла.ми и за1Крыва(ет Схему за(Пр.ет1а 13, запрещая прохождение импульсов частоты FL в бло.к памяти эта(лонног0 (СИ(Гна(ла 12. Та(КИ(М образом прекращается кзменен.ие эталонного сигна.л.а во время выдачи через бло(К формиро5 ваиия группового сигнала 11 кодов адресов

.каналов, имеющих одина.ковые значения инфОрмадионяых сигналов. После 0:КО«ча1Н11я выдачи в канал связи этих адресов каналов схема Siaqpera 13 открывается и блож памяти эталонного сигнала 12 продолжает выдавать эталонный цифровой сигнал со следующего возрастающего значения. В каждом периоде онроса под воздействием импульсов частоты FO блок фор|Мирования синхросигнала 9 вырабатывает код синхронизации жадра, который Еместе с кодами маркеров числа каналов через блок ф0|рмирова1ния группового сиюНал а 11 замешиваются в по.чный кадр передачи инфор ма1ции.

На приемной стороне из по-лного сигнала кадра в блоке выделения синхросигнала 16 выделяется сигнал, сиихронизирующий pai6oту блока управлеиия 17. Пооледняй также выра|баты:вает импульсы с частотой FL и FO, управляющие соответственно работой через схему запрета 21 блоком памяти эталонного сигнала 20 я дешифратора 18. Поскольку врем.евное полоЖение «ода адреса i-ro кан.ала соответствует внолне определенному дискретному значению эталопиого сигнала в данный времени, то возникающий сигнал и а соопгветствующем i-ом выходе дешифратора 18 от1К1рывает элемент И 19 i-iro канала и пропускает эталонный сигнал на i-й выход устройства. Зна чение эталонного- сигнала в данный момент времени и является значением и«форма1цион1ного сигна,ла i-ro канала. Если в J-OM кадре передаются коды адресов каналов, имеющих равные информ.ащионные сигналы, то в блоке формирования MapiKepai 22 из кода маркера вырабатывается импульс длительностью, равной времени, занимаем01му кодами адресов кан-алов с равными инфорМациюнными сигналами. Этот импульс закрывает схему запрета 21 ;И запрещает прохождение И1мпульсов частоты FL, управляющих р аботой блока памяти эталонного сигнала 20, в котором на расшифровки кодов адресов каналов фиксируется Постоянное значение эталонного сигнала. Импульсы, возникаю(щие на выходах дешифратора 18, последовательно открывают элемент И 19, .нропуокая одно и то- же значение эталонного сигнала на выходы каналов с один аковьими зн а|Ч;ен:ИЯ ми янф opiM ационн ого свгналл.

Форм у л -а и 3 Об р е т ен и я

Многоканальное уст1ройст1во передачи и приг ема аналоговых :сигна.лов методом адаотивного кодирования, содержащее на; передалощей стороне в к-аждом канале аналого-цифровой

преобразователь, первый вход которого является информационным входом канала, и последовательно соед1шениые основной элемент памяти, основной сумматор но модулю два и

элемент НЕ, « общие для озсех каналов блок управления, первый выход которого подключен к вторым входам аналого-цифровых преобразователей и основных элементов тамяти всех каналов, а к входу блока формирования синхросигнала, блок адреса, выход которого подключен к первому входу блока формирования групнового сигнала, второй вход которого соединен с выходом блока форми|рования синхросигнала, и -блок памяти эталонеого сигнала, выход которого подключен к вторьим входам основных сумматоров по модулю два всех каналов; на, приемной стороне- блок выделения синхросигнала и дешифратор, выходы которого подключены к первым

входа1М элементов И соответствующих каналов, вторые входы Которых подключены к выходу блока памяти эталонного сипнал-а, при этом выход блока выделения синхросигнала соединен с входом блока управл ен ия, первый

и второй выходы которого подключены -к соответствующим входам дешифратора, отличающееся тем, что, с целью сокращения избыточности передаваемых сообщений без снижения верности передачи, на передающей стороне включены в каждом канале последовательно соединенные дополнительный элемент памяти, дополнительный сумматор по модулю два и элемент И, а также общие для всех каналов схема запрета, выход которой соединен

с входом блока па:мяти эталонного сигнала, блок анализа, входы которого соединены с выходами элементов НЕ каждого канала, а выходы соединены с входами блока адреса, дополнительный выход блока анализа: подключен к входу блока формирования маркера и запрещающему входу схемы запрета, сигнальный вход которой подключен к втором} выходу блока управления, выход блока формирования .маркера подключен к третьему входу

блока фор1МИ|рования группового сигнала, вторые входы элемента И и дополнительного сумматора по модулю два каждого канала подключены к выходу аналого-циф рового преобразователя соответствующего канала., выход

элемента И подключен к входа.м аоновного и дополнительного элементов .памяти соответствующего , а на прием ной стороне между блоком управления и блоком памяти эталонного -сигнала включена, схема запрета, запрещающий вход которой подключен к выходу допол НЕтельн Ого блока: формирования .маркера, на вход которого подан входной сигнал.

nepSbiiJ кона/j

f /-tiiu

ЛврВый канал

Похожие патенты SU525253A1

название год авторы номер документа
Устройство для ввода аналоговой информации 1988
  • Строцкий Борис Михайлович
SU1501026A1
Устройство дуплексной передачи и приема сигналов 1987
  • Малинкин Виталий Борисович
SU1515375A1
Телеизмерительная система 1979
  • Журавин Лев Григорьевич
  • Иванов Владимир Михайлович
  • Мариненко Михаил Алексеевич
  • Семенов Евгений Иванович
SU805380A1
Адаптивный коммутатор системы телеизмерений 1980
  • Антонюк Евгений Михайлович
  • Родимов Александр Федорович
SU886032A1
УСТРОЙСТВО ПОИСКА СИГНАЛА СИНХРОНИЗАЦИИ СПУТНИКОВОЙ СИСТЕМЫ СВЯЗИ 1995
  • Рассадин Б.И.
  • Рассадин В.Б.
  • Резвецов Н.Б.
  • Васильев В.В.
RU2093963C1
УСТРОЙСТВО ПОИСКА И СОПРОВОЖДЕНИЯ СИГНАЛА СИНХРОНИЗАЦИИ В СПУТНИКОВЫХ СИСТЕМАХ СВЯЗИ ПО ПРИЕМУ 1995
  • Рассадин Б.И.
  • Рассадин В.Б.
  • Резвецов Н.Б.
  • Васильев В.В.
RU2093964C1
Телеизмерительная система 1978
  • Журавин Лев Григорьевич
  • Козлов Эвелин Иванович
  • Мариненко Михаил Алексеевич
  • Семенов Евгений Иванович
SU734786A1
Устройство для контроля многоканального аппарата магнитной записи 1986
  • Закиров Нариман Хазахметович
  • Чуманов Игорь Васильевич
SU1420615A1
Адаптивный коммутатор телеизмерительной системы 1990
  • Кишенский Сергей Жанович
  • Вдовиченко Николай Степанович
  • Каменский Сергей Вениаминович
  • Христенко Ольга Юрьевна
SU1785020A1
Способ магнитной записи асинхронных потоков цифровой информации и устройство для его осуществления 1990
  • Галкин Виктор Иванович
  • Лесиков Игорь Анатольевич
  • Петракова Вера Николаевна
  • Родионов Андрей Владимирович
SU1788520A1

Иллюстрации к изобретению SU 525 253 A1

Реферат патента 1976 года Многоканальное устройство передачи и приема аналоговых сигналов методом адаптивного кодирования

Формула изобретения SU 525 253 A1

N-t/u /(анал

17 «- 16 -«i« 22 21 20

- 19

SU 525 253 A1

Авторы

Быков Вячеслав Ефимович

Грубов Владимир Иванович

Ломаш Виктор Константинович

Зорин Юрий Николаевич

Даты

1976-08-15Публикация

1974-12-10Подача