1
Изобретение относится к радиотехнике и может использоваться для измерения потери достоверности.
Известно устройство, содержащее регист
сдвига, первые выходы которого подключены первому Входу делителя частоты на три через последовательно соединенные первый полусумматор и второй полусумматор, соединенный со входом регистра сдвига l .
Однако известное устройство отличается низкой точностью измерения.
Цель изобретения - повышение точности определения потери достоверности.
Для этого в предлагаемое устройство вве даны делитель тактовой частоты на два, первый и второй элементы ИЛИ и инвертор, при этом вторые выходы регистра сдвига через последовательно соединенные первый элемент ИЛИ, делитель тактовой частоты на два подключены к первому входу второго элемента ИЛИ, к другому вхолу которого подключен выход первого элемента ИЛИ через последовательно соеаниешгт.к. .ер1чзр и делитель частоты на три.
На чертеже дана структурная электричекая схема устройства для определения пот ри достоверности при передаче цифро1 ой информации по линии связи.
Устройство содеряшт penicTp 1 сдвига, первые выходы которого подключены к пе{ вому входу делителя 2 частоты на три чере;з последовательно соединенные первьгй полусумматор 3 и второй полусумматор 4, соединенный со входом регистра 1,делитель 5 тактовой частоты на два, первый и второй элек{онты ИЛИ 6s 7 и инвертор 8, при этом вторые Ьыходы регистра 1 через последовательно создипенные элек емтИЛИ 6 и делитель 5 подключены к первому входу второго элемента ИЛИ 7, к другому входу которого подключен выход первого элемента ИЛИ 6 через последовательно соединенные инвертор 8 и делитель 2.
Устройство работает следующим образеIM.
Входном бинарный сигнал параллельно поступает на вход регистра J и на пход второго полусук маторп -1, тактовыо импульсы поступаю т параллельно на вхолы триггеров peniCTtui и на r-.xo/i дел пт-.чя J
ё. в наличия во входном сигнале хотя бы одной единицы в течение п тактов, rae.fi-число триггеров регистра 1, делитель 5 будет обнулен выходным потен циалом первого элемента ИЛИ 6. При на личин входного сигнала сигнал ошибок поступает на вход второго элемента ИЛИ 7 с выхода делителя 2. При отсутствии входного 1сигнала (при перерыве связи) .все триггеры регистра 1 находятся в нулевом сос тоянии, и изменивший свое логическое состояние Выходной потенциал первого элемента ИЛИ 6 разрешает работу делителя 5 и через инвертор 8 обнуляет делитель 2. В этом случае на выходе второго элемента ИЛИ 7 присутствует сигнал типа меандр с частотой в два раза меньше тактовой, который эквивалентен сигналу ошибок с вероятностью появления,равной 0,5.
Формула изобретения
Устройство для определения потери достоверности при передаче цифровой информации по линии связи, содержащее регистр
сдвига, первые выходы которого подключены к первому входу делителя частоты на три через последовательно соединенные первый полусумматор и второй полусумматор, соединенный со входом регистра сдвига, отличающееся тем, что, с целью повышения точности определения потери достоверности, введены делитель тактовой частоты на два, первый и второй элементы ИЛИ и инвертор, при этом вторые выходы регистра сдвига через последователно соединенные первый элемент ИЛИ, делитель тактовой частоты на два подключены к первому входу второго элемента ИЛИ, к другому входу которого подключен выход первого элемента ИЛИ через последовательно соединенные инвертор и делитель частоты на три.
Источники информации, принятые во внимание при экспертизе:
l.D.G-BiecmoniTi and Т. A-Gravesi Peeudo-RoTidoTn-be uence Binospv Dig-it QeTiepatofs o-nd Error Detectops Post Office Eeectnc Enp-. 3opTioie (QTi M4,p-245-249 (прототип)
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО для АНАЛИЗА ПСЕВДОСЛУЧАЙНЫХ ТЕСТОВЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ | 1972 |
|
SU328469A1 |
Устройство для обнаружения ошибок, проскальзываний и перерывов связи | 1982 |
|
SU1037431A1 |
Устройство для передачи и приема дискретной информации | 1980 |
|
SU886295A1 |
Приемник синхронизирующей рекуррентной последовательности | 1982 |
|
SU1083391A1 |
Кольцевой сдвиговый регистр | 1980 |
|
SU932619A1 |
Устройство контроля ошибок многоканальной аппаратуры магнитной записи | 1987 |
|
SU1529285A1 |
Двухступенчатый параллельно-последовательный регенератор | 1985 |
|
SU1246394A1 |
Генератор последовательности ошибок | 1982 |
|
SU1077044A1 |
Дельта-модулятор | 1984 |
|
SU1241478A1 |
Устройство для определения достоверности информации | 1983 |
|
SU1092742A1 |
Авторы
Даты
1977-05-25—Публикация
1975-10-20—Подача