1
Изобретение относится к вычислительной технике..
Известны множительно - делительные устройства 13, содержащие генератор тактовых импульсов, триггер, ключи, компаратор, прв- 6 образователь напряжения.
Недостатком устройств является невысокая точность измерения усреднения выходного сигнала.
Наиболее близким по технической сущности и достигаемому результату к предложенному является множительно - делительное устройство 2, содержащее первый интегратор, инормационный вход которого является входом IB делителя устройства, а управляющий вход соединен с выходом компаратора, первый вход которого соединен с выходом первого иэтегратора, а второй вход является входом первого сомножителя, второй интегратор, 20 информационный вход которого является входом второго сомножителя, а выход второго интегратора соединен со входом запоминающего блока. Недостатком прототипа является невысокая точность измерения,28
Цель иаобретення - повышешю точвостй измерений.
Эта цель достиг&ется тем, что в устройство введены одновибратор н тригг, вход которого соединен с выходом компефатора, первый выход трвггера через оджшЕ% атор соединен с управляющим входом второго ивтегратора, а второй выход триггера соёдян ан с управляющим входом запоминающего блока.
Структурная схема предложенного устрой10ства приведена на чертеже,
Множительно -i делительное устройство состоит из первого интегратора 1, компаратора 2, триггера 3, одновнбратора 4, второго интегратора 5, запоминающего блока 6.
Принцип действия устройства | следующий, в исходном состояннв HI npsiMOM выходе триггера 3 нулевой потенциал. Первы интегратор 1 пропорционально входному наоряжениЦх вырабатывает линейно-взменяющеося напряжение, поступающее на вход{ко аш t: Topa 2, на другой вход хотсфого подано напряжениеY. При достижении линейно-измевяющимся напряжением уровня напряжения Y компаратор 2 срабаилвает и сбрасьтает на вупь первый интегратор.. 1. При этом .XT, где К. - коэффициент прео азования перво го интегратора li Т - период равенства напряжения Y и линейночизменяющегося напряжени первого интегратора 1. Иитуаъс с выхода компаратора 2 перебр.а сывает триггер 3 в единичное состояние и че рез однсшифатор 4 запускает второй интегратор 5, на выходе которого вырабатывается линейно-изменяющееся напряжение. Так как срабатывание одновибратора 4 вызывается передним фронтом импульсов, поступающих с тригг а 3, а перекидывание триггера 3импульсами, поступающими на его счетный вход, то величина напряжения на выходе второго интегратора 5 u-kjZaT, где К л - коэффициент преобразования второго ннтегтратора 5. По приходе следующего импульса компаратора 2 сигналом с инверсного выхода триг гера 3 запоминающий блок 6 срабатывает и запоминает мгновенное значение напряжения на выходе второго интегратора 5: По првходе следующего импульса с компарагара через триггер 3 и одновибратсф 4 втоsea, 4 .,..Иа«„„ . рой интегратор 5 сбрасывается на нуль, б дальнейшем.процессы повторяются. Применение изобретения позволяет повысить точность обработки в устройствах вычислительной техники до 6,3% и выше. Формула изобретения Множитель но-делительное устройство, содержащее первый интегратор, информационный вход которого является входом делителя устройства, а управляющий вход соединен с выходом компаратора, первый вход которого соединен с выходом первого интегратора, а второй вход является входом первого сомножителя устройства, второй интегратор, информационный вход которого является входом второго сомножителя устройства, а выход второго интегратора соединен со входом запоминающего блока, отлича.юшееся тем, что, с целью повыщёния точности, оно содержит дополнительно одновифатор и триг гер, вход которого соединен с выходом компаратора, первый выход триггера через.одновифатор соединен с управляющим вход5м второго интегратора, а второй выход триггера соединен с управляющим входом запоминающего блока. Источники информации, принятые во внимание при экспертизе: 1.Автбрское свидетельство СССР № 409234, кл. Q 06 Q 7/16, 1973. 2.Патент США № 3564230, 235-197, 1971.
название | год | авторы | номер документа |
---|---|---|---|
Множительно-делительное устройство | 1978 |
|
SU723596A1 |
Множительно-делительное устройство | 1978 |
|
SU1095195A1 |
Измеритель скорости звука | 1990 |
|
SU1758444A1 |
Множительно-делительное устройство | 1979 |
|
SU1023344A1 |
Устройство для измерения скорости звука | 1987 |
|
SU1474538A1 |
Множительно-делительное устройство | 1980 |
|
SU900294A1 |
Логарифмический аналого-цифровой преобразователь | 1987 |
|
SU1481803A1 |
Устройство для измерения рассогласования между углом и кодом | 1987 |
|
SU1411973A1 |
Множительно-делительное устройство | 1986 |
|
SU1361581A1 |
Преобразователь угла поворота вала в код | 1977 |
|
SU696516A1 |
Авторы
Даты
1977-08-05—Публикация
1975-09-03—Подача