Изобретение относится к технике связи и может использоваться при измерении ;цостоверности передачи дискретной информации.
Известно устройство для оперативного контроля каналов связи, содержащее последовательно соединенные входной согласующий .блок, анализатор входных импульсов и счетчик сшибок. .
Однако оно обладает недостаточной точностью контроля каналов связи.
Для устранения указанного недостатка в устройство для оперативного контроля каналов связи согласно изобретению введены блок разрешения счета, счетчик тактовых импульсов и блок определения коэффициента ошибок. Управляющий выход счетчика ошибок подключен к входу блока определения коэффициента ошибок, разрешающий выход через последовательно соединенные блок разрешения счета и счетчик импульсов, на другой вход которого поданы тактовые импульсы, - к информационньам входам блока определения коэффициента схиибок, выход которого подключен к выходам сброса счетчика сшибок и блока разрешения счета, а разрешающий выход счетчика ошибок под
лючен к разрешающему входу блока оп еделения коэффициента ошибок.
При этом блок определения коэффициента ошибок содержит блок памяти,
блок управления, выходы которого соединены с входами блока индикации, управляюсцие выходы блока памяти под- ключены к управляющим входам блока управления, к запрещающим входам КОторого .подключены запрещающие выходы блока , а блок памяти содержит триггеры, элементы ИЛИ, блок выделения фронта импульсов и блок сбрфса, причем входы Установка О триггеров объединены и подключены к выходу первого элемента ИЛИ, к одному из входов которого подключен вход Установка 1 соответствующего триг гера, к которому подключен первый
вход второго элемента ИЛИ, ко второму входу которого и ко второму входу первого элемента ИЛИ подключен выход блока сброса, к третьему входу второго элемента ИЛИ подсоеш1неи
выход блока выделения фронта импуль сов, а третий вход первого элемента ИЛИ является входом сброс, блока памяти.
На фиг. 1 приведена блок-схема
предлагаемого устройства для оперативного контроля каналов связи; на фиг 2 - структурная электрическая схема блока определения коэффициента сжшбок. Устройство для оперативного контроля каналов связи содержит последовательно соединенные входной согласу щий блок 1, анализатор 2 входных импульсов, счетчик 3 ошибок, последовательно соединенные блок 4 разрешения счета и счетчик 5 тактовых импул сов, а также блок 6 определения коэф фициента ошибок. Управляющий выход счетчика 3 ошибок подключен к входу блока б определения коэффициента оши бок , а разрешающий выход через после довательно соединенные блок/разрешения ечета 4 и счетчик 5 тактовых импульсов, на другой вход которого поданы тактовые импульсы, - к информационным входам блока 6 определения коэффициента ошибок, выход которого подключен к входам х;броса счетчика 3 ошибок и блока 4 разрешения счета. Разрешающий выход счетчика 3. ошибок подключен также к разрешающему входу блока 6 определения коэффициента оши бок. Блок определения коэффициента оши бок (фиг. 2) содержит блок памяти 7 и блок управления 8, выходы которого соединены с входами блока индикации 9.Управляющие и запрещающие выходы блока памяти 7 подключены соответственно к управляющим и запрещающим входам блока управления 8. Блок памяти 7 содержит триггеры 10,элементы ИЛИ 11, -12, блок 13 выделения фронта импульсов и блок сбро са 14. ВходыУстановка О триггеро 10 объединены и подключены к выходу первого элемента ИЛИ 11, к одному из входов которого подключен вход Уста новка 1 соответствующего триггера 10, К которому подключен первый вход второго элемента ИЛИ 12, ко второму входу которого и ко второму входу пе вого элемента ИЛИ 11 подключен выход блока сброса 14. К третьему входу второго элемента ИЛИ 12 подсоединен выход блока 13 выделения фронта импульсов, а третий .вход первого элемента ИЛИ 11 является входом Сброс блока памяти 7. Устройство работает .следующим об-разом. Принятая информационная последова тельность поступает через входной согласующий блок 1 в анализатор 2, обнаруживающий ошибочно принятые эле менты сигнала и формирующий импульсы ошибок, которые поступают на вход счетчика 3. При поступлении первого импульса ошибки на вход счетчика 3 си нал О поступает на управляющий вход Ьлока 4 разрешения счета. При поступлении с выхода счетчика 3 импульса, сообщающего о появлении первой ошибки/ блок 4 разрешенш счета разрешает подсчет тактовых импульсов счетчиком 5 и импульсы начинают продвигаться по счетчику 5. Одновременно с разрешением счета управляющий импульс поступает на вход сброса блока б определения коэффициента ошибок, переводя через элемент ИЛИ 1Г триггеры 10 в состояние О . При появлении импульса на выходе счетчика 5 триггеры 10 устанавливгиот ся в состояние 1 и на первый вход элемента ИЛИ 11, 12 подается потенциал 1 ,;на второй вход каждого элемента ИЛИ 11, 12 поступает потенциал 1 с инверсного .выхода соответствующего триггера 10. Элементы ИЛИ 11, 12 последовательно подготавливаются к выдаче сигнала в блок индикации 9. ЕСЛИ на выходе анализатора 2 появляется второй импульс .ошибки, то он переписывает О с выхода счетчика 3 через блок памяти 7 на соответствующий вход блока управле ния 8, разрешая появление импульса на соответствующем входе блока индикации 9. Переход потенциала из 1 в О, поступающий при выдаче сигнала о второй ошибке с выхода счетчика 3 на разрешающий вход блока б определения коэффициента ошибок, поступает также на блок 13 выделения фронта импульсов. Вьаделенный импульс проходит через элемент ИЛИ 12 на выход блока 6 определения коэффициента ошибок и переводит блок 4 разрешения счета в состояние, запрещающее подсчет импульсов счетчиком 5. Одновременно этот сигнал сбрасывает в исходное состояние счетчик 3, подготавливая его к приему импульса новой ошибки. Описанное устройство позволяет вести непрерывный контроль за состоянием канала связи в системах передачи дискретной информации, в системах, имеющих различные скорости передачи, а также запоминать наиболее низкое значение коэффициента ошибок в канале связи. Формула изобретения . 1. Устройство для оперативного контроля каналов связи, содержащее поледовательно соединенные входной согасующий блок, анализатор входных имульсов и счетчик ошибок, о т,л и ающееся тем, что, с целью поышения точности контроля, в него ввеены блок разрешения счета, счетчик актовых импульсов и блок определеия коэффициента ошибок, управляющий ыход счетчика ошибок подключен к ходу блока определения коэффициента ошибок, разрешёнощий выход через посл довательно соединенные блок разрешения счета и счетчик тактовых импульсов, на другой вход которого поданы тактовые импульсы, - к информационны входам блока определения коэффициента ошибок, выход которого подключен к входам сброса счетчика ошибок и бл ка разрешения счета, а разрешающий выход счетчика ошибок подключен также к разрешающему входу блока определения коэффициента сшибок, 2. Устройство по п. 1, отличающееся тем, что блок опреде ления коэффициента ошибок содержит блок памяти, блок управления, выходы которого соединены с входами блока индикации, управляющие и запрещамщир выходы блока памяти подключены соответственно к управляющим и запрещающим входам блока управления. 3. Устройство по п. 2, отличающееся тем, что блок памят содержит триггеры, элементы ИЛИ, блрк выделения фронта импульсов и блок сброса, входы Установка О, триггеров объединены и подключены к вькоду первого элемента ИЛИ, к одному из входов которого подключен вход Установка 1 соответствующего триггера, к которому подключен первый вход вт4рого элемента ИЛИ, ко второму входу которого и ко второму входу первого элемента ИЛИ подключен выход Блока сброса, к третьемувходу второго элемента ИЛИ подсоединен выход блока выделения фронта импульсов, а третий вход первого элемента ИЛИ является входомСброс блока памяти. TpKtnohie
название | год | авторы | номер документа |
---|---|---|---|
Генератор кодового слова | 1989 |
|
SU1755269A1 |
Логический анализатор | 1987 |
|
SU1476474A1 |
Сигнатурный анализатор | 1987 |
|
SU1499349A1 |
Устройство для измерения коэффициента ошибок | 1980 |
|
SU938421A1 |
Устройство для обучения операторов | 1987 |
|
SU1564675A1 |
Устройство для контроля цифровых узлов | 1984 |
|
SU1231506A1 |
Устройство для диагностирования дискретных блоков | 1986 |
|
SU1520516A1 |
Устройство для контроля логических блоков | 1984 |
|
SU1223234A1 |
УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО ИЗМЕРЕНИЯ ХАРАКТЕРИСТИК ДИСКРЕТНОГО КАНАЛА СВЯЗИ | 1995 |
|
RU2138910C1 |
Многоканальный сигнатурный анализатор | 1989 |
|
SU1797118A1 |
Авторы
Даты
1977-09-25—Публикация
1975-05-08—Подача