ментов И 2 переноса, элемеитон И 3, 4, i.io ментов ИЛИ-НЕ 5, первой и второй i-руппы элементов И 6 и 6, образующих в каждом разряде счетчика основной и вспомогательный триггеры. Кроме того устройство содержит триггер 7 переключения, триггер 8 запрета и выходной элемект И 9. Шина 10 единичной информации и шина 11 нулевой информации подключены ко входам элементов И 6 буферного триггера нулевого разряда счетчика, шина 12 первых тактовых импульсов подключена ко входам элементов И 4, 6 основных триггеров всех разрядов счетчика, ко входам триггера 7 переключения и выходному элементу И 9, а шина 13 вторых тактовых импульсов подключена ко входам элементов И 4, 6 вспомогательных триггеров всех разрядов счетчика и ко входам триггеров 7, 8, единичный выход 14 триггера 7 переключения подключен ко входам всех элементов И 4 счетчика, кроме элементов основного триггера нулевого разряда, и ко входам триггера 8 запрета, выходного элемента И 9, а нулевой выход 15 триггера 7 переключения подключен ко входам всех элементов И6, а выход 16 элемента И 2 подключен ко входу триггера 8 запрета, liHa «Сброс подключена ко входам элементов И 3 и триггеров 7, 8, а П1ина «Выход подключена к выходу выходного элемента И 9.
Перед посылкой входного кода по шине «Сброс поступает сигнал и устанавливает счетчик 1, триггер 7 переключения, триггер 8 запрета в исходное состояние. При этом нулевой разряд счетчика 1 устанавливается в состояние «1, остальные разряды в состояние «О, триггер 7 переключения устанавливается в состояние «О и его нулевой выход 15, поступая на третьи входы элементов И 6 и 6, переключает счетчик 1 в режим приема последовательно поступающего кода, одновременно единичный выход 14 триггера 7 переключения, поступая на третьи входы элементов И 4, запрещает режим счета импульсов и закрывает вход триггера 8 запрета и выходной элемент И 9, причем на другом входе выходного элемента И 9 присутствует разрешающий уровень с триггера 8 запрета. Тактовые импульсы, приходящие на шины 12, 13, принимают и сдвигаютинформацию, поступающую по шинам 10, 11, которая записывается в счетчик 1.
Одновременно осуществляется сдвиг «1 (ликвидирующего разряда), занесенной в нулевой разряд счетчика. Таким образом, когда все разряды поступающей информации запищутся в счетчик 1, ликвидирующий разряд по заднему фронту первого такта изменит состояние триггера 7 переключения типа «защелка на обратное, что приведет к переключению счетчика 1 из режима приема информации в режим счета импульсов и открытию входов триггера 8 запрета и выходного элемента И 9. В этом случае первый такт, б дновременно поступая на вход счетчика 1 и на вход выходного элемента И 9, будет проходить «а щину «Выход до переполнения счетчика 1.
Как только количество прощедщих импульсов достигнет цифры, численно равной значеiiHio обратною кода, кода внесенного в счетчик 1, счетчик переполнится, и на его выходе б появится сигнал переноса, который, поступая на вход триггера 8 запрета, по второму такту изменит его состояние на обратное и тем самым закроет выходной элемент И 9 и прекратит выдачу выходных импульсов. Перед подачей новой кодовой посылки поступает сигнал «Сброс и процесс преобразования будет проходить аналогично изложенному выше.
Предлагаемое устройство обеспечивает возможность подачи информации последовательным кодом, в то время как в прототипе она подается параллельным кодом. В связи с этим предлагаемое устройство по сравнению с известным имеет значительно меньше входных
шин, количество которых не зависит от разрядности входного кода.
Формула изобретения
Преобразователь кода в число импульсов,
содержаший счетчик, каждый разряд которого
имеет основной и вспомогательный триггеры,
триггер запрета, выход которого подключен
к первому входу выходного элемента И, отличающийся тем, что, с целью повышения помехозащищенности и надежности преобразователя, он содержит триггер перек дючения, а в счетчик введены две группы элементов И, причем первые входы элементов И первой группы подключены к первой тактовой щине, первому входу триггера переключения и второму входу выходного элемента И, первые входы элементов И второй группы подключены ко второй тактовой щине, второму входу триггера переключения, первому входу триггера запрета, вторые входы элементов И первой группы подключены к выходам вспомогательных триггеров соответствующих разрядов, вторые входы элементов И второй группы подключены к выходам основных триггеров предыдущих разрядов, третьи входы элементов И первой и второй группы подключены к нулевому выходу триггера переключения, единичный выход которого подключен к управляющим входам основного и вспомогательного триггеров счетчика
ко второму входу триггера запрета, третьему входу выходного элемента И, управляющие входы триггера переключения и триггера запрета подключены к первому управляющему входу счетчика, третий вход триггера запрета подключен ко второму управляющему входу
счетчика, третий вход триггера переключения подключен к третьему управляющему входу счетчика, выходы элементов И первой и второй группы подключены к соответствующим входам триггеров.
Источники информации, принятые во внимание при экспертизе:
1.Авторское свидетельство СССР № 415658, кл. G06 F 5/04, 1971.
2.Исмаилов М Ю. Автоматические системы и приборы с шаговыми двигателями. Изд.
«Энергия, М., 1968, с. 118-119.
название | год | авторы | номер документа |
---|---|---|---|
Преобразователь двоичного кода в число-импульсный код | 1977 |
|
SU734671A1 |
Устройство для контроля блоков постоянной памяти | 1983 |
|
SU1104590A1 |
УСТРОЙСТВО для АВТОМАТИЧЕСКОГО КОДИРОВАНИЯ | 1972 |
|
SU354409A1 |
Канал обмена многомашинного комплекса | 1984 |
|
SU1236492A1 |
Устройство для защиты и автоматического отключения потребителя | 1985 |
|
SU1339722A1 |
Система телемеханики для циклического опроса рассредоточенных объектов | 1977 |
|
SU691912A1 |
Фазоимпульсный сумматор | 1980 |
|
SU885996A1 |
Устройство для сопряжения вычислительной машины с каналами связи | 1986 |
|
SU1363224A1 |
Устройство для обмена информацией | 1986 |
|
SU1363228A1 |
Устройство для контроля регистра сдвига | 1990 |
|
SU1772804A1 |
Авторы
Даты
1978-04-15—Публикация
1976-02-23—Подача