Изобретение относится к области вычислительной технихи и может быть ис пользовано в .системах передачи данных, требующих формирования контрольных . разрядов при выводе информации. Известны устройства для вывода информации, содержащие регистр сдвига, два сумматора по модулю два, триггер со счетным входом, блок определения четности, элемент запрета и формирова. тель сигнала ошибки, причем первый вхо первого сумматора по модулю два соединен со входом первого разряда регистра сдвига, второй вход - с выходом последнего разряда регистра сдвига, выход пер вого сумматора по модулю два через первую схему триггера соединен с первым входом второго сумматора по модулю два, выход которого через элемент запрета соединен с формирователем сигнала ошибки, причем разрядные выходы регистра сдвига соединены со входами блока определения четности, а второй вход элемента запрета соединен с шиной тактовых импульсов, при этом выход формирователя сигнала ошибки является выходом устройства Г 1 . Недостаток этих устройств заключается в больших затратах аппаратуры. Наиболее близким по технической сущности к предлагаемому является устройство для вывода информации, содержащее дешифратор, (т п) -разрядный сдвиговый регистр, соединенный входом сброса с первым входом устройства, а входом про.движения - со вторым входом устройства, И -элементов И, первые входы которых подключены к третьему входу устройства, а вторые входы к соответствующим информационным входам устройства, выходы (n-m+1) элементов И подключены к первым входам триггеров одноименных разрядов сдвигового регистра, начиная с т-го разряда, единичный выход первого разряда СДВИГОВО1Х) регистра соединен с информационным выходом устройства и первым входом сумматора, соединенного вторым и третьим входами с первым и вторым входами устройства соответственно 2 Т, Недостаток этого устройства состоит в больших аппаратурных затратах, что приводит также к снижению надежности работы устройства. Целью изобретения является сокращение аппаратурных затрат. Поставленная цель достигается тем, что в устройство введены m дополнительных элементов И, (т -1) элементов ИЛИ ;и элемент задержки, причем выходы элементов ИЛИ подключены соответственно к первым входам триггеров первых (т-1) разрядов сдвигового регистра, первые входы элементов ИЛИ соединены соответ ственно с выходами первых () элемен тов ИЛ.И, вторые входы элементов ИЛИ соединены соответственно с выходами первых (fn-1) дополнительных элементов И, первые входы которых подключены к выходу дешифратора, управляющий вход которого через элемент задержки подключен ко второму входу, устройства, первый вход и выход m -го дополнительного элемента И соединены соответственно с инверсным выходом m -го разряда сумматора и вторым входом триггера т-го разр да сдвигового регистра, единичный выход триггера т-го разряда и нулевые выходы триггеров остальных разрядов подключены к соответствующим входам дешифратора, первый вход триггера (л+т)-го разряда сдвигового регистра соединен с третьим входом устройства. На чертеже представлена блок-схема устройства, где: регистр 1 сдвига, элементы И 2, элементы ИЛИ 3, сумматор 4, элемент 5 задержки, дешифратор 6, дополнительные элементы И 7, вход 8 импульса -сброса, информационный выход 9, вход 10 для ввода информации в сдвиговый регистр, вход 11 импульсов записи; вход 12 импульсов сдвига. Устройство работает следующим образом. На предварительно обнуленный импульсом по входу 8 регистр 1 через элементы И 2, стробируемые импульсом по вхо ду 11, поступает п-разрядное информационное слово, записываемое в первые п раз рядов регистра. Одновременно импульс по входу 11 переводит в единичное состояние старший разряд регистра 1, имеющий номер (n+m). Поступающие затем по входу 12 импульсы сдвига, сдвигают содержимое регистра, в результате чего на выходе 9 лоследовательно разряд за разрядом выводится введенная в регистр информация . В процессе вывода информация поступает в сумматор 4, выполняющий формирование контрольных разрядов в соответствии с принятым законом формирования. После вывода последнего, бита информа-. ционного слова все разряды регистра 1, за исключением m -го, обнуляются, Это состояние регистра 1 фиксируется дешифратором 6, который сигналом со своего выхода разрешает запись состояния сумматора, в первь1е m разрядов регистров. При этом первые (т-1) разрядов контрольного кода снимаются с прямых выходов сумматора, а m -и разряд - с инверсного. Затем записанный в регистр 1 контрольный код очередными m импульсами сдви- га, поступающими по входу 12, выдается последовательно на выход 9. Таким образом, устройство осуществляет выдачу п информационных и m контрольных разрядов с использоваием существую-. шего оборудования сдвигового регистра. Формула изобретения Устройство для контроля вывода .информации, содержащее дешифратор, ()разрядный сдвиговый регистр, соединенный входом сброса с первым входом устройства, а входом продвижеия - совторым входом устройства, п -элементов И, первые входы которых подключены к третьему входу устройства, а вторые входы - к соответствующим информационным входам устройства, выходы (n-rn+1) элементов И подключены к первым входам триггеров одноименных разрядов сдвигового регистра, начиная с т-го разряда, .единичный выход первого разряда сдвигового регистра соединен с информационным выходом устройства и первым входом сумматора, соединенного вторым и третьим входами с первым и вторым входами устройства соответственно, отличающееся тем, что, с целью сокращения аппаратурных затрат, в устройство введень m дополнительных элементов И, (т -1) элементов ИЛИ и элемент задержки, причем выходы элементов ИЛИ подключены соответственно к первым входам триггеров первых (т -1) разрядов сдвигового регистра, первые входы элементов ИЛИ соединены соответственно с выходами первых frn-1) элементов И, вторые входы элементов ИЛИ
соединены соответственно с выходами первых (т -1) дополнительных элементов И, первые входы которых подключены соответственно к прямым выходам первых (т-1) разрядов сумматора, вторые входы 5 всех дополнительных элементов И подключены к выходу дешифратора, управляющий вход которого через элемент задержки подключен ко второму входу устройства, первый вход и выход m -го дополнительно-10 го элемента И соединены соответственно с инверсным выходом m -го разряда сумматора и вторым входом триггера m -го разряда сдвигового регистра, единичный
; выход триггера m -го разряда и нулевые выходы триггеров остальных разрядов подключены к соответствующим входам дешифратора, первый вход триггера (л + т)-го разрядаа сдвигового регистра соединен с третьим входом устройства.
Источники информации, принятые во внимание при экспертизе
1.Авторское свидетельство СССР № 534764, кл. G 06F 11/08, 1974.
2.Путинцев Н. Д. Аппаратный контроль управляющих ЦВМ. М., Сов.радио, 1966.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля микропроцессорных цифровых блоков | 1986 |
|
SU1383364A1 |
Устройство для моделирования вероятностного графа | 1982 |
|
SU1119023A1 |
Устройство для стохастического контроля микропроцессорных цифровых блоков | 1990 |
|
SU1725222A1 |
Последовательное множительное устройство | 1981 |
|
SU1067500A1 |
Оптимальный фильтр | 1984 |
|
SU1170463A1 |
ПРОГРАММИРУЕМЫЙ ЦИФРОВОЙ ФИЛЬТР | 1994 |
|
RU2097828C1 |
Устройство для умножения | 1984 |
|
SU1256016A1 |
Коррелометр | 1981 |
|
SU1057954A1 |
Устройство для моделирования систем массового обслуживания | 1981 |
|
SU962970A1 |
Устройство для деления чисел в модулярной системе счисления | 1990 |
|
SU1756887A1 |
.Y ;-у
Авторы
Даты
1979-04-25—Публикация
1977-03-09—Подача