(54) ГШОГОКАНАЛЬНАЯ СИСТЕМА ПЕРЕДАЧИ ДВОИЧНОЙ ИНФОРМАЦИИ С ВРЕМЕННЫМ УПЛОТНЕНИЕМ
661829 .. содержит детектор анз чащего момента модуляции, формирователь кодовой ко бинации и п последовательно соедине ных запоминающих блоков, к установо йым входам которых подклйзчены выхбд формирователя кодовой комбинации, вход которого соединен с выходом де тёктЪра зйачащего момента модуляции информационный вход которого соединен с информационными входами форми рователя кодовой комбинации и перво го запоминающего блока и является информационным входом кодирующего устройства, дополнительным входом которого являются разрешающие входы запоминающих блоков, а выход п-го запоминающего блока и управляющий . вход формирователя кодовой комбинации являются соответственно выходом и управляющим входом кодирующего устройства, а декодирующее устройст содержит блок стробирования, дешифратор и п+1 запоминающих блоков считывающие выходы которых подключе ны к входам дешифратора, выход кото рого соединен с дополнительными вхо запоминающих блоков, при этом разрешающие входы запоминающих блоков, кроме последнего, объединены Иявляются дополнительным входом декодирующего устройства, информацион ным входом которого .является информ ционный вход блока сгробирования, вы ход которого подключен к входу перво го запоминающего блока, выход (п+1)го запоминающего блока является выходом декодирующего устройства, ctiHx ронизирующим и управляющим входами которого являются соответственно синхронизирующий вход блока стробир вания и управляющий вход дешифратора, а все запоминающие блоки, кроме последнего, соединены последовательн На фиг. 1 приведена структурная электрическая схема системы; на фиг. 2 и 3 - схемы коди|5ующего и декодирующего устройств соответственно Многоканальная система передачи двоичной информации с временным/ уплотнением содержит (см.фиг.З.) на передающей стороне кодирующие устрой ства 1, распределитель 2, генератор 3 тактовых импульсов, сумматор 4, выходной блок 5, коммутаторы 6, управляющий блок 7, на приемной стороне - линейный блок 8, распределитель 9, декодирующие устройства ГО, коммутаторы 11, управляющий блок 12, между выходным блоком 5 и линейным блоком 8 включен канал связи 13. Кодирующее устройство 1 (см.фиг.2 содержит детектор 14 значащего момен та модуляции, формирователь 15 кодовой комбинации и п последовательно соединенных запоминающих блоксэв 16-1 - 16-п. Информационный вход детектора 14 является информационным входом 17-кодирующего устройства 1, дополнительным входом 18 которого 1 являются разрешающие входы запоминающих блоков 16-1 - 16-п, а выход запоминающего блока 16-п и управляющий вход формирователя 15 явл-яются соответственно выходом 19 и управляющим входом 20 кодирующего устройства 1. Декодирующее устройство 10 (см. фиг.З) содержит блок стробирования 21, дешифратор 22 и пН-1 запомйнающих блоков 23-1 - 23-(п+1), Разрешающие ; входы запоминающих блоков 23-1 - 23-п объединены и являются дополнительным входом24 декодирующего устройства Ю, информационным входом 25 которого является информационный вход блока стробирования 21, выход запоминающего блока 23т(п+1) является выходом 26 декодирующего устройства 10, синхронизируюидам и управляющими входами 27 и 28 которого являются соответственно синхронизирующий вход блока стробирования 21 и управляющий вход дешифра1Трра 22. ; Система работает следующим образом. Анизохронные дискретные сигналы, приходящие на входы многоканальной системы отразличных источников, поступают на входы коммутатора 6. Коммутатор 6 поочередно подключает на свой выход-каждый из приходящих сигналов, причем частота подключения-выбирается значительно выше предель- , ной скорости передачи..Таким образом, на информационном выходе коммутатора 6 образуется групповой сигнал, несущий в себе информацию о каждом из сигналов, приходящих на его входы. I - На установочных выходах коммута;ТОра 6 формируются сигналы, несущие информацию о номинальной скорости передачи каждого входного сигнала. Одновременно с прохождением на информационный выход коммутатора 6 позиции группового сигнала, отведенной под входной сигнал с некоторой-скоростью, на соответствующем установочном выходе передается единица, а на остальных установочных выходах передается нуль. Информация о. номинальной скорости входных сигналов с установочных выходов коммутатора 6 передается на установочные входы управляющего блока 7 f на синхронизирующий, вход которого, кроме того, с выхода распредел ителя 2 поступают Импульсы с различными фиксированными частотами. С управляющего же выхода управляюще,го блока 7 на вход распределителя 2 поступают ситналы, с помощью которых распределитель 2 формирует импульсы, управляющие процессом кодирования, эти импульсы поступают на управляющие входы 20 кодирующих устройств 1. На дополнительные входы 18 кодирующих устроЙств сЬответствующих выходов управляющего блока 7 подаются разрешающие сигналы, управляющие процессом обновления информации в ко дирующем устройстве 1. Сигналы с выходов 19 кодирующих устройств 1 объединяются в сумматоре 4, на выходе которого образуется-, групповой дискретный сигнал. Этот сигнал после прохождения через выход ной блок 5, канал связи 13 и линейный блок 8 постуАает параллельно на информационные входы 25 всех декодирующих устройств 10. Одновременно на синхронизирующие входы 27 декодирующих устройств 10 подаются соответствующие сигналы с выхода распределителя 9, На управляющий вход 28 и дополнительный вход 24 декодирующего устройства -10 приходят с распределителя 9 и управляющего блока 12 управ ляющий и разрешающий сигналы, аналогичные соответствующим сигналам, поступающим на передающей стороне в кодирующие устройства 1. На выходе 26 декодирующего устройства 10, в котором происходит декодирование зна чащих моментов модуляции, восстанавливается групповой сигнал. Этот сигнал поступает на коммутатор 11, производящий операцию, обратную операции, выполняемой коммутатором 6, а именно: расщепление группового сигна ла на индивидуальные информационные сигналы. Управляющий блок 12 работает аналогично управляющему блоку 7 и вырабатывает те же сигналы. В кодирующем устройстве 1 системы происходит кодирование в двоичном кр де наличия, направления и временного положения значащих моментов модуляции (ЗММ) в каждом из индивидуальных сигналов,приходящих на входы соответствующего коммутатора 6, При смене полярности в любом индивидуальном сигнале, информация которых объединена в групповом сигнале, поступающем на информационныйвход 17 кодиру щего устройства 1, на выходе детектора 14 (см.фиг.2) появляется короткий импульс. Этот импульс появляется на месте, отведенном во времени для данного конкретного индивидуального сигнала. Импульс с выхода детектора 14 подается на вход формирователя 15, на информационный вход которого подается информационный групповой сигнал, поступающий на информационны вход 17 кодирующего устройства I, а на управляющий вход 20 - управляющие импульсы с выхода распределителя 2. Формирователь 15 производит кодирова ние в двоичном коде методом скользящего индекса с подтверждением (СИП) значащего момента модуляции. Эта информация с выходов формирователя 15 поступает на запоминающие блоки 16-1 - 16-п и-записывается в их ячей ках памяти. Каждый запоминающий блок 16-1 - 16-п содержит столько ячеек памяти, сколько индивидуальных сигна лов может быть подключено к коммутатору 6 . Ячейки памяти запоминаю,щих блоков 1бг-1 - 16-п закреплены за определенными индивидуальными сигналами. При обнаружении перехода в.каком-либо конкретном сигнале закодированная информация о наличии ЗММ .будет записана в закрепленные за эт;им сигналом ячейки памяти во всех запоминающих блоках 16-1 - 1б-п« В запоминающем блоке 1б-п записывается информация о наличии перехода и его полярности, аво всё пределдущие запоминающие блоки 16-1 - 16-(п-1) записывается в двоичном коде номер зо ны, совпадающий с временем появления ЗММ. Применение метода СИП при кодировании ЗММ позволяет уменьшить частоту сигнала на выходе кодера по сравнению с частотой на его входе в четыре раза. В декодирующем устройстве 10 системы, поступающий на его информационный вход 25 сигнал подается на информационный вход блока стробирования 21 (см.фиг.3), на синхронизирующий вход 27 которого заведены синхронизирующие импульсы из распределителя 9. Это позволяет на выходе блока стробирования 21 выделить групповой сигнал, совпадающий с групповым сигналом на выходе соответствующего кодирующего устройства 1. С выхода блока стробирования 21 сигнал поступает, на информационный вход первого запоминающего блока 23-1. Разрешающие импульсы, поступающие из управляющего блока 12 на дополнительный вход 24 декодирующего устройства 10, подаются на запоминающие блоки 23-п. Запоминающие блоки 23-1 23-(п+1) выполнены аналогично запоминающим блокам 16--1 - 16-п кодирующего устройства 1 и содержат одинаковое количество ячеек памяти. Каждая ячейка памяти запоминающих блоков 23-1 - 23-(п+1) закреплена-за определенным индивидуальным сигналом. Разрешающие импульсы разрешают запись информации о полярности элементов кодовой комбинации в ячейки памяти соответствующего индивидуального сигнала запоминающего блока 23-1 и перезапись записанной в них раннее информации в соответствующие ячейки памяти запоминающего блока 23-2, а из них - в соответствуюгцие ячейки памяти запоминающего блока 23-3 и т.д. На считывающие входы дешифратора 22 с соответствующих выходов всех запоминающих блоков 23-1 - 23-(п+1) поступает информация о полярности сигналов, записанных в ячейках памяти соответствующего индивидуального сигнала. В каждый момент времени производится сравнение полярности сигналов на выходе запоминающих блоков 23-п 23-(п+1) . Несовпадение полярностей сравниваемых сигналов указывает на факт появления ЗММ. С этого момента
времени начинается сравнение полярности сигналов, записанных в соответствующих ячейках памяти запоминающих
блоков 23-1 и 23-2, с .полярностью. управляющих сигналов. Когда дешифратор 22 зафиксирует совпадение упомянутых .сигналов, он вырабатывает на своем выходе сигнал сброса, который, поступая на входсброса запоминающих блоков 23-1 - 23-(п+1), переводит их в состояние, соответствующее состоянию запоминающего блока 23;гп. В результате с некоторой допустимой задержкой выходной сигнал изменяет свою полярность в момент времени, соответствующий момен ту смены полярности во входном сигнале на входе кодирующего устройства 1.
Преугухоженная система позволяет повысить верность передачи и обладает ЗначйтёЛьно большей надежностью, связанной с уменьшением количества достаточно сложных устройств: кодирующих - на передающей стороне и декоцирующих - на приемной стороне, что стало возможным в результате применения коммутаторов, ра Ьтающих совместно с управляющими блоками.
Формула изобретения -
1. Многоканальная система передачи двоичной информации с временным уплотнением по авт.св. №559409, о тл и ч а ю щ а я с я тем, что, С целью повышения верности передаваемЪй информации, на передающей и приемной сторонах введены коммутаторы и управляющие блоки, при этом на передающей ртороне управляющие выходы коммутаторов подключены к установсэчным входам управляющего блока, а информационные выходы - к информационным входам соответствующих кодирующих устройств, дополнительные входы которых соединены с разрешающими выходами управляющего блока, управляющий выход которого подключен к входу распределителя, выход которого под Ключён К синхронизирующему входу управляющего блока, а на приемной стороне выходы декодирующих устройст подключены к входам соответствующих коммутатрров, управляющие выходы которых подключены к установочным входам управляющего блока, разрешающие выходы которого соединены с сортветствуювдими дополнительными входами
декодирующих устройств, синхронизирующий вход управляющего блока соединен с выходом распределителя приема, к управляющему входу которого подключей управляющий выход управляющего блока.
2, Система по п.1, отличаЮщ а я с я тем, чтр кодирующее устройство содержит детектор значащего момента модуляции, формирователь кодовой комбинации и п последовательнр соединенных зaпo шнaющиx блоков, к установочным входам которых подключены вы.ходы формирователя кодовой комбинации, вход которого соединен с выходом детектора значащего момента модуляции, информационный вход которогр соединен с информационными входами формирователя кодовой комбинации и первого запоминающего блока и является информационным входом йодирующего устройства, дополнительным входом которого являются разреш-ающие входы з.апоминающих блоков, а выход п-го запоминающего блока и управляющий вход формирователя кодовой комбинации являются соответственно
выходом и управляющим входом кодирующего устройства.
3. Система по п.1, отличающая с я тем, что декодирующее уйтройство.содержит блок стробирования,
дешифратор и п+1 запоминающих блоков, считывающие выходы которых подключены к входам дешифратора, выход которого соединен с дополнительными входами запоминающих .блоков, при этом
разрегаающие входы .запоминающих блоков, прследнего, объединены и являются дополнительным входом декодирующего устройства, информационным входом которого является информационный вход блока стробирования, выход которого подключен к входу первого запоминающего блока, выход (п+1)-гР запоминающего блока является выходом декодирующего устройства, синхронизирующим и управляющим вхо- дамикоторого являются соответственно синхронизирующий вход блока стробирования и управляющий вход дешифратора, а все запоминающие блоки, кроме последнего, соединены последовательно.
Источники информации, принятые во вниманиепри экспертизе
1. Авторское свидетельство СССР
№559409, кл. Н 04 J 3/00, Н 04 L 5/22, 1975.
17
S
название | год | авторы | номер документа |
---|---|---|---|
Кодирующее устройство | 1985 |
|
SU1329572A1 |
Многоканальная система передачи двоичной информации с временным уплотнением | 1975 |
|
SU559409A1 |
СИСТЕМА ПЕРЕДАЧИ ИНФОРМАЦИИ ПОМЕХОУСТОЙЧИВЫМ КОДОМ С ПЕРЕМЕННЫМИ ПАРАМЕТРАМИ | 2004 |
|
RU2260246C1 |
Многоканальное устройство для передачи информации с временным уплотнением | 1976 |
|
SU636809A1 |
Устройство передачи и приема дискретной информации | 1989 |
|
SU1646066A1 |
Многоканальная система передачи дискретной информации | 1975 |
|
SU564720A1 |
Многоканальная система для контроля и диагностики цифровых блоков | 1984 |
|
SU1269137A1 |
Устройство для коммутации телеграфных каналов | 1979 |
|
SU866774A1 |
Многоканальное устройство для передачи и приема дискретной информации | 1985 |
|
SU1279079A1 |
Устройство для приема дискретной информации,закодированной корректирующим кодом | 1983 |
|
SU1099397A2 |
25
г5,
....
Авторы
Даты
1979-05-05—Публикация
1976-11-29—Подача