1
Изобретение относится к области автоматического контроля работоспособности электронных устройств и может быть использовано для поиска отказов в устройствах с релейными сигналами неисправностей.
Известны устройства, позволяющие осуществлять автоматический поиск неисправностей, содержащие датчики, анализаторы, блоки эталонов и блоки синхронизации 1и2.
Недостатком указанных устройств является малое быстродействие, недостаточная надежность и относительная сложность.
Наиболее близким техническим решением к данному изобретению является устройство для поиска неисправностей, содержащее п датчиков релейных сигналов, п-1 последовательно соединенных элементов ИЛИ, п триггеров, установочный вход каждого из которых соединен с выходом соответствующего элемента задержки, а выход через элемент ЗАПРЕТ - с входом шифратора, выходы которого через регистр подключены к блоку индикации 3.
Недостатком указанного устройства является то, что в случае контроля большого количества блоков с высокой интенсивностью отказов может возникнуть ситуация, при которой происходит прерывание процесса определения адреса неисправного блока, если в этот момент возникнет отказ в блоке с меньшим порядковым номером, что может привести к искажению
5 результатов контроля, а в некоторых случаях - к блокировке процесса определения адресов последующих (с большими порядковыми номерами) неисправных блоков. К недостаткам указанного устройства можно
10 также отнести относительную схемную избыточность и низкую помехозащищенность, проявляющуюся в том, что в случае появления на выходах датчиков релейных сигналов помех, устройство воспримет их как
15 рабочие сигналы, что приводит к выдаче устройством недостоверной информации.
Целью изобретения является повышение помехозащищенности и упрощение устрой20 ства.
Это достигается тем, что в предлагаемое устройство введены дополнительный элемент ИЛИ и п управляемых селекторов, первый вход каждого из которых соединен
25 с соответствующим датчиком релейных сигналов, а выход - с информационным входом соответствующего триггера, выход дополнительного элемента ИЛИ соединен со вторыми входами управляемых селекторов
30 и вторыми входами регистра, а входы - с
выходом я-го триггера и выходом п-1 элемента ИЛИ.
На чертелсе приведена блок-ехема нредлагамого устройетва,
Оно содержит датчики 1 релейных еигиалов, управляемые еелекторы 2, регпетр 3, триггеры 4, шифратор 5, элементы задержки 6, элементы ИЛИ 7, элементы ЗАИРЕТ 8, блок ннднкацнн 9 н дополнительный элемент ИЛИ 10.
Управлямые селекторы 2 предназначены для подавления поступающих иа вход устройства помех.
Триггеры 4 используются для фиксации моментов возникновения сигналов неисправностей от соответствующих датчиков.
Шнфратор 5 нредназначен для иредставления кодом адресов блоков, датчики которых выдают сигналы неисправностей.
Элементы задержки 6 необходимы для формирования кодирующих импульсов определенной длительности, а также для возвращения триггеров 4 в исходное состояние.
Блок индикации 9 используется в целях индицирования результатов поиска, а также для классификации отказов на устойчивые и неустойчивые, определения и выдачи частости их появления.
Устройство работает следующим образом.
При отсутствии сигналов неиснравностей от датчиков 1 трнггеры 4 находятся в «нулевом состоянии, а селекторы 2 и элементы ЗАИРЕТ 8 открыты.
Ири отказе нескольких контролируемых блоков, например блоков с порядковыми номерами I, i + 4, t + 7, сигналы с соответствующих им датчиков 1 поступают на входы селекторов 2, которые производят селекцию входного сигнала но амплитуде и длительности, что дает возможность исключить воздействие на вход устройства номех с параметрами, отличными от гарантированных параметров полезного входного сигнала. Сигналы с выходов i, i + 4, и i+7 селекторов 2 поступают на информационные входы соответствующих триггеров 4, устанавливая нх в единичное состояние. Дальнейшую работу устройства рассмотрим на примере онределения адреса i-ro неисправного блока.
«Еднничный сигнал с выхода триггера 4, зафиксировавшего отказ i-ro контролируемого блока, поступает на вход соответствующего ему элемента ИЛИ 7 и через соответствующий элемент ЗАИРЕТ 8 проходит на входы шифратора.5 и элемента задержки 6. Все элементы ИЛИ 7 соединены последовательно, поэтому высокий потенциал с выхода указанного выше триггера 4 закроет все последующие, начиная с t-fl-й элементы ЗАИРЕТ 8, тем самым обеспечивая возможность подачи только на однн вход шифратора 5 «единичного сигнала с выхода триггера 4. Иа выходе элемеита
ИЛИ 10 получается суммарный импульс, равный или кратный длительности «единнчного сигнала, поступающего на входы ш 1фратора 5. (В рассматриваемом случае длнтельность суммарного импульса равна сумме «единичных сигналов о неисправности i, f-f4 и i+7 контролируемых блоков). Этот импульс закрывает селекторы 2 и открывает входы регистра 3. Код адреса i-ro неисправного блока с выхода шифратора 5 заноминается регистром 3, с выхода которого поступает в блок индикации 9. Сигнал, который поступил на вход элемента задержкн 6, через определенное время установит соответствующий триггер 4 в исходное состояние.
Если в момент определения кода адреса i-ro неисправного блока произойдет отказ в i-1-ом контролируемом блоке, то наличие запрещающего потенциала на входе селекторов 2 не разрешит сигналу о неисправности I-1-го контролируемого блока установить соответствующий ему триггер 4 в единичное состояние и тем самым предоставляет возможность довести до конца процесс определения кода адреса i-ro неисправного блока, а затем выдать информацию о i+4 и i + 7 неисправных блоках.
Иосле того как триггер 4, соответствующий i-му неисправному блоку, вернется в исходное состояние, снимается занрещающий потенциал со входа элемента ЗАИРЕТ 8, соответствующий i + 4 неисправному блоку. Иачинается процесс определения кода адреса i+4-го неиснравного блока, который аналогичен описанному выше. После определения кода адреса i + 4-го неиснравного блока снимается запрещающий потенциал со входа элемента ЗАПРЕТ 8, соответствующий i+7-му неисправному блоку. По окончании процесса определения кода адреса i+7-го неисправного блока со входа селекторов 2 снимается запрещающий потенциал и устройство готово к следующему циклу определения адресов неисправных блоков.
Использование данного устройства позволит повысить достоверность контроля и помехозащищенность систем.
Формула изобретения
Устройство для поиска неисправностей, содержащее п датчиков релейных сигналов, п-1 последовательно соединенных элементов ИЛИ, п триггеров, установочный вход каждого из которых соединен с выходом соответствующего элемента задержки, а выход через элемент ЗАПРЕТ - с входом щифратора,. выходы которого через регистр подключены к блоку индикации, отличающееся тем, что, с целью повышения помехозащищенности и упрощения устройства, в него введены дополнительный элемент ИЛИ и п управляемых селекторов, первый
вход каждого из которых соединен с соответствующим датчиком релейных сигналов, а выход - с информационным входом соответствующего триггера, выход доиолнительного элемента ИЛИ соединен со вторыми входами унравляемых селекторов н вторыми входами регистра, а входы - с выходом я-го триггера и выходом п-1-го элемента ИЛИ.
. Источники информации, иринятыеВО внимание ири экснертизе
1.Авторское свидетельство СССР Atb 434595, кл. Н ОЗК 17/18, 1973.
2.Авторское свидетельство СССР № 461479, кл. Н ОЗК 17/03, 1974.
3.Авторское свидетельство СССР № 467331, кл. G 05В 23/02, 1974 (прототин).
название | год | авторы | номер документа |
---|---|---|---|
Устройство для автоматического поиска неисправностей | 1972 |
|
SU467331A1 |
Устройство для поиска неисправностей | 1982 |
|
SU1059550A1 |
Микропрограммное устройство управления | 1985 |
|
SU1275442A1 |
Система коммутации | 1985 |
|
SU1317448A1 |
Многоканальное устройство приоритетного обслуживания | 1989 |
|
SU1675886A1 |
Устройство для регистрации неисправностей | 1984 |
|
SU1213470A1 |
Устройство для выбора работоспособной структуры вычислительного комплекса | 1980 |
|
SU1037256A1 |
Имитатор абонентов | 1986 |
|
SU1325490A2 |
Устройство для контроля дешифраторов | 1985 |
|
SU1298924A1 |
Устройство для контроля логических блоков | 1985 |
|
SU1251086A1 |
Авторы
Даты
1980-06-30—Публикация
1978-02-07—Подача