управляющие ключами разряда, снимаются с инверсного (иулевого) выхода этого же триггера; на фиг. Зы - выходное напряжение операционного усилителя 5.
В исходном состоянии конденсаторы цепи обратной связи разряжены до начального уровня UQ, которое снимается с выхода операционного усилителя 5. Все триггеры устройства управления находятся в нулевом состоянии. При подаче входного сигнала в момент времени ti (фиг. За) на вход блока управления прямоугольный импульс дифференцируется цепью 7 и с ее выхода поступает на вход инвертора 8 и на единичные входы триггеров 9 и 10. Оба триггера устанавливаются в единичное состояние и на выходе схемы (фиг. 2, 13) появляется сигнал, коммутирующий первый ключ заряда блока 3, а сигналом с единичного выхода триггера (фиг. 2, 18) замыкается ключ 2 (фиг. 1). Сигналом нулевого выхода этого же триггера (16) размыкаются ключи в цепи разряда конденсаторов блока 3 ключей, при этом происходит заряд конденсатора от источника эталонного напряжения 1. Кроме того, подготавливается цепь установки в единичное состояние следующего триггера (И). Так как закон изменения входного сигнала известен, то подбором величины емкости конденсатора и переменным резистором в цепи ключа заряда выбирается постоянная времени заряда из условия обеспечения требуемой амплитуды и коэффициенты нелинейности формируемого сигнала на выходе операционного усилителя.
В момент времени /2 (фиг. Зв) импульс с выхода инвертора 8, пройдя через отсекающий диод 13, устанавливает в нулевое состояние триггер 9, размыкается ключ 2, а также ключ заряда, и замыкается ключ в цепи разряда этого же конденсатора из блока 4 конденсаторов. Время разряда регулируется переменным резистором в цепи ключа разряда.
В момент времени з положительным импульсом с выхода дифференцирующей цепи 7 устанавливается в единичное состояние триггера (9 и И), в результате чего замыкается ключ 2, а также два ключа блока 3, находящихся в цепи заряда соответствующих конденсаторов блока 4, и постоянная
времени интегратора увеличивается на требуемую величину. Изменение постоянной интегрирования будет происходить аналогичным образом до тех пор, пока последний триггер блока управления (фиг. 2, 12) установится в единичное состояние. При этом подготавливаются условия для прохождения импульса в момент времени tN+i через схему И (фиг. 2, 17) для установки в нулевое состояние всех триггеров блока управления. Триггер 9 управляет работой ключа 2 и ключей в цепях разряда блока 3, а также управляет выходами триггеров 13-15 блока управления.
Подбором параметров элементов цепи обратной связи и выбором коэффициента усиления операционного усилителя достигается постоянство амплитуды и большая линейность напряжения на выходе устройства.
Применение блока конденсаторов 4, ключа 2 и элементов управления постоянной цепи интегрирования, блоков 3 и 6 управления расширяет область применения операционных усилителей и позволяет повысить стабильность формируемых импульсов.
Формула изобретения
Формирователь треугольных импульсов,
содержащий операционный усилитель, выход которого соединен с его входом через соединенные последовательно блок параллельно включенных конденсаторов и блок параллельно включенных ключей, входы
управления которых соединены с выходами блока управления, вход которого соединен с входной шиной, и источник эталонного напряжения, отличающийся тем, что, с целью повышения стабильности формируемых импульсов, в него введен дополнительный ключ, один вход которого соединен с выходом источника эталонного напряжения, второй вход подключен к дополнительному выходу блока управления, а выход соединен с дополнительными входами блока ключей.
Источники информации, принятые во внимание при экспертизе
1.Патент ГДР № 104887, кл. И ОЗК 4/56, 20.03.74.
2.Патент США № 3365588, кл. 307-264, 23.01.68.
И..2
(Puz.3
название | год | авторы | номер документа |
---|---|---|---|
Способ определения входного сопротивления усилителя заряда и устройство для его осуществления | 1984 |
|
SU1205060A1 |
ПРЕОБРАЗОВАТЕЛЬ НАПРЯЖЕНИЯ В ИНТЕРВАЛ ВРЕМЕНИ | 1991 |
|
RU2032269C1 |
Интегратор | 1988 |
|
SU1728871A1 |
Аналого-цифровой преобразователь | 1984 |
|
SU1246376A1 |
Преобразователь напряжения в частоту | 1988 |
|
SU1522407A1 |
Аналого-цифровой интегратор | 1979 |
|
SU813456A2 |
Аналого-цифровой преобразователь | 1974 |
|
SU1005305A1 |
Многоканальный преобразователь параметров индуктивных датчиков в импульсный сигнал | 1985 |
|
SU1307391A1 |
НИЗКОЧАСТОТНЫЙ ИЗМЕРИТЕЛЬ ФАЗОВОГО СДВИГА | 1992 |
|
RU2024028C1 |
Устройство контроля скольжения колесных пар подвижного состава | 1981 |
|
SU969563A1 |
Авторы
Даты
1980-07-30—Публикация
1978-01-30—Подача