(54) УСТРОЙСТВО ДЛЯ СЖАТИЯ ИНФОРМАЦИИ
название | год | авторы | номер документа |
---|---|---|---|
Устройство для сжатия информации | 1978 |
|
SU780019A1 |
Устройство для сжатия информации | 1978 |
|
SU731452A1 |
Устройство для сжатия информации | 1982 |
|
SU1024958A1 |
Радиоприемное устройство | 1980 |
|
SU906008A1 |
Многочастотный цифровой фильтр | 1987 |
|
SU1474827A1 |
Демодулятор сигналов с фазоразностной модуляцией | 1980 |
|
SU949838A1 |
Многоканальный регулятор тепловых процессов (его варианты) | 1980 |
|
SU943667A1 |
Устройство для сжатия и обработки информации | 1990 |
|
SU1742842A1 |
Устройство для цифровой фильтрации | 1983 |
|
SU1095357A1 |
Двухканальный цифровой осциллограф | 1989 |
|
SU1705749A1 |
I
Изобретение относится к телеметрии и может быть использовано в многоканальных цифровых телеметрических системах для передачи информации с малой избыточностью.
Известно устройство для передачи телеметрической информации, содержащее синхронизатор, выход которого подключен к коммутатору каналов, к блоку памяти полных кодов и через блок кодирования адресов и блок кодирования времени - к первому и второму входам буферного запоминающего устройства, выход коммутатора каналов через блок кодирования подключен к блоку памяти полных кодов и к анализатору сигналов, выход блока памяти полных кодов соединен с анализатором сигналов, выход которого подключен соответственно к первому входу и через блок памяти кодов приращения - ко второму входу блока сравнения кодов приращения, выход блока памяти полных кодов подключен к входу элемента И, выход блока сравнения .кодов приращения подключен к второму входу элемента И, к входу буферного запоминающего устройства, выход элемента И, соединен с другим входом буферного запоминающего
устройства, а один выход синхронизатора соединен с соответствующим входом блока памяти кодов приращения 1.
Это устройство обеспечивает больщой коэффициент сжатия, но является сложным по своей технической реализации и обладает сравнительно низким быстродействием. Наиболее близким по технической сущности к предлагаемому является устройство, содержащее коммутатор, управляющий вход которого соединен с блоком синхронизации,
а выход через аналого-цифровой преобразователь соединен с блоком буферной памяти и с первым блоком буферной памяти и с первым блоком сравнения, который через блок синхронизации подключен к блоку буферной памяти. Выход блока постоянной
памяти соединен с информационным входом сумматора, другой информационный вход которого соединен с выходом аналого-цифрового преобразователя, управляющий вход сумматора соединен с выходом второго блока сравнения, другой управляющий вход соединен с выходом блока синхронизации, а выход сумматора соединен со входом первого блока сравнения, при этом один информационный вход второго блока сравнения соединен с выходом аналого-цифрового преобразователя, подключенного ко входу запоминающего блока, выход которого соединен с другим входом второго блока сравнения, управляющий вход второго блока сравнения соединен с выходом блока синхронизации, а вход блока синхронизации подключен к выходу второго блока сравнения 2. К недостаткам данного устройства относится то, что участки сигнала, на которых модуль первой производной значительно отличается от коэффициента В, обрабатываются с малым коэффициентом сжатия. За счет этого понижается общий коэффициент сжатия. Этот недостаток обусловлен тем, что экстраполяция процесса ведется полиномами x(t) а ± b-t, где b const т. е. прямыми с постоянным углом наклона. Цель изобретения - повыщение коэффициента сжатия при сохранении быстродействия устройства. Поставленная цель достигается тем, что в устройство, содержащее коммутатор, информационные входы которого соединены со входами устройства, управляющий вход с первым выходом блока синхронизации, выход - со входом аналого-цифрового преобразователя, блок буферной памяти, выход которого соединен с выходом устройства, и канал обработки информации, включающий блок постоянной памяти, сумматор и блок сравнения, выход блока постоянной памяти соединен с. первым входом сумматора, выход которого соединен с первым входом блока сравнения, выход аналого-цифрового преобразователя соединен с объединенными первым входом блока буферной памяти и вторым входом сумматора, третий вход которого соединен с первым выходом блока синхронизации, введены блок управления и дополнительные каналы обработки информации, первый выход блока управления соединен со вторым входом блока буферной памяти и объединенными четвертыми входами сумматоров всех каналов обработки информации, вторые выходы блока управления соединены со вторыми входами соответствующих блоков сравнения каналов обработки информации, третьи входы которых соединены со вторым выходом блока синхронизации, четвертые входы - с выходом аналого-цифрового преобразователя, выходы блоков сравнения соединены с соответствующими входами блока управления. На чертеже представлена блок-схема устройства. Устройство содержит коммутатор 1, аналого-цифровой преобразователь 2, блок 3 буферной памяти, блок 4 управления, блок 5 синхронизации, блоки сравнения, сумматоры , блоки 8.|-8 постоянной памяти. Блоки постоянной памяти, сумматоры и блоки сравнения образуют N каналов обработки инфор.мации. N выбирается, исходя из априорной информации об исследуемом процессе. Устройство работает следующим образом. В блоки 8i-8ц постоянной памяти до начала обработки сообщения заносятся значения постоянных приращений, соответствующие каждому каналу обработки $i biAt; i 1,...,N, где Д1 - интервал дискритизации исследуемого процесса; bi-коэффициент, определяющий приращение предсказанного значения по i-му каналу за один интервал дискретизации. Коэффициенты Ъопределяются исходя из априорных данных об исследуемом процессе. Цикл обработки одного отсчета состоит из трех тактов. По первому такту содержимое блоков постоянной памяти прибавляется к содержимому соответству, ющих сумматоров 7.1-7. По второму тактовому импульсу из блока 5 синхронизации обрабатываемый процесс через коммутатор 1 поступает на вход аналогоцифрового преобразователя 2, где преобразуется в цифровую форму. Полученный код поступает на вход блока 3 буферной памяти, на входы блоков сравнения и на входы сумматоров . На другие входы блоков 6 |-6fj сравнения из соответствующих сумматоров поступают предсказанные значения процесса (t). По третьему тактовому сигналу с блока 5 синхронизации блоки 6i-6ц сравнения сравнивают поступающие на их входы значения процесса. Если действительное значение процесса X(t) отличается,от предсказанного в i-м канале значения (t) на величину больщую допус тимой абсолютной погрешности, то блок 6сравнения вырабатывает сигнал, сигнализирующий 6 том, что в i-M канале обнаружен существенный отсчет. Результаты сравнения из каждого канала передаются в блок 4 управления. Блок 4 управления, анализируя сигналы, поступающие с блоков 6ч-б сравнения, выбирает те каналы, в которых на рассматриваемом интервале дискретизации обнаружен существенный отсчет. На блоки сравнения выбранных каналов из устройства управления подаются сигналы, блокирующие дальнейщую работу этих блоков. Таким образом данные каналы исключаются из дальнейщей обработки сигнала. Кроме этого устройство управления ведет подсчет количества выключенных каналов. Если на рассматриваемом интервале дискретизации оказались выключенными все каналы, то цикл обработки повторяется. Если же на данном интервале дискретизации происходит выключение последнего вк тюченного канала, то блок управления вырабатывает сигнал, который позволяет блоку 3 буфер
Авторы
Даты
1981-05-15—Публикация
1979-04-02—Подача