(54) ФУНКЦИОНАЛБНЫЙ ПРЕОБРАЗОВАТЕЛБ
название | год | авторы | номер документа |
---|---|---|---|
Устройство для воспроизведенияфуНКций | 1979 |
|
SU809200A1 |
Вычислительное устройство | 1981 |
|
SU1008749A1 |
Устройство для линеаризации харак-ТЕРиСТиК чАСТОТНыХ дАТчиКОВ | 1978 |
|
SU834725A1 |
Устройство для вычисления функций | 1978 |
|
SU679991A1 |
Устройство для воспроизведенияКВАдРАТичНыХ фуНКций | 1978 |
|
SU842802A1 |
Цифровой функциональный преобразователь | 1979 |
|
SU826347A1 |
Устройство для коррекции характеристик датчиков | 1978 |
|
SU781850A1 |
Цифровое устройство для воспроизведения кусочно-линейных функций | 1978 |
|
SU771671A1 |
Устройство для вычисления логарифмических функций | 1978 |
|
SU771672A1 |
Устройство для вычисления функций у=aRcSINx и у=aRccoSx | 1980 |
|
SU935949A1 |
1
Изобретение относится к автоматике и вычислительной технике и предназначено для использования в качестве специализированных вычислителей систем автоматического управления и контроля, в качестве линеаризаторов частотных сигналов, генераторов функциональных кривых и т.д.
Известно . устройство для воспроизведения функции У а/х, в том числе у 4/х методом кусочно-линейной аппроксимации 1.
Недостатком известного устройства является значительная неравномерность погрешности в различных участках диапазона.
Наиболее близким по технической сущности к предлагаемому является устройство, содержащее счетчикучастков, дешифратор, блок памяти, делитель длины участка и управляемый делитель частоты, включающий счетчик, группу элементов И и элемент ИЛИ, причем вход счетчика соединен со входом устройства, первые входы элементов И группы соединены с разрядными выходами счетчика, вторые - с выходами блока памяти, а выходы - со входами элемента ИЛИ, выход которого соединен с выходом устройства, разрядные выходы счетчика участков через дешифратор подключены ко входам блока памяти 2.
Известное устройство уменьщает погрешность в начале интервала области определения, но увеличивает ее в конце.
Цель изобретения - повыщение точности вычисления функции на концах области определения.
Поставленная цель достигается тем, что в устройство, содержащее счетчик участков, дещифратор, блок памяти, делитель длины участка и управляемый делитель частоты, включающий счетчик, группу элементов И и элемент ИЛИ, причем вход счетчика соединен со входом устройства, первые входы элементов И группы соединены с разрядными выходами счетчика, вторые - с выходами блока памяти, а выходы - со входами элемента ИЛИ, выход которого соединен с выходом устройства, разрядные выходы счет,чика участков через дещифратор подключены ко входам блока памяти, дополнительно введены три элемента И. элемент ИЛИ и триггер, вход которого соединен с выходом первого элемента И, прямой выход подключен к первому входу второго элемента И, а
инверсный - к первому входу третьего элемента И и управляющему входу счетчика участков, разрядные выходы которого сое-. динены со входами первого элемента И, второй вход второго элемента И подключен к выходу элемента ИЛИ управляемого делителя частоты, а выход через делитель длины участка соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом третьего элемента И, второй вход которого подключен к выходу счетчика управляемого делителя частоты, выход элемента ИЛИ соединен с информационным входом счетчика участков.
На чертеже приведена блок-схема устройства.
Устройство содержит управляемый делитель частоты 1, счетчик 2 участков, дешифратор 3, блок 4 памяти, делитель 5 длины участка, триггер 6, элементы И 7н8,схему 9 ИЛИ, элемент 10 И.
Управляемый делитель 1 содержит счетчик 11. элемент 12 ИЛИ и группу элементов 13 И.
Устройство также имеет вход 14 и выход 15. В основу работы устройства положен принцип разбиения воспроизводимой зависимости с постоянньш шагом ЛУ до оси симметрии равнобочной гиперболы и с шагом дХ от оси симметрии, в этом случае объем запоминающего устройства уменьшается в дЬа раза, так как одни и те же значения угловых коэффициентов используются дважды при воспроизведении обеих ветвей функции.
Устройство работает следующим образом.
В исходном состоянии триггер 6 устанавливается в единичное состояние, при котором отпирается элемент 7 И, а счетчик 2 участков фиксируется в режиме сложения. При подаче на вход 14 устройства число-импульсной последовательности на выход управляемого делителя частоты 1 поступает выходная последовательность импульсов, поступающая непосредственно на выход 15 устройства и через элемент 7 И - на вход делителя 5 длины участков, определяющего щаг дУ аппроксимации. При накоплении в счетчике 2 участков числа т, которое выбирается кратным степени 2, на входах элемента 10 -И устанавливаются единичные уровни, что вызывает появление сигнала на его выходе и переключение триггера 6 в нулевое положение, при котором запирается элемент 7 И, отпирается элемент 8 И и переводится в режим вычитания счетчик 2 участков. Устройство продолжает отрабатывать участок аппроксимации между m и (т-1) узлами, и начиная с (m-l) узла воспроизведение функции осуществляется с постоянным щагом Лх. В момент окончания входной число-импульсной последовательности работа устройства заканчивается.
Сравнение предлагаемого устройства с известным показывает, что оно обеспечивает уменьшенную неравномерность погрешности при функциональном преобразовании частотно-импульсных сигналов, уменьшает аппаратурные затраты и улучшает характеристики устройства.
Формула изобретения
Функциональный преобразователь, содержащий счетчик участков, дешифратор, блок памяти, делитель длины участка и управляемый делитель частоты, содержащий счетчик, группу элементов И и элемент ИЛИ,
причем вход счетчика связан с входом устройства, первые входы элементов И группы соединены с разрядными выходами счетчика, вторые - с выходами блока памяти, а выходы - с входами элемента ИЛИ, выход которого соединен с выходом устройства, разрядные выходы счетчика участков через дешифратор подключены ко входам блока памяти, отличающийся тем, что, с целью повышения точности, в него введены три элемента И, элемент ИЛИ и триггер, вход которого соединен с выходом первого элемента И, прямой выход подключен к первому входу второго элемента И, а инверсный - к первому входу третьего элемента И и управляющему входу счетчика участков, разрядные выходы которого соединены со входами первого элемента И, второй вход второго элемента И подключен к выходу элемента ИЛИ управляемого делителя частоты, а выход через делитель длины участка соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом третьего элемента И, второй вход которого подключен к выходу счетчика управляемого делителя частоты, выход элемента ИЛИ соединен с информационным входом Летчика учасуков.
Источники информации,
принятые во внимание при экспертизе
№ 376778, кл. G 06 F7/26, 1971 (прототип).
W
Авторы
Даты
1981-05-30—Публикация
1978-08-07—Подача