Устройство для цифрового управления тиристорным регулятором Советский патент 1981 года по МПК H02P13/16 

Описание патента на изобретение SU860266A1

2пл выходами, причем выходы тактовых счетчиков подключены ко входам основ ного и дополнительного дешифраторов, выходы основного и дополнительного дешифраторов подключены соответственно к одним входам элементов И, к другим входам которых подключены соответственно выход сложения и вычитания блока управления, а выходы элементов И подключены к усилителю сдвигаемой последовательности импульсов. На чертеже представлена блок-схем устройства. Схема содержит задающий генератор 1, подключенный к тактовому счет чику 2, логические выходь 3 и 4 кото рого по удвоенному числу разрядов счетчика подключены к одним входам дешифраторов 5 и б. К одному выходу 4счетчика подключен усилитель 7 несдвигаемых последовательностей импульсов . К другим входам дешифраторов, один из которых дополнительный, подключены выходы 8 и 9 тактового счетчика 10 информационного блока, число которых также равно удвоенному числу разрядов, которое может быть отличным от числа разрядов первого счетчика 2. Выходы дешифраторов 5и 6 подключены к одним входам элементов 11 и 12 И, выходы которых под ключены к усилителю 13 сдвигаемых последовательностей импульсов, а дру гие входы элементов и соединены с блоком 14 управления, соответственно элемент 11 И с выходом 15 сложения, а элемент 12 И - с выходом 16 вычита .ния. Импульсный выход 17 блока 14 уп . равления. подключен к счетному входу тактового счетчика 10. Устройство работает следующим образом. С задающего генератора 1 на счетный вход тактового счетчика 2 непрерывно поступают тактовые импульсы, приводящие к изменению состояний его триггеров. В соответствии с состояни ями триггеров коды в виде двоичных .сигналов поступают на одни входы дешифраторов 5 и 6. При изменении состояния триггера старшего разряда на усилитель 7 несдвигаемой последовательности импульсов поступает импуль управления с выхода 4. Для необходимости сдвига импульсов во времени в прягйой последовательности относительно импульсов, поступающих с выхода с блока 14 управления, поступает потенциальный сигнал по выходу 15 сложения, который следует на один вход элемента 11 И. Одновременно с блока 14 управления по импульсному выходу 17 поступает импульс на счет ный вход тактового счетчика 10, который приводит к изменению его состояния. Двоичные коды с выходов счв чика.Ю информационного блока поступают на вторые входы дешифраторов и 6. При совпадении первого, сосояния счетчика 2 с первым состояием счетчика 10 на выходе деаифатора 5 появляются импульсы,постуающие на второй вход элемента 11 и, двинутые во времени на величину ага дискретизации периода переклюения тиристоров. При поступлении торого импульса на вход счетчика 10 го триггеры занимают второе состояие, в соответствии с которым на дешифратор 5 поступает двоичный код. При совпадении второго состояния счетчика 10 со вторым состоянием счетчика 2 на выходе дешифратора 5 появляются импульсы, сдвинутые во времени уже на два шага дискретизации. Эти импульсы поступают на соответствующие тиристоры импульсного регулятора, с помощью которых производится открытие тиристоров, обеспечивающих закрытие тиристоров, открытых импульсами, поступающими с выхода 4 счетчика 2. Поступление последующих импульсов по счетному входу тактового счетчика 10 информационного блока приводит к последовательному увеличению сдвига до последнего максимального состояния счетчика 10. Поступление этих, импульсов на тиристоры преобразователя приводит к изменению длительности выходного импульса преобразователя от минимального значения до максимального. Для изменения длительности импуль са от максимального значения любого (в том числе и последнего) до минимального, например при пуске, начиная с ослабленного поля и доводя постепенно поле до полного с помощью тиристорного регулятора, необходимо выполнить счет в обратной последовательности. В этом случае сигнал по выходу 16 вычитания блока 14 управления подается на один вход элемента 12 И. С выхода 15 при этом сигнал снижается, запрещая прохождение сдвигаемых импульсов прямой последовательности с дешифратора 5 на усилитель 13. Поступление первого импульса на тактовый .счетчик 10 информационного блока по выходу 17 блока 14 управления приводит к изменению состояния счетчика 10. В дешифраторе 6 при этом происходит совпадение первого состояния счетчика 10 информационного блока с ().-ым, т.е. с последним состоянием счетчика 2, что соответствует максимальному сдви1у импульсов. Эти импульсы, поступая на другой вход элемента 12 И через усилитель 13, про.ходят на соответствующие тиристоры регулятора, обеспечивая максимальную длительность выходного импульса регулятора. Поступление последующих импульсов приводит к последовательному уменьшению сдвига

импульсов, т.е. к считыванию в обратной последовательности.

Таким образом, в предлагаемом устройстве - в результате исключения реверсивного счетчика, требующего для своей реализации завышенного количества элементов и для установки в произвольное, не начальное состояние, дополнительных элементов памяти повышается его надежность.

Формула изобретения

Устройство для цифрового управления тиристорным регулятором, содержащее задающий генератор, соединенный со счетным входом п разрядного тактового счетчика на триггерах, имеющего 2п выходов, являющихся прямыми и инверсными выходами триггеров счетчика, усилитель несдвигаемой последовательности, подключенный к одному выходу триггера старшего разряда упомянутого счетчика, дешифратор, усилитель сдвигаемой последовательности, информационный блок,блок управления с выходами сложения и вычитания, отличающееся тем, что, с целью повышения надежности, оно снабжено дополнительным дешифратором, двумя элементами И, информационный блок выполнен в виде тактового Пп разрядного счетчика с 2n/j выходами, причем выходы тактовых счетчиков подключены к основному и дополнительному дешифраторам, выходы основного и дополнительного дешифраторов подключены соответственно к одним входам элементов И, к другим входам которых подключены соответственно выход сложения и вычитания блока управления, а выходы элементов И подключены к усилителю сдвигаемой последовательности импульсов.

Источники информации, принятые во внимание при экспертизе

1.Авторское свидетельство СССР 366540, кл. Н 02 Р 13/16,1969.

2.Авторское свидетельство СССР 564704, кл. Н 02 Р 13/16, 1975.

Похожие патенты SU860266A1

название год авторы номер документа
Устройство для цифрового управления @ -фазным преобразователем 1981
  • Калиниченко Анатолий Яковлевич
SU970626A1
Устройство для цифрового управления тиристорным регулятором 1990
  • Кулинич Александр Иванович
SU1744774A1
Устройство для цифрового управления @ -фазным широтно-импульсным преобразователем 1983
  • Калиниченко Анатолий Яковлевич
SU1138902A1
Устройство для цифрового управления тиристорным регулятором 1986
  • Калита Анатолий Иванович
  • Кулинич Александр Иванович
  • Буряк Анатолий Николаевич
  • Серокуров Виктор Алексеевич
SU1427515A1
Цифровое устройство для управления тиристорным преобразователем с дискретным сдвигом импульсов 1976
  • Калиниченко Анатолий Яковлевич
SU736341A1
УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ M-ФАЗНЫМ ТИРИСТОРНО-ИМПУЛЬСНЫМ ПРЕОБРАЗОВАТЕЛЕМ 1977
  • Калиниченко А.Я.
SU695473A1
Устройство для дискретного управления многофазным широтно- импульсным преобразователем 1975
  • Калиниченко Анатолий Яковлевич
  • Власов Валентин Михайлович
  • Киксман Григорий Ефремович
SU746858A1
Цифровое устройство для управления многофазным тиристорным преобразователем 1978
  • Калиниченко Анатолий Яковлевич
SU782125A1
УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ШИРОТНО-ИМПУЛЬСНЫМ ПРЕОБРАЗОВАТЕЛЕМ 1971
SU419427A1
Устройство для управления тиристорным преобразователем 1980
  • Чиликин Геннадий Михайлович
  • Кияшко Юрий Николаевич
SU921033A1

Иллюстрации к изобретению SU 860 266 A1

Реферат патента 1981 года Устройство для цифрового управления тиристорным регулятором

Формула изобретения SU 860 266 A1

SU 860 266 A1

Авторы

Калиниченко Анатолий Яковлевич

Кошлаков-Крестовский Владимир Игоревич

Мнацаканов Валерий Александрович

Старовойтов Валентин Максимович

Копытин Виктор Иванович

Астапов Леонид Арсеньевич

Даты

1981-08-30Публикация

1980-04-29Подача