Устройство для задержки импульсов Советский патент 1981 года по МПК H03K5/153 

Описание патента на изобретение SU892686A1

(S) УСТРОЙСТВО для ЗЛДЕРЖКИ ИМПУЛЬСОВ

Похожие патенты SU892686A1

название год авторы номер документа
Устройство для задержки импульсов 1982
  • Эристов Олег Игоревич
  • Каленик Николай Романович
SU1045372A2
Устройство для отображения радиолокационной информации на экране электронно-лучевой трубки 1989
  • Жернов Анатолий Петрович
  • Кокушков Павел Васильевич
  • Горшкова Людмила Тимофеевна
SU1691880A1
МОНОИМПУЛЬСНАЯ РАДИОЛОКАЦИОННАЯ СИСТЕМА 2000
  • Никольцев В.А.
  • Коржавин Г.А.
  • Подоплекин Ю.Ф.
  • Симановский И.В.
  • Войнов Е.А.
  • Ицкович Ю.С.
  • Меркин В.Г.
  • Ефремов Г.А.
  • Леонов А.Г.
  • Царев В.П.
  • Артамасов О.Я.
  • Бурганский А.И.
  • Зимин С.Н.
RU2178896C1
РАДИОЛОКАЦИОННАЯ СТАНЦИЯ 1996
  • Баскович Е.С.
  • Куликов В.И.
  • Пер Б.А.
  • Подоплекин Ю.Ф.
  • Шполянский А.Н.
RU2099739C1
Устройство для отображения информации на экране электронно-лучевой трубки 1982
  • Кокушков Павел Васильевич
  • Игнатюк Нина Григорьевна
SU1108434A1
СТАНЦИЯ ПОМЕХ 2010
  • Воробьёв Игорь Николаевич
  • Грибков Роман Андреевич
  • Иванов Александр Николаевич
  • Иванов Николай Александрович
RU2434241C1
УСТРОЙСТВО ДЛЯ РАЗЛИЧЕНИЯ ЛИНЕЙНО-ЧАСТОТНО-МОДУЛИРОВАННЫХ СИГНАЛОВ 1987
  • Маркелов Юрий Евгеньевич
SU1841020A2
УСТРОЙСТВО ДЛЯ РАЗЛИЧЕНИЯ ЛИНЕЙНО-ЧАСТОТНО-МОДУЛИРОВАННЫХ СИГНАЛОВ 1984
  • Маркелов Юрий Евгеньевич
  • Короткий Петр Ефимович
SU1841016A1
Устройство постоянного запаздывания 1980
  • Евдокимов Виктор Федорович
  • Кизим Юрий Тихонович
  • Плющ Юрий Алексеевич
  • Кофто Александр Георгиевич
  • Литвиненко Виталий Владимирович
SU936409A1
Устройство для определения номеров элементов двоичных кодовых последовательностей 1983
  • Косолапов Андрей Сергеевич
SU1098100A1

Иллюстрации к изобретению SU 892 686 A1

Реферат патента 1981 года Устройство для задержки импульсов

Формула изобретения SU 892 686 A1

1

Изобретение относится к импульс- ной технике, в частности к устройствам автоматики и вычислительной техники и может быть использовано для формирования сигналов хронизации в радиолокационных системах, а также в устройствах автоматики для формирования временных задержек.

Известно устройство для задержки импульсов, содержащее управляемый и запускающий генераторы тактовой частоты, триггер, счетчик, задающее устройство и элемент совпаденияD3.

Однако данное устройство для задержки импульсов позволяет получить изменение величины задержки импульсов ступенчато от запуска к запуску и не может вырабатывать импульсы, задержка которых зависит от частоты их следования.

Известно также устройство для формирования импульсов, длительность которых пропорциональна заданной, содержащее генератор тактовых импульсов, два счетчика, запоминающее устройство, два управляющих триггера, два вентилл, блок сравнения кодов, делитель эталонной частоты и блок остановки 2}.

Но это устройство не позволяет формировать импульсы, задержка которых зависит от частоты их следования и оперативно изменять величи10ну задержки импульсов, так как первый счетчик устройства производит-. . подсчет импульсов эталонной частоты в промежуток времени от начального импульса временного интервала до ко15нечного импульса временного интервала, а делитель эталонной частоты,второй счетчик и блок остановки осуществляют деление величины этого временного интервала. Кратность коэф20фициента деления, определяемая делителем эталонной частоть), не зависит от периода повторения начального .импульса временного интервала. 3 Наиболее близким по технической сущности к предлагаемому является устройство, осуществляющее задержку импульсов на постоянную величину, не зависящую от частоты повторения внеш них сигналов, содержащее генерйтор тактовых импульсов, два счетчика, пе вый из которых связан с блоком сравнения кодов через запоминающее устройство, а второй - с блоком сравнения кодов непосредственно, два управляемых первым и вторым триггерами элемента И, выход каждого подключен к соответствующему счетчику импульсов, формирователь задержки, вход которого подключен к нулевому входу первого триггера, к единичному входу второго триггера, к сбросовому входу второго счетчика и разрешающему входу запоминающего устройства, а выход со сбросовым входом первого счетчика при этом выход блока сравнения кодов соединен со сбросовым входом запоминающего устройства и нулевым входом второго триггера,элемент И, входы ко торого соединены с соответствующими поразрядными выходами второго счетчика, а выход - с единичным входом первого триггера 3. Однако в известном устройстве нел зя изменять величину задержки выходного импульса, -так как эта величина определяется постоянным числом, дешифруемым элементом И из поразрядных сигналов второго счетчика. При этом элемент И выделяет только одно число, соответствующее величине опережения выходного импульса относительно последующего периода входного импульса. Для полумения N-числа величин задержек выходного импульса необходимо иметь в данном устройстве N элементов,И, что резко увеличивает его объем, снижает показатели надежности, технологичность изготовления и делает невозможным его унификацию. Кроме того,известное устройство имеет большой объем, т.е. генератор тактовых импульсов, два счетчика, три элемента И, формирователь задержки, запоминающее устройство, бло сравнения кодов, в результате чего надежность устройства при его высокой стоимости невысока. Современная радиолокационная стан ция СРЛО состоит из ряда систем и подсистем - передатчик, приемник, индикатор, вторичный радиолокатор, аппаратура первичной обработки инфор 6 |Мации, аппаратура селекции движущихiся целей и другие. Для работы этих систем отводится определенный промежуток времени за период обзора. Формирование, разнесение, импульсных сигналов во времени, служащих для запуска различных систем РЛС, и обеспечение синхронной работы всех систем осуществляется посредством устройства синхронизации, являющегося составной частью любой РЛС. На службе гражданской авиации появляется все большее число различных РЛС. Для обеспечения безопасности воздушного движения различные РЛС в аэропортах объединяются в единую систему, обеспечивающую их резервирование и переход работы по необходимости с одной РЛС на другую. При этом любая из РЛС в системе может быть как ведомой - ждущий режим, так и ведущей. Одна и та же аппаратура должна быть работоспособной при различных частотах повторения сигналов и при различной их временной расстановке. Отсюда возникла необходимость в разработке для системы хронизации унифицированного, надежного и недорогого устройства для задержки импульсов, которая зависит от частоты следования внешнего сигнала и может оперативно по команде изменяться в широких пределах. {|ель изобретения - оперативное изменение задержки входного импульса, упрощение устройства и повышение его надежности. Поставленная цель достигается тем, что в устройство для задержки импульсов, содержащее последовательно соединенные генератор тактовых импульсов и счетчик, разрядные выходы которого соединены с поразрядными входами блока памяти, также блок сравнения Кодов и форирователь задержки, выход которого оединен с нулевым входом счетчика, вход его соединен со входом запии блока памяти, который соединен с леммой внешнего запуска, дополниельно введен блок сумматора, на втоые поразрядные входы которого подан адающий код, а первые поразрядные ходы соединены с поразрядными выодами блока памяти, а поразрядные ыходы блока сумматора соединены с оразрядными входами блока сравнеия кодов, другие поразрядные входы которого подключены к соответствующим поразрядным выходам счетчика. На фиг. 1 изображена структурная схема предлагаемого устройства; на фиг. 2 - функциональная схема блока сумматора. Устройство содержит последователь но соединенные генератор 1 тактовых импульсов и счетчик 2, поразрядные выходы которого соединены с поразрядными входами блока 3 памяти, блок сравнения кодов, формирователь 5 задерх ки, выход которого соединен с нулевым входом, счетчика 2, а вход его соединен со входом записи блока 3 памяти, на которые заведены импульсы внешнего запуска, блок 6 сумматора, на вторые поразрядные входы которого подан задающий код, а первы поразрядные входы соединены с поразрядными выходами блока 3 памяти, а поразрядные выходы блока 6 сумматора соединены с поразрядными входами бло ка 4 сравнения кодов, другие поразрядные входы которого подключены к соответствующим поразрядным выходам счетчика 2, причем блок сумматора 6 содержит N последовательно соединенных двухразрядных сумматоров 7 (фиг.2). Устройство работает следующим образом. В исходном состоянии счетчик 2 просчитывает тактовые импульсы, пост тупающие с генератора 1 тактовых импульсов. К моменту прихода на вход устройства внешнего запуска из счетчика 2 в блок 3 памяти записывается параллельный двоичный код, соответст вующий числу тактовых импульсов, про считанных на время Т, где Т - величи на периода.повторения внешнего запуска. Двоичный код с блока 3 памяти поступает на соответствующие входы числа Л двухразрядных сумматоров 7 (фиг.2} блока сумматора 6. На входы числа В двухразрядных су маторов (фиг.2) ей входа задающего код устройства поступает статический код в виде нулей, единиц, соответств ющий числу тактовых импульсов за вре мя tr , где Т - постоянная величина, равная времени опережения задержанного импульса относительно последующего внешнего запуска. При этом код числа В блока сумматора 6, соответст вующий времени t , устанавливается на задающем входе устройства, в ин-версном виде. При построении блока 6i .сумматора 6 по фиг. 2 на соответствующих входах блока k сравнения кодов записывается двоичный код разности Т - Г. По окончании внешнего запуска си1- нал с формирователя 5 задержки, поступающий на нулевой вход счетчика 2, i сбрасывает его в нуль и счетчик 2 просчитывает тактовые импульсы в течение следующего периода внешнего запуска,, В момент равенства на входах блока сравнения кодов текуи его кода счетчика 2 и статического кода блока сумматора 6, соответствующего разности Т- Т I блок t сравнения кодов срабатывает и на его выходе появляется импульс, задерх{анный на величину Т- 1 , а счётчик 2 продолжает просчитывать тактовые импульсы до следующего запуска. Далее процессы периодически повторяются. Для изменения задержки достаточно установить требуемую величину задающего кода на входе блока сумматора 6. Блок сумматора 6 представляет собой параллельный сумматор с последовательной передачей сигналов переноса и построен на двухразрядных сумматорах 7. Для вычитания из кода числа А, соответствующего периоду повторения Т, внешнего запуска, кода числа В, со- ; ответствую(его величине опережения 1Г последующего внешнего запуска, код на входе числа В задается D инверсном виде, а выход старшего разряда соединен со входом переноса младшего разряда блока сумматора 6 (фиг.2). В качестве двухразрядных сумматоров 7 в данном устройстве применены интегральные микросхемы 133 И М 2. Однако блок сумматора 6 может быть.выполнен и на других микросхемах, например 133 ЛРЗ, 133 И Ml, 133 И М 3 и т.д. Использование предлагаемого устройства позволяет оперативно изменять задержку формируемого импульса набором любыми коммутирующими приборами, например тумблерами, кнопками и др. соответствуюв1его кода на входе задающего кода устройства. При этом величина временной задержки не зависит от периода повторения внешнего запуска и при смене периода повторения внешнего запуска устройство автоматически скорректирует временное положение задержанного импульса. 7 Показатели уровня миниатюризации предлагаемого устройства т.е. колиМественная мера получаемая от снижения объема7массы и потребляемой энер гии при увеличении надежности и его функциональных возможностей, по срав нению с известным устройством выше.., Предлагаемое устройство для задержки импульсов предусматривает воз можность его наращения с целью получения многовыходного устройства Задержки посредством добавления к нему.нужного количества функциональных .групп, состоящих из блока 4 срав нения кодов и блока сумматора 6. Кроме того, предлагаемое устройст во является унифицированым. Формула изобретения

Устройство для задержки импульсов, содержащее последовательно соединенные генератор тактовых импульсов и счетчик, разрядные, выходы которого сое 25 динены с поразрядными входами блока . памяти, блок сравнения кодов и формирователь задержки, выход которого

1.Авторскоесвидетельство СССР

№ ZaSIS, кл. Н03, К 5/153, 26.09.79.

2.Авторскоесвидетельство СССР № 206892, кл. Н03 К 3/153, 1966.3.Авторскоесвидетельство СССР If 52955, кл. Н03 К 5/153, 15.04.75 (прототип). 6 соединен с нулевым входом счетчика, а вход его соединен со входом записи блока памяти, который соединен с клеммой внешнего Запуска, о т л и ч а щ е е с я тем, что, .с целью оперативного изменения задержки входного импульса, упрощения устройства и повышения его надежности, введен блок сумматора, на вторые поразрядные входы которого подан задающий код, а первые поразрядные входы соединены с поразрядными выходами блока памяти, а поразрядные выходы блока сумматора соединены с. поразрядными входами блока сравнения кодов, другие поразрядные входы которого подключены к соответствующим поразрядным выходам счетчика. Источники информации, принятые во внимание при экспертизе

u

$

SU 892 686 A1

Авторы

Эристов Олег Игоревич

Гуркина Галина Георгиевна

Даты

1981-12-23Публикация

1980-04-10Подача