1
Изобретение относится к автоматике.
Известны устройства для мажоритарного декодирования двоичных кодов, содержащие сдвиговые регистры, элеме ты И и ИЛИ 1.
К недостаткам известного устройства относится низкое быстродействие.
Наиболее близким техническим решением является устройство для мажоритарного декодирования двоичных кодов, со- Q держащее первый элемент И, первый вход которого соединен с первой управляющей шиной, а второй вход подключен к входной шине и первому входу второго элемента И, второй вход которого соединен с второй 5 управляющей шиной, а выход - с первым входом третьего элемента И, второй вход которого подключен к последнему разрвадному выходу первого сдвигового регистра и первому входу четвертого элемента И, 20 а выход соединен с первым входом OCHD&ного элемента ИЛИ, выход которого под« ключен к первой выходной щине, а второй вход - к последнему разрядному выходу
второго сдвигового регистра, разрядные выходы которого соединены с первой группой выходных шин, при этом второй вход четвертого элемента И соединен с третьей управляющей шиной, а разрядные выходы первого сдвигового регистра - с второй группой выходных шин 21.
К недостатк ам известного устройства относится низкое быстродействие.
Цель изобретения - повышение быстродействия устройства для мажоритарного декодирования двоичных кодов.
Указанная цель достигается тем, что;, в устройство для мажоритарного декодиро вания двоичных кодов, содержащее первый элемент И, первый вход которого соединен с первой управляющей шиной, а второй вход подключен к входной шнне и первому входу второго элемента И, вход которого соединен с второй управл51ющей пганой, а:выход - с первым входом третьего элемента И, второй вход которого подключен к последнему | зрядному выходу первого сдвигового регистра к пер394вому входу четвертого элемента И, а выход соединен с первым входом основно го элемента ИЛИ, выход которого по ключен к первой выходной шине, а второй вход - к последнему разрядному выходу второго сдвигового регистра, разрядные выходы которого соединены с первой . группой выходных шин, при этом второй вход четвертого элемента И соединен с третьей управляющей шиной, а разрядные выходы первого сдвигового регистра - с второй группой выходных шин, введены элемент неравнозначности и дополнительные элементы И и ИЛИ, входы последнего из которых соединены с выходами третьего и дополнительного элементов И, а ,ВЫХОД подключен к входу второго сдвигового регистра, входы дополни- тельного элемента И соединены с четвертой управляющей.шиной и первой выходной шиной, а первый вход элемента нерав нозначности подключен к выходу первого элемента И, второй вход - к-выходу четвертого элемента И, а выход соединен с входом первого сдвигового регистра и второй выходной шиной. На чертеже представлена функциональная схема устройства для мажоритарного декодирования двоичных кодов. Устройство содержит элемент И 1, первый вход которого соединен с управляющей шиной 2, а второй вход подключен к входной шине 3 и первому входу элемента И 4, второй вход которого соединен с управляющей .шиной 5, а выход с першзтм входом элемента И 6, второй вход которого подключен к последнему разрядному выходу сдвигового регистра 7 и первомувходу элемента И 8, а выход соединен с первым входом элемента ИЛИ 9, выход которого подключен к выходной шине 10, а второй вход - к последнему разрядному выходу сдвигового регистра 11, разрядные выходы которого соединены с группой выходных шин 12, второй вход элемента ИВ сое динен с управляющей шиной 13, а разряд ные выходы сдвигового регистра 7 - с : группой выходных шин 14, элемент И7ТИТ5, входы которого соединены с вы ходами элементов И б и 16, а выход подключен к входу сдвигового регистра 1 входы элемента И 16 соединены с управ ляющей шиной 17 и и 1ходной шиной 10, а первый вход элемента; 8 неравнозначности подключен к выходу элемента И 1 второй вход - к выходу элемента И 8, а выход соединен с входом сдвигового регистра 7 и выходной шиной 19. 4 Устройство для мажоритарного декодиованиядвоичных кодов работает следуюшим образом. Входной сигнал представляет собой трехкратно повторенную двоичную последовательность X. Перед приемом кодограммы все разряды сдвиговых регистров 7 и 11 находятся в исходном coivтоянии. Первая часть кодограммы Х через открытый элемент И 1 и элемент 18 неравнозначности поступает в сдвиговый регистр 7. Во время приема второй чаоти кодограммы Х|2 открывается и элемент И 4, через который она поступает на вход. элемента И 6, на второй вход которого поступает первая часть кодограммы с выхода сдвигового регистра 7. Результат логического перемножения во время приема второй части кодограммы через элемент ИЛИ 15 поступает в сдвиговый регистр 11. Первая часть кодограммы с выхода сдвигового регистра 7 через элемент И 8, который открыт только во время приема второй части кодограммы, поотупает на один из входов элемента 18 неравнозначности. Результат поразрядного суммирования первой и второй частей кодограммы ( Хп) поступает вновь на вход сдвигового регистра 7. Прием третьей части кодограммы зависит от результата поразрядного суммирования, снимаемого в параллельном коде с выходных шин 14 или в последовательном коде - с выходной шины 19. При этом, если X.® во всех разрядах, то прием третьей части кодограммы запрещается и информация с выхода сдвигового регистра 11 поступает на выходную шину 10 через элемент ИЛИ 9 в последовательном коде или в параллельном коде - на выходные шины 12, и представляет собой . Если X Ю , то прием третьей части кодограммы разрешается сигналом наличия ошибки с выходных шин 14 или 19. В этом случае третья часть кодограммы через открытый элемент И 4 поступает на вход элемента И 6, на второй вход которого поступает сигнал с выхода сдвигового регистра 7. Сигнал, полученный логическим перемножением () время приема третьей части кодограммы, складываясь логичеоки с сигналом . поступающим с выхода сдвигового регистра 11 на ajjeменте ИЛИ 9, псхггупает на выходную шину lOi Х( X,j)X,,V X X,Xj Таким образом, введение в предлагаемое устроство для мажоритарного деко-. дировання двоичных кодов элементов И, ИЛИ и неравнозначности позволяет сократить время декодирования неискаженных сообщений по сравнению с известным в 1,5 раза. Формула изобретения Устройство для мажоритарного декс дирования двоичных кодов, содержащее первый элемент И, первый вход которого соединен с первой управляющей щиной, а второй вход подключен к входной щине и первому входу второго элемента И, второй вход: которого соединен с второй управляющей Шиной, а выход - с первым входом третьего элемента И, второй вход которого подключен к последнему раэряднрму выходу перчвого сдвигового регистра и первому входу четвертого элемента И, а выход соединен с первым вхо дом основного элемента ИЛИ, выход которого подключен к первой выходной шине, а второй вход - к последнему разряд ному выходу второго сдвигового регистра разрядные выходы которого соединены с первой группой выходных шин, при этом второй вход четвертого элемента И соодинев с третьей управляющей шиной, а разрядные выходы первого сдвигового регистра - с второй группой выходных шин, отличающеес я тем, что, с целью повышения быстродействия, вв&дены элемент неравнозначности и дополнительные элементы И и ИЛИ, входы последнего из которых соединены с выходами третьего и дополнительного элементов И, а выход подключен к входу второго сдвигового регистра, входы дополнительного элемента И соединены с четвертой управляющей шиной и первой выходной шиной, а первый вход элемента неравнозначности подключен к выходу первого элемента И, второй вход - к выходу четвертого элемента И, а выход соединен с входом первого сдвигового регистра и второй выходной шиной. Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство «СССР № 497729, кл. Н ОЗ К 13/32, 15.О3.75. 2.Авторское свидетельство СССР № 387521, кл. Н 03 К 13/32, 16.09.73 (прототип).
название | год | авторы | номер документа |
---|---|---|---|
Устройство для мажоритарного декодирования | 1982 |
|
SU1045383A1 |
Цифровой анализатор аварийного сигнала | 1982 |
|
SU1018222A1 |
Устройство для индикации | 1989 |
|
SU1686474A1 |
Запоминающее устройство с коррекцией групповых ошибок | 1987 |
|
SU1481863A1 |
Трехканальное резервированное устройство для приема и передачи информации | 1990 |
|
SU1758646A1 |
Устройство для мажоритарного декодирования кодов с повторением | 1978 |
|
SU767989A1 |
Устройство для определения характеристик случайных процессов | 1987 |
|
SU1444823A1 |
Приоритетный шифратор | 1990 |
|
SU1751758A1 |
Устройство декодирования зеркальных кодов | 1982 |
|
SU1104685A1 |
Устройство для спектрального анализа | 1984 |
|
SU1241256A1 |
f
17
Авторы
Даты
1982-07-23—Публикация
1980-05-15—Подача