Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.
Известны адресные идентификаторы (см., например, рис. 60a в книге Волгин Л. И. Синтез устройств для обработки и преобразования информации в элементном базисе реляторов. - Таллинн: Валгус, 1989.-179с.), которые содержат три релятора и выполняют адресную идентификацию медианного из трех аналоговых сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных адресных идентификаторов, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется адресная идентификация максимального и минимального из трех аналоговых сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип адресный идентификатор (рис. 141 в книге Волгин Л.И. Синтез устройств для обработки и преобразования информации в элементном базисе реляторов. - Таллинн: Валгус, 1989. -179с. ), который содержит три релятора и выполняет адресную идентификацию медианного из трех аналоговых сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится ограниченные функциональные возможности, обусловленные тем, что не выполняется адресная идентификация максимального и минимального из трех аналоговых сигналов.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения адресной идентификации минимального, медианного и максимального из трех аналоговых сигналов.
Указанный технический результат при осуществлении изобретения достигается тем, что в адресном идентификаторе, содержащем три релятора, каждый из которых выполнен в виде компаратора, неинвертирующий и инвертирующий входы которого образуют соответственно первый и второй компараторные входы релятора, первый компараторный вход первого релятора и второй компараторный вход второго релятора подключены к первому информационному входу адресного идентификатора, первые компараторные входы второго и третьего реляторов подключены ко второму информационному входу адресного идентификатора, вторые компараторные входы первого и третьего реляторов подключены к третьему информационному входу адресного идентификатора, особенность заключается в том, что в каждый релятор введены замыкающий и размыкающий ключи, присоединенные управляющим входом к выходу компаратора, и два резистора, причем вход и выход замыкающего ключа соединены через первый резистор и являются соответственно первым переключательным входом и первым выходом релятора, а вход и выход размыкающего ключа соединены через второй резистор и образуют соответственно второй переключательный вход и второй выход релятора, первый и второй переключательные входы первого релятора являются соответственно первым и третьим идентифицирующими входами адресного идентификатора, второй идентифицирующий вход которого образован первым переключательным входом второго релятора, первый и второй выходы первого релятора соединены соответственно со вторым переключательным входом второго релятора и вторым переключательным входом третьего релятора, а первый выход второго релятора соединен с первым переключательным входом третьего релятора, второй выход второго релятора подключен через первый нагрузочный резистор к шине нулевого потенциала и является первым выходом адресного идентификатора, второй и третий выходы которого образованы соответственно первым и вторым выходами третьего релятора, присоединенными соответственно через второй и третий нагрузочные резисторы к шине нулевого потенциала.
Проведенный заявителем анализ уровня техники, включающий поиск по патентным и научно-техническим источникам информации, и выявление источников, содержащих сведения об аналогах заявленного изобретения, позволил установить, что заявитель не обнаружил аналог, характеризующийся признаками, тождественными всем существенным признакам заявленного изобретения. Определение из перечня выявленных аналогов прототипа, как наиболее близкого по совокупности существенных признаков аналога, позволил выявить совокупность существенных по отношению к усматриваемому заявителем техническому результату отличительных признаков в заявленном устройстве, изложенных в формуле изобретения. Следовательно, заявляемое изобретение соответствует условию "новизна".
Для проверки соответствия заявленного изобретения условию "изобретательский уровень" заявитель провел дополнительный поиск известных решений, чтобы выявить признаки, совпадающие с отличительными от прототипа признаками заявленного устройства. Результаты поиска показали, что заявленное изобретение не вытекает для специалиста явным образом из известного уровня техники, поскольку из уровня техники, определенного заявителем, не выявлено влияние предусматриваемых существенными признаками заявленного изобретения преобразований на достижение технического результата, в частности, заявленным изобретением не предусматриваются следующие преобразования:
- дополнение известного средства какой-либо известной частью (частями), присоединяемой (присоединяемыми) к нему по известным правилам для достижения технического результата, в отношении которого установлено влияние именно таких дополнений;
- замена какой-либо части (частей) известного средства другой известной частью для достижения результата, в отношении которого установлено влияние именно такой замены;
- исключение какой-либо части (элемента) средства с одновременным исключением обусловленной ее наличием функции и достижением при этом обычного для такого исключения результата;
- увеличение количества однотипных элементов для усиления технического результата, обусловленного наличием в средстве именно таких элементов;
- выполнение известного средства или его части (частей) из известного материала для достижения технического результата, обусловленного известными свойствами этого материала;
- создание средства, состоящего из известных частей, выбор которых и связь между которыми осуществлены на основании известных правил, рекомендаций, и достигаемый при этом технический результат обусловлен только известными свойствами частей этого средства и связей между ними.
Описываемое изобретение не основано на изменении количественного признака (признаков), представлении таких признаков во взаимосвязи либо изменении ее вида. Имеется в виду случай, когда известен факт влияния каждого из указанных признаков на технический результат, и новые значения этих признаков или их взаимосвязь могли быть получены исходя из известных зависимостей, закономерностей. Следовательно, заявленное изобретение соответствует условию "изобретательский уровень".
На чертеже представлена схема предлагаемого адресного идентификатора.
Адресный идентификатор содержит три релятора 11, 12, 13 и нагрузочные резисторы 21, 22, 23. Каждый релятор содержит компаратор 3, замыкающий и размыкающий ключи 41, 42, присоединенные управляющим входом к выходу компаратора 3, резисторы 51, 52, причем неинвертирующий и инвертирующий входы компаратора 3 образуют соответственно первый и второй компараторные входы релятора, вход и выход ключа 41 соединены через резистор 51 и являются соответственно первым переключательным входом и первым выходом релятора, а вход и выход ключа 42 соединены через резистор 52 и образуют соответственно второй переключательный вход и второй выход релятора. Первый компараторный вход релятора 11 и второй компараторный вход релятора 12 подключены к первому информационному входу адресного идентификатора, первые компараторные входы реляторов 12 и 13 подключены ко второму информационному входу адресного идентификатора, вторые компараторные входы реляторов 11 и 13 подключены к третьему информационному входу адресного идентификатора, первый и второй переключательные входы релятора 11 являются соответственно первым и третьим идентифицирующими входами адресного идентификатора, второй идентифицирующий вход которого образован первым переключательным входом релятора 12, первый и второй выходы релятора 11 соединены соответственно со вторым переключательным входом релятора 12 и вторым переключательным входом релятора 13, а первый выход релятора 12 соединен с первым переключательным входом релятора 13, второй выход релятора 12 подключен через резистор 21 к шине нулевого потенциала и является первым выходом Z1 адресного идентификатора, второй и третий выходы Z2 и Z3 которого образованы соответственно первым и вторым выходами релятора 13, присоединенными соответственно через резисторы 22 и 23 к шине нулевого потенциала.
Работа предлагаемого адресного идентификатора осуществляется следующим образом. На первый, второй и третий информационные входы идентификатора подаются соответственно аналоговые сигналы (напряжения) x1, x2 и x3, подлежащие адресной идентификации; на первом, втором и третьем идентифицирующих входах идентификатора фиксируются соответственно аналоговые сигналы (напряжения) y1, y2 и y3. Если сигнал на первом компараторном входе релятора больше сигнала на его втором компараторном входе, то ключ 41 замкнут, ключ 42 разомкнут, в противном случае имеем обратную картину. Таким образом, воспроизводимые предлагаемым адресным идентификатором операции определяются выражениями:
где Ri и R = = есть сопротивления соответственно нагрузочного резистора 2i и резисторов 51, 52. Согласно (1), (2) и (3) уровень сигнала на выходе Zi указывает на ранг (min, max, med) сигнала xi (здесь i есть адрес сигнала xi, в кортеже (x1, x2, x3)).
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый адресный идентификатор обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает адресную идентификацию минимального, медианного и максимального из трех аналоговых сигналов.
Таким образом, вышеизложенные сведения свидетельствуют о выполнении при использовании заявленного устройства следующей совокупности условий:
- средство, воплощающее заявленное устройство при его осуществлении, предназначено для использования в промышленности, а именно в области автоматики и аналоговой вычислительной техники;
- для заявленного устройства в том виде, как оно охарактеризовано в независимом пункте изложенной формулы изобретения, подтверждена возможность его осуществления с помощью описанных в заявке или известных до даты приоритета средств и методов;
- средство, воплощающее заявленное изобретение при его осуществлении, способно обеспечить достижение усматриваемого заявителем технического результата. Следовательно, заявленное изобретение соответствует условию "промышленная применимость".
название | год | авторы | номер документа |
---|---|---|---|
АДРЕСНЫЙ ИДЕНТИФИКАТОР | 1999 |
|
RU2143740C1 |
РАНГОВЫЙ ИДЕНТИФИКАТОР | 1999 |
|
RU2149454C1 |
ПОЗИЦИОННЫЙ ИДЕНТИФИКАТОР | 1999 |
|
RU2149452C1 |
РЕЛЯТОРНЫЙ МОДУЛЬ | 2001 |
|
RU2195701C1 |
ЛОГИЧЕСКОЕ УСТРОЙСТВО ДЛЯ РАНГОВОЙ ОБРАБОТКИ АНАЛОГОВЫХ СИГНАЛОВ | 1999 |
|
RU2143739C1 |
РЕЛЯТОРНЫЙ ПРОЦЕССОР ДЛЯ АДРЕСНО-РАНГОВОЙ ИДЕНТИФИКАЦИИ, СЕЛЕКЦИИ И РАНЖИРОВАНИЯ ТРЕХ АНАЛОГОВЫХ СИГНАЛОВ | 1999 |
|
RU2149450C1 |
РАНГОВЫЙ РАСПОЗНАВАТЕЛЬ | 1999 |
|
RU2143736C1 |
РАНГОВЫЙ ПРОЦЕССОР ДЛЯ ИДЕНТИФИКАЦИИ И СЕЛЕКЦИИ СУБМЕДИАННОГО, МЕДИАННОГО И СУПРАМЕДИАННОГО ЗНАЧЕНИЯ ИНФОРМАЦИОННОГО СИГНАЛА | 1998 |
|
RU2154299C1 |
АНАЛОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ "ЗАПРЕТ МИНИМАЛЬНОГО И МАКСИМАЛЬНОГО ЗНАЧЕНИЙ ИНФОРМАЦИОННОЙ ПЕРЕМЕННОЙ" | 1995 |
|
RU2130200C1 |
АНАЛОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ ДЛЯ ИДЕНТИФИКАЦИИ РАНГОВОЙ НЕЧЕТНОСТИ ИЛИ ЧЕТНОСТИ ИНФОРМАЦИОННОГО СИГНАЛА | 1995 |
|
RU2109339C1 |
Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения адресной идентификации минимального, медианного и максимального из трех аналоговых сигналов. Для этого заявленное устройство содержит реляторы, каждый из которых включает в себя компаратор, резисторы и замыкающий и размыкающий ключи. 1 ил.
Адресный идентификатор, содержащий три релятора, каждый из которых выполнен в виде компаратора, неинвертирующий и инвертирующий входы которого образуют соответственно первый и второй компараторные входы релятора, причем первый компараторный вход первого релятора и второй компараторный вход второго релятора подключены к первому информационному входу адресного идентификатора, первые компараторные входы второго и третьего реляторов подключены ко второму информационному входу адресного идентификатора, вторые компараторные входы первого и третьего реляторов подключены к третьему информационному входу адресного идентификатора, отличающийся тем, что в каждый релятор введены замыкающий и размыкающий ключи, присоединенные управляющим входом к выходу компаратора, и два резистора, причем вход и выход замыкающего ключа соединены через первый резистор и являются соответственно первым переключательным входом и первым выходом релятора, а вход и выход размыкающего ключа соединены через второй резистор и образуют соответственно второй переключательный вход и второй выход релятора, первый и второй переключательные входы первого релятора являются соответственно первым и третьим идентифицирующими входами адресного идентификатора, второй идентифицирующий вход которого образован первым переключательным входом второго релятора, первый и второй выходы первого релятора соединены соответственно со вторым переключательным входом второго релятора и вторым переключательным входом третьего релятора, а первый выход второго релятора соединен с первым переключательным входом третьего релятора, второй выход второго релятора подключен через первый нагрузочный резистор к шине нулевого потенциала и является первым выходом адресного идентификатора, второй и третий выходы которого образованы соответственно первым и вторым выходами третьего релятора, присоединенными соответственно через второй и третий нагрузочные резисторы к шине нулевого потенциала.
Волгин Л.И | |||
Синтез устройств для обработки и преобразования информации в элементном базисе реляторов | |||
- Таллинн, Валгус, 1989, с.153-160, рис | |||
Топливник с глухим подом | 1918 |
|
SU141A1 |
Волгин Л.И | |||
Синтез устройств для обработки и преобразования информации в элементном базисе реляторов | |||
Таллинн, Валгус, 1989, с.92-98, рис.60 | |||
Устройство для ранжирования аналоговых сигналов | 1988 |
|
SU1541636A1 |
Амплитудный селектор | 1986 |
|
SU1325524A1 |
ПРОЦЕССОР ДЛЯ АДРЕСНО-РАНГОВОЙ ИДЕНТИФИКАЦИИ И СЕЛЕКЦИИ АНАЛОГОВЫХ СИГНАЛОВ | 1994 |
|
RU2093888C1 |
US 3979580 A, 07.09.76. |
Авторы
Даты
1999-12-27—Публикация
1999-03-02—Подача