УСТРОЙСТВО ДЛЯ ВЫПОЛНЕНИЯ ПРЕОБРАЗОВАНИЙ УОЛША (ЕГО ВАРИАНТЫ) Российский патент 2003 года по МПК G06F17/14 

Описание патента на изобретение RU2203506C2

Текст описания в факсимильном виде (см. графическую часть). Т1

Похожие патенты RU2203506C2

название год авторы номер документа
УСТРОЙСТВО ДЛЯ ОБРАТНОГО ПРЕОБРАЗОВАНИЯ УОЛША (ЕГО ВАРИАНТЫ) 2000
  • Ермаков В.Ф.
  • Каждан А.Э.
RU2203505C2
АНАЛИЗАТОР ФУНКЦИЙ УОЛША 2000
  • Ермаков В.Ф.
  • Каждан А.Э.
RU2203504C2
УСТРОЙСТВО ДЛЯ МНОГОКРАТНОГО ДИФФЕРЕНЦИРОВАНИЯ (ЕГО ВАРИАНТЫ) 2000
  • Ермаков В.Ф.
RU2187837C2
СЧЕТЧИК КРИТИЧЕСКИХ ВЫБРОСОВ И ПРОВАЛОВ НАПРЯЖЕНИЯ И СУММАРНОГО ВРЕМЕНИ ОТКАЗОВ ЭЛЕКТРООБОРУДОВАНИЯ 2000
  • Ермаков В.Ф.
  • Джелаухова Г.А.
RU2183049C2
СЧЕТЧИК КРИТИЧЕСКИХ ВЫБРОСОВ И ПРОВАЛОВ НАПРЯЖЕНИЯ 2000
  • Ермаков В.Ф.
  • Джелаухова Г.А.
RU2183048C2
СЧЕТЧИК ВЫБРОСОВ И ПРОВАЛОВ НАПРЯЖЕНИЯ С КРИТИЧЕСКИМИ ПАРАМЕТРАМИ 2000
  • Ермаков В.Ф.
  • Черепов В.И.
RU2183047C2
ЦИФРОВОЙ СЧЕТЧИК КРИТИЧЕСКИХ ВЫБРОСОВ И ПРОВАЛОВ НАПРЯЖЕНИЯ И СУММАРНОГО ВРЕМЕНИ ОТКАЗОВ ЭЛЕКТРООБОРУДОВАНИЯ 2001
  • Ермаков В.Ф.
  • Приз М.В.
RU2191426C1
УСТРОЙСТВО ДЛЯ ВЫДЕЛЕНИЯ АБСОЛЮТНЫХ ПРИРАЩЕНИЙ НАПРЯЖЕНИЯ 2001
  • Ермаков В.Ф.
  • Семыкин К.В.
RU2212675C2
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ПРИРАЩЕНИЙ НАПРЯЖЕНИЯ МЕЖДУ СОСЕДНИМИ ЭКСТРЕМУМАМИ 2001
  • Ермаков В.Ф.
  • Семыкин К.В.
  • Скворцов В.В.
RU2213978C2
УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ СИГНАЛОВ СЛОЖНОЙ ФОРМЫ НА ОСНОВЕ ФУНКЦИЙ КАЖДАНА 2001
  • Ермаков В.Ф.
  • Каждан А.Э.
  • Черепов В.И.
RU2214039C2

Иллюстрации к изобретению RU 2 203 506 C2

Реферат патента 2003 года УСТРОЙСТВО ДЛЯ ВЫПОЛНЕНИЯ ПРЕОБРАЗОВАНИЙ УОЛША (ЕГО ВАРИАНТЫ)

Изобретения относятся к области вычислительной техники и могут быть использованы для статистических исследований. Техническим результатом является упрощение. Устройства содержат генератор прямоугольных импульсов, счетчик, дешифратор и блоки суммирования. Первый вариант устройства содержит аналоговые блоки памяти, блоки вычитания и одновибратор, второй вариант устройства содержит блоки вычитания и ключи, третий вариант содержит цифровой блок памяти, инверторы, элементы НЕ и ключи. 3 с. и 11 з.п.ф-лы, 19 ил., 3 табл.

Формула изобретения RU 2 203 506 C2

1. Устройство для выполнения преобразований Уолша (первый вариант, предназначенный для выполнения прямого преобразования Уолша), содержащее группу из N (где N= 2n - число ортогональных составляющих определяемого спектра) аналоговых блоков памяти, информационные входы которых объединены между собой и подключены ко входному зажиму устройства, генератор прямоугольных импульсов, отличающееся тем, что в него дополнительно введены заполненная матрица арифметических блоков размера N•n, представляющих собой двухвходовые блоки суммирования и блоки вычитания, дешифратор, счетчик и одновибратор, вход запуска которого объединен с тактовым входом счетчика и подключен к выходу генератора прямоугольных импульсов, а выход соединен со входом стробирования дешифратора, управляющие входы которого подключены к информационным выходам счетчика, а каждый j-й выход соединен с управляющим входом j-го аналогового блока памяти, выходы аналоговых блоков памяти соединены соответственно со входами матрицы арифметических блоков, у которой блоки суммирования являются ij-ми (где i=1,..., n - номер столбца матрицы, a j= 1, ...,N - номер строки матрицы) элементами матрицы арифметических блоков при i=1,...,n, (где k=1,..., 2i-1 - номера групп строк элементов матрицы в i-м столбце, заполненных или только блоками суммирования, или только блоками вычитания; число элементов в группе строк i-го столбца; , а блоки вычитания являются ij-ми элементами матрицы арифметических блоков при i=1,..., n, причем входы блоков i-го столбца матрицы арифметических блоков подключены к выходам блоков (i-1)-го столбца следующим образом (при i=2,...,n, j = 1,..., N): один из входов блока суммирования j-й строки i-го столбца подключен к выходу блока j-й строки (i-1)-го столбца, другой вход блока суммирования j-й строки i-го столбца подключен к выходу блока строки (i-1)-го столбца, вход вычитаемого блока вычитания j-й строки i-го столбца подключен к выходу блока j-й строки (i-1)-го столбца, вход уменьшаемого блока вычитания j-й строки i-го столбца подключен к выходу блока строки (i-1)-го столбца; входы блоков 1-го столбца матрицы подключены к выходам группы аналоговых блоков памяти следующим образом (при j=1,..., N): один из входов блока суммирования j-й строки подключен к выходу аналогового блока памяти j-й строки, другой вход блока суммирования j-й строки подключен к выходу аналогового блока памяти строки, вход вычитаемого блока вычитания j-й строки подключен к выходу аналогового блока памяти j-й строки, вход уменьшаемого блока вычитания j-й строки подключен к выходу аналогового блока памяти строки; выход каждого j-го (при j=1,..., N) блока n-го столбца матрицы арифметических блоков соединен c j-м выходным зажимом устройства. 2. Устройство по п.1, отличающееся тем, что каждый из блоков суммирования в первом варианте реализации содержит операционный усилитель, выход которого является выходом блока суммирования и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через первый дополнительный резистор соединен с шиной нулевого потенциала, которая через второй дополнительный резистор соединена с неинвертирующим входом операционного усилителя, который через первый и второй входные резисторы подключен к первому и второму входам блока суммирования. 3. Устройство по п.1, отличающееся тем, что каждый из блоков вычитания в первом варианте реализации содержит операционный усилитель, выход которого является выходом блока вычитания и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через первый входной резистор подключен ко входу вычитаемого блока вычитания, вход уменьшаемого которого через второй входной резистор соединен с неинвертирующим входом операционного усилителя, который соединен с шиной нулевого потенциала через дополнительный резистор. 4. Устройство по п.1, отличающееся тем, что каждый из блоков суммирования во втором варианте реализации содержит первый операционный усилитель, выход которого через первый резистор обратной связи соединен с инвертирующим входом первого операционного усилителя, который через первый и второй входные резисторы подключен к первому и второму входам блока суммирования, выход первого операционного усилителя через третий входной резистор соединен с инвертирующим входом второго операционного усилителя, который через второй резистор обратной связи соединен с выходом второго операционного усилителя, который является выходом блока суммирования, неинвертирующие входы первого и второго операционных усилителей соединены с шиной нулевого потенциала. 5. Устройство по п.1, отличающееся тем, что каждый из блоков вычитания во втором варианте реализации содержит первый операционный усилитель, выход которого через первый резистор обратной связи соединен с инвертирующим входом первого операционного усилителя, который через первый входной резистор подключен ко входу уменьшаемого блока вычитания, выход первого операционного усилителя через второй входной резистор соединен с инвертирующим входом второго операционного усилителя, который через третий входной резистор подключен ко входу вычитаемого блока вычитания и через второй резистор обратной связи соединен с выходом второго операционного усилителя, который является выходом блока вычитания, неинвертирующие входы первого и второго операционных усилителей соединены с шиной нулевого потенциала. 6. Устройство для выполнения преобразований Уолша (второй вариант, предназначенный для выполнения обратного преобразования Уолша), содержащее блок суммирования, счетчик, дешифратор и генератор прямоугольных импульсов, выход которого соединен с тактовым входом счетчика, выход которого соединен с управляющим входам дешифратора, отличающееся тем, что в него дополнительно введены заполненная матрица арифметических блоков размера N•n (где N=2n - число ортогональных составляющих спектра Уолша), представляющих собой двухвходовые блоки суммирования и блоки вычитания, и N ключей, выходы которых объединены между собой и соединены с выходным зажимом устройства, N входных зажимов которого соединены соответственно со входами матрицы арифметических блоков, у которой блоки суммирования являются ij-ми (где i=1,..., n - номер столбца матрицы, a j= 1,..., N - номер строки матрицы) элементами матрицы арифметических блоков при i=1,..., n, (где k=1,.. . , 2 i-1 - номер группы строк элементов матрицы в i-м столбце, заполненных или только блоками суммирования, или только блоками вычитания; число элементов в группе строк i- го столбца; , а блоки вычитания являются ij-ми элементами матрицы арифметических блоков при i=1, ..., n, причем входы блоков i-го столбца матрицы арифметических блоков подключены к выходам блоков (i-1)-го столбца следующим образом (при i=2,..., n, j=1,..., N): один из входов блока суммирования j-й строки i-го столбца подключен к выходу блока j-ой строки (i-1)-го столбца, другой вход блока суммирования j-й строки i-го столбца подключен к выходу блока строки (i-1)-го столбца, вход вычитаемого блока вычитания j-й строки i-го столбца подключен к выходу блока j-й строки (i-1)-го столбца, вход уменьшаемого блока вычитания j-й строки i-го столбца подключен к выходу блока строки (i-1)-го столбца; входы блоков 1-го столбца матрицы подключены к входным зажимам устройства следующим образом (при j=1,..., N): один из входов блока суммирования j-й строки подключен к j-му входному зажиму, другой вход блока суммирования j-й строки подключен к входному зажиму, вход вычитаемого блока вычитания j-й строки подключен к j-му входному зажиму, вход уменьшаемого блока вычитания j-й строки подключен к входному зажиму; выход каждого j-го (при j= 1, . . . , N) блока n-го столбца матрицы арифметических блоков соединен с информационным входом j-го ключа, управляющий вход которого подключен к j-му выходу дешифратора. 7. Устройство по п.6, отличающееся тем, что каждый из блоков суммирования в первом варианте реализации содержит операционный усилитель, выход которого является выходом блока суммирования и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через первый дополнительный резистор соединен с шиной нулевого потенциала, которая через второй дополнительный резистор соединена с неинвертирующим входом операционного усилителя, который через первый и второй входные резисторы подключен к первому и второму входам блока суммирования. 8. Устройство по п.6, отличающееся тем, что каждый из блоков вычитания в первом варианте реализации содержит операционный усилитель, выход которого является выходом блока вычитания и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через первый входной резистор подключен ко входу вычитаемого блока вычитания, вход уменьшаемого которого через второй входной резистор соединен с неинвертирующим входом операционного усилителя, который соединен с шиной нулевого потенциала через дополнительный резистор. 9. Устройство по п.6, отличающееся тем, что каждый из блоков суммирования во втором варианте реализации содержит первый операционный усилитель, выход которого через первый резистор обратной связи соединен с инвертирующим входом первого операционного усилителя, который через первый и второй входные резисторы подключен к первому и второму входам блока суммирования, выход первого операционного усилителя через третий входной резистор соединен с инвертирующим входом второго операционного усилителя, который через второй резистор обратной связи соединен с выходом второго операционного усилителя, который является выходом блока суммирования, неинвертирующие входы первого и второго операционных усилителей соединены с шиной нулевого потенциала. 10. Устройство по п.6, отличающееся тем, что каждый из блоков вычитания во втором варианте реализации содержит первый операционный усилитель, выход которого через первый резистор обратной связи соединен с инвертирующим входом первого операционного усилителя, который через первый входной резистор подключен ко входу уменьшаемого блока вычитания, выход первого операционного усилителя через второй входной резистор соединен с инвертирующим входом второго операционного усилителя, который через третий входной резистор подключен ко входу вычитаемого блока вычитания и через второй резистор обратной связи соединен с выходом второго операционного усилителя, который является выходом блока вычитания, неинвертирующие входы первого и второго операционных усилителей соединены с шиной нулевого потенциала. 11. Устройство для выполнения преобразований Уолша (третий вариант, предназначенный для выполнения обратного преобразования Уолша), содержащее N - входовой (где N - число ортогональных составляющих спектра Уолша) блок суммирования, счетчик и генератор прямоугольных импульсов, выход которого соединен с тактовым входом счетчика, выход N - входового блока суммирования соединен с выходным зажимом устройства, отличающееся тем, что в него дополнительно введены цифровой блок памяти, N входных зажимов, N-1 каналов, содержащих N-1 инверторов, N-1 элементов НЕ, 2(N-1) ключей, причем каждый j-й (при j=2,..., N) входной зажим соединен со входом инвертора j-го канала и информационным входом первого ключа j-го канала, управляющий вход которого подключен к выходу элемента НЕ j-го канала, а выход объединен с выходом второго ключа j-го канала и соединен с j-м входом N - входового блока суммирования, первый вход которого подключен к первому входному зажиму, выход инвертора j-го канала соединен с информационным входом второго ключа j-го канала, выход счетчика соединен с адресным входом цифрового блока памяти, каждый j-й (при j=2,..., N) разряд выхода которого соединен со входом элемента НЕ и управляющим входом второго ключа j-го канала. 12. Устройство по п.11, отличающееся тем, что N-входовой блок суммирования в первом варианте реализации содержит операционный усилитель, выход которого является выходом блока суммирования и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через первый дополнительный резистор соединен с шиной нулевого потенциала, которая через второй дополнительный резистор соединена с неинвертирующим входом операционного усилителя, который через входные резисторы с первого по N-й подключен ко входам блока суммирования с первого по N-й. 13. Устройство по п.11, отличающееся тем, что N-входовой блок суммирования во втором варианте реализации содержит первый операционный усилитель, выход которого через первый резистор обратной связи соединен с инвертирующим входом первого операционного усилителя, который через входные резисторы с первого по N-й подключен ко входам блока суммирования с первого по N-й, выход первого операционного усилителя через (N+1)-й входной резистор соединен с инвертирующим входом второго операционного усилителя, который через второй резистор обратной связи соединен с выходом второго операционного усилителя, который является выходом блока суммирования, неинвертирующие входы первого и второго операционных усилителей соединены с шиной нулевого потенциала. 14. Устройство по п.11, отличающееся тем, что каждый из инверторов содержит операционный усилитель, выход которого является выходом инвертора и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через входной резистор подключен ко входу инвертора, неинвертирующий вход операционного усилителя соединен с шиной нулевого потенциала.

Документы, цитированные в отчете о поиске Патент 2003 года RU2203506C2

Устройство для спектрального анализа 1979
  • Синдаловский Борис Евгеньевич
  • Андрюнин Александр Александрович
  • Березин Семен Сергеевич
  • Колтик Евгений Дмитриевич
  • Коник Борис Ефимович
  • Пиастро Витольд Петрович
  • Походун Анатолий Иванович
SU1083124A1
Устройство для моделирования изменения мощности нагрузки электроприемников 1980
  • Ермаков Владимир Филиппович
SU903911A1
Устройство для получения физической модели тока нагрузки группы электроприемников 1985
  • Ермаков Владимир Филиппович
SU1322331A1
Устройство для поверки статистических анализаторов колебаний,выбросов и провалов напряжения 1987
  • Ермаков Владимир Филиппович
SU1443143A1
Дискретно-аналоговый анализатор ортогональных составляющих спектра электрических сигналов 1975
  • Бабенко Владимир Иосифович
  • Чайковский Виталий Иванович
SU553547A1
ИНТЕГРАТОР 1990
  • Фомин В.И.
RU2020580C1
US 5252416 А, 22.12.1998.

RU 2 203 506 C2

Авторы

Ермаков В.Ф.

Каждан А.Э.

Даты

2003-04-27Публикация

2000-05-15Подача