АНАЛОГОВЫЙ ПРОЦЕССОР Российский патент 2006 года по МПК G06G7/52 

Описание патента на изобретение RU2281550C1

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.

Известны аналоговые процессоры (см., например, рис.72а в книге Волгин Л.И. Синтез устройств для обработки и преобразования информации в элементном базисе реляторов. Таллинн: Валгус, 1989), которые обеспечивают выбор медианного из пяти входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых процессоров, относится ограниченные функциональные возможности, обусловленные тем, что не обеспечивается выбор минимального, супраминимального, субмаксимального или максимального сигнала.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятый за прототип, аналоговый процессор (фиг.1 в описании изобретения к патенту РФ 2177643, кл. G 06 G 7/52, 2001 г.), который содержит девятнадцать реляторов и обеспечивает выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится низкое быстродействие, обусловленное тем, что максимальное время задержки распространения сигнала в прототипе определяется выражением τ=12τр, где τр есть время задержки релятора.

Техническим результатом изобретения является повышение быстродействия при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом процессоре, содержащем девятнадцать реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, особенность заключается в том, что все реляторы сгруппированы в шесть групп так, что i-ая и шестая группы содержат соответственно три и четыре релятора, входы управления j-ых реляторов первой-пятой групп объединены и образуют j-ый управляющий вход аналогового процессора, четвертый управляющий вход которого образован объединенными входами управления всех реляторов шестой группы, в j-ой группе выход первого и выход второго реляторов соединены соответственно с первым и вторым входами третьего релятора, выход третьего релятора первой группы и выходы третьих реляторов второй-пятой групп подключены соответственно к первому входу первого и вторым входам первого-четвертого реляторов шестой группы, в которой выход предыдущего релятора соединен с первым входом последующего релятора, а выход четвертого релятора является выходом аналогового процессора.

На фиг.1 и фиг.2 представлены соответственно схема предлагаемого аналогового процессора и схема релятора, использованного при построении указанного процессора.

Аналоговый процессор содержит реляторы 111,...,164. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Все реляторы сгруппированы в шесть групп так, что i-ая и шестая группы содержат соответственно реляторы 1i1, 1i2, 1i3 и 161,...,164, входы управления реляторов 11j,...,15j объединены и образуют j-ый управляющий вход аналогового процессора, четвертый управляющий вход которого образован объединенными входами управления реляторов 161,...,164, выходы реляторов 1i1 и 1i2 соединены соответственно с первым и вторым входами релятора 1i3, выход релятора 113 и выходы реляторов 123,...,153 подключены соответственно к первому входу релятора 161 и вторым входам реляторов 161,...,164, выходы реляторов 161,...,163 соединены соответственно с первыми входами реляторов 162,...,164, а выход релятора 164 является выходом аналогового процессора.

Работа предлагаемого аналогового процессора осуществляется следующим образом. На его первом,...,четвертом управляющих входах фиксируются соответственно необходимые управляющие сигналы f1,...,f4∈{0,1}; на первый, второй входы релятора 1i1, первый, второй входы релятора 1i2 подается соответственно неповторяющийся набор xi1, xi2, xi3, xi4, образованный четырьмя неповторяющимися сигналами из входного кортежа аналоговых сигналов х1,...,х5 (см. таблицу).

ixi1xi2xi3xi41x1x2x3x42x1x5x2x33х4x5x1x24x2x3x4x55x3x4x1x5

Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, операция, воспроизводимая предлагаемым процессором, определяется выражением

где символами ∨ и · обозначены соответственно операции max и min.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый процессор обеспечивает выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов и обладает более высоким по сравнению с прототипом быстродействием, так как максимальное время задержки распространения сигнала в указанном процессоре определяется выражением τ=6τр, где τр есть время задержки релятора.

Похожие патенты RU2281550C1

название год авторы номер документа
АНАЛОГОВЫЙ ПРОЦЕССОР 2011
  • Андреев Дмитрий Васильевич
RU2446462C1
АНАЛОГОВЫЙ ПРОЦЕССОР 2000
  • Андреев Д.В.
RU2177643C1
АНАЛОГОВЫЙ ПРОЦЕССОР 2005
  • Андреев Дмитрий Васильевич
RU2281551C1
АНАЛОГОВЫЙ ПРОЦЕССОР 2017
  • Андреев Дмитрий Васильевич
RU2676424C1
АНАЛОГОВЫЙ ПРОЦЕССОР 2012
  • Андреев Дмитрий Васильевич
  • Гринберг Исаак Павлович
RU2474875C1
РАНГОВЫЙ ФИЛЬТР 2013
  • Андреев Дмитрий Васильевич
RU2542893C1
РАНГОВЫЙ ФИЛЬТР 2015
  • Андреев Дмитрий Васильевич
RU2595959C1
РАНГОВЫЙ ФИЛЬТР 2013
  • Андреев Дмитрий Васильевич
RU2543307C2
РАНГОВЫЙ ФИЛЬТР 2016
  • Андреев Дмитрий Васильевич
RU2630395C1
РАНГОВЫЙ ФИЛЬТР 2003
  • Андреев Д.В.
RU2229159C1

Иллюстрации к изобретению RU 2 281 550 C1

Реферат патента 2006 года АНАЛОГОВЫЙ ПРОЦЕССОР

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления. Техническим результатом изобретения является повышение быстродействия при сохранении функциональных возможностей прототипа. Устройство содержит девятнадцать реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. Все реляторы сгруппированы в шесть групп так, что i-ая и шестая группы содержат соответственно три и четыре релятора. 2 ил., 1 табл.

Формула изобретения RU 2 281 550 C1

Аналоговый процессор для выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов, содержащий девятнадцать реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, отличающийся тем, что все реляторы сгруппированы в шесть групп так, что i-я и шестая группы содержат соответственно три и четыре релятора, входы управления j-х реляторов первой - пятой групп объединены и образуют j-й управляющий вход аналогового процессора, четвертый управляющий вход которого образован объединенными входами управления всех реляторов шестой группы, в i-й группе выход первого и выход второго реляторов соединены соответственно с первым и вторым входами третьего релятора, выход третьего релятора первой группы и выходы третьих реляторов второй - пятой групп подключены соответственно к первому входу первого и вторым входам первого - четвертого реляторов шестой группы, в которой выход предыдущего релятора соединен с первым входом последующего релятора, а выход четвертого релятора является выходом аналогового процессора.

Документы, цитированные в отчете о поиске Патент 2006 года RU2281550C1

АНАЛОГОВЫЙ ПРОЦЕССОР 2000
  • Андреев Д.В.
RU2177643C1
РАНГОВЫЙ ФИЛЬТР 1996
  • Волгин Л.И.
  • Андреев Д.В.
RU2124754C1
РАНГОВЫЙ ФИЛЬТР 2001
  • Андреев Д.В.
RU2192045C1
Устройство для ранжирования аналоговых сигналов 1988
  • Волгин Леонид Иванович
SU1541636A1
JP 7160793 А, 23.06.1995
JP 4113275 А, 14.04.1992.

RU 2 281 550 C1

Авторы

Андреев Дмитрий Васильевич

Даты

2006-08-10Публикация

2005-04-22Подача