Широтно-импульсное множительное устройство Советский патент 1983 года по МПК G06G7/161 

Описание патента на изобретение SU1015395A1

Изобретение относится к электрическим вычислительным устройствам с широтно-импульсным преобразованием сигнала и может быть использовано в аналоговьгх вычислительных машинах. Известно множительное устройство, содержашее широтно-импупьсные модуляторы ключи и фильтры 11. Данное устройство характеризуется низ кой точностью работы.. Наиболее близким к преддагаемому по технической сущности является шв5)отно- импульсное множительное устройство, содержащее операдионные усилители, интегркруюпшй конденсатор, компараторы и мас штабные резисторы . Недостатком известного устройства является сравнительно малая точность работы. 11ель изобретения - повышение точностиУказеатая цель достигается тем, что в шяротно-ш щульсное мнонштельное устро ство, содержащее первый операшюнньгй ус литель, к ЕМвертирующему вкоау которого подключен первйй вывод первого масштаб- ного резистора, второй вывод которого является первым входом устройства, к инвертирующему входу первого операционного усилителя подключены первый вывод второго масштабного резистора и первая обкладка интегрирующего конденсатора, вторая обкладка которого соединена с выходом первого операционного усилителя, а через третий масштабный резистор подключена к нешгеертирующему входу второго операционного усилителя, между неШ1вертирукшшм входом и выходом которого подключен четвертый масштабный резистор, выход второго операционного усилителя соединен с вторым выводом второго масштабного резистора, компаратор, первый вход которого через пятый мае штабный резистор подключен к выходу первого операционного усилителя и,к первому выводу шестого масштабного резистора, первый вывод седьмого масштабного резистора является вторым входом устрой ства, введены допогапггельйый компаратор триггер и восьмой масштабный резистор, причем к первому входу допогапггельного компаратора подключены второй вывод шестого масштабного резистора и первый вывод восьмого масштабного резистора, второй вьюод которого соединен с первым выводом седьмого масштабного резистора, второй вывоа которого поаключен к второму входу компаратора, второй вход дополнртел ного компаратора подключен к шнне нулевого потенциала, выходы компаратора и дополнительного компаратора- соедйне/libi с соотеетствукштами входами триггера, выходы которого являются вы ходами ; устройства,, неинвертируюишй вход первого операционного усилителя и инвертирую-, ищи вход второго операционного усилителя соединены с шиной нулевого потенциала. На фиг. 1 изображена функцвсшальная схема предлагаемого устройства; на фиг. 2 временные диаграммы. Устройство содержит первый и второй операционные усилители 1 к 2, интегрирующий конденсатор 3, первый, второй, третий, четвертый, пятый, шестой, седьмой и восьмой масштабные резисторы 4 - 11 соответственно, компаратор 12, дополнительный компаратор 13, триггер 14, шину 15нулевого потенциала,,первый и второй входы 16 и 17 и выходы 18 и 19 устройства. Широтно-импульсное множительное устройство работает следующим образом. Сигнал-сомножитель, действующий на первом входе 16, вызывает изменевдсе скорости нарастания и спада на выходе первого операционного усилителя 1;. (фиг. 2d). Сигнал-Сомножитель, действуюший на втором входе 17, изменяет пороги компараторов 12и 13 .Таккаквыхоаноенапряжение первого операционного усилителя 1, образующего с шггегрируюнгам конденсатором 3 интегратор, подано на входы компараторов 12 и 13, кокшаратор 12переключается при переходе напряжения на выходе первого операционного усилителя 1 через пороговой уровень, опрецепя&лый положительным значением сигнала с второго входа 17 (фиг. 2в), а дополнительный компаратор 13 переключается при перекоде ншфяжения первого операционного усшштепя 1 через пороговый уровень, определяемый отрицательным значением сигнала с второго входа 17 (фиг. 2i). Передним фронтом положительного импульса с выхода компаратора 12 триггер 14 устанавливается в cocTOsnrae, соответствующее логической 1;на прямом выходе триггера 14 (фиг. 2Э). а передним фонтом положительного импульса с выхоца,-дополнительного компаратора 13триггер 14 возвращается в со-, стояние, соответствующее логическому 0 (фиг. 2а). Интервалы времени между моментами переключения триггера 14 (фиг. 2д) можно определшъ из условия равенства напряженяя на выходе первого операционного усилителя 1 пороговым уровням компара

Похожие патенты SU1015395A1

название год авторы номер документа
Перемножитель аналоговых сигналов 1985
  • Широков Анатолий Дмитриевич
SU1297082A1
Множительное устройство 1982
  • Алексеев Василий Васильевич
  • Дартау Витольд Александрович
SU1119037A1
Логарифмический аналого-цифровой преобразователь 1982
  • Фам Туан Фан
  • Ямный Виталий Евгеньевич
SU1042036A1
Аналоговое множительно-делительное устройство 1989
  • Джангозин Адильжан Джакипбекович
  • Райхман Борис Адольфович
  • Парфенович Александр Александрович
SU1640717A1
Время-импульсное множительное устройство 1978
  • Кизилов Владимир Ульянович
SU746574A1
Фазовращатель 1984
  • Ермилова Елена Александровна
  • Сергеев Виктор Андреевич
  • Пискунов Борис Михайлович
  • Шелипов Петр Константинович
  • Отраднов Олег Владимирович
SU1224739A1
Элемент с управляемой проводимостью 1986
  • Дорух Игорь Георгиевич
SU1334164A1
Релейный операционный усилитель 1983
  • Кириллова Нина Николаевна
SU1171812A1
Множительно-делительное устройство 1980
  • Лапенко Вадим Николаевич
  • Герасин Игорь Константинович
SU888140A1
Широтно-импульсное множительное устройство 1980
  • Давыдов Анатолий Семенович
  • Кизилов Владимир Ульянович
  • Смилянский Игорь Исаакович
SU934493A1

Иллюстрации к изобретению SU 1 015 395 A1

Реферат патента 1983 года Широтно-импульсное множительное устройство

ШИРОТНОиИМПУЛЬСНОЕ М НОЖИТЕЛЬНОЕ УСТрОЙСТВО.содержа. шее первь1й сщ ера1ШОШ{ЫЙ усилЕГгепь, к швверти руклцему входу которого подклк чен первый вывод переого « сштабного реэнстрра, второй вывод котфого является первым snofffiM устройстьа, к инвертирующему Екоду первого операционного уснпитёпя подкдаочекьт. псфвый вьгаод второго масштайюго резистора и первая обкладке тштегрирукацего ковденсатора, вторая обкладка котс хзгосоеявнена с выходом первого oii(ai№oiiHprp усилителя, a через третий масштаб1 ый региистор Д ключена к нёинвертврукхп 1«у входу второго оаёрашкшного усвпит), между неиявнвертйрующим входом и выходом котсч)ого подключен четвертый масштабный , выход второго операшкжного усилякеля соединен с вторым вЬтодом втор го масштабного ре зистора, компаратор, первый вход через, пяталй масштабный резистор подключу к выходу пертого уситаггеля и к первсму аьтоду шестеро масшта ого резибтора, первый вьгаод седьмого масштабногю резистсфа является вторым входом устройства, о т л и ч a ю ж е е с я темг что, с целью повышения точности, в. него введены допогшвтелы1ый компаратор, триггер и восьмой масштабный резистсф, причем к пертому входу дополнительного комnapffFC a подключены второй вывод Шесто-Г го масштабного резистора и первый вывод восьм вх масштабного резистора второй вывод которого соединен с первым Ег тодам седьмого маавта ого резистора, второй вывод которого подключи к ВТОрок ;: в ходу ксшпаратсфа, второй вход дополШЕтельного коьшаратора подключен к шиие нулевого потенциала, выходы компаратора в дополнительного компараторе Соединены с соответствующими входами триггера, выходы котсфаго я1зляются вы-; СЛ ходами устройства, неЕквертирукяпнй входг со о оп|фационного усилителя ti вивер-, л руюший вход второго операционного ycE-f лэтеля соединены с шиной нулевого потен-; ел 1Шала..

Формула изобретения SU 1 015 395 A1

fff

Документы, цитированные в отчете о поиске Патент 1983 года SU1015395A1

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Четырехквадратное множительное устройство 1975
  • Галицкас Александрас Александро
SU557379A1
кп.С, 060,7/16,1975
Аппарат для очищения воды при помощи химических реактивов 1917
  • Гордон И.Д.
SU2A1
0
SU402886A1

SU 1 015 395 A1

Авторы

Давыдов Анатолий Семенович

Кизилов Владимир Ульянович

Рассказов Игорь Эммануилович

Смилянский Игорь Исаакович

Даты

1983-04-30Публикация

1981-12-29Подача