С
е I . Изобретение относится к технике электросвязи и может использоваться в системах передачи и приема дискрет ной информации. Известен приемник дискретной информации, содержащий исполнительный блок, демодуляторы, блок фильтров, преобразователь сигналов, блок памяти и блок управления Л , Однако приемник имеет низкое качество приема дискретной информации. Наиболее близким к предлагаемому является приемник дискретной информа ,ции, содержащий демодуляторы, выходы которых через соответствующие фильтры нижних частот подключены к первым входам испытательных блоков, вто рые входы -которых соединены с выходом блока преобразования управляющего сигнала во временной сдвиг, а выходы исполнительных блоков подключены к входам блока памяти сигналов выход которого соединен с первым вхо дом умножителя, второй вход и выход которого соединены соответственно с выходом блока памяти коэффициентов, к входу которого подключен выход блока регулирования и с входом сумматора накопителя, выход которого подключен к входу блока эталонов и ошибок, выход которого соединен с первым входом блока регулирования, к второму входу которого подключен выход блока памяти коэффициентов, пр при этом входы демодуляторов объеди нены 2J . Однако известный приемник имеет низкую помехоустойчивость при воз-, действии межсимвольных помех. Цель изобретения - повьшение помехоустойчивости при воздействии межсимвольных помех. Для достижения поставленной цели в приемник дискретной информации, содержащий демодуляторы, выходы кот рых через соответствующие фильтры нижних частот подключены к первым входам исполнительных блоков, вторы входы которых соединены с выходом блока преобразования управляющего сигнала во временной сдвиг, а выход исполнительных блоков подключены к входам блока памяти сигналов, выход которого соединен с первым входом умножителя, второй вход и выход кот рого соединены соответственно с вых дом блока памяти коэффициентов, к входу которого подключен выход бло4ка регулирования, и с входом сумматора-накопителя, выход которого подключен к входу блока эталонов и ошибок, выход которого соединен с первым входом, блока регулирования, к второму входу которого подключен выход блока памяти коэффициентов, при этом входы демодуляторов объединены, введены последовательно соединенные блок весовых коэффициентов и сумматор, выход которого подключен к входу блока преобразования управляющего сигнала во временной сдвиг, причем выход блока памяти коэффициентов соединен с входом блока весовых коэффициентов. На чертеже представлена структурная электрическая схема приемника. Приемник дискретной информации .содержит демодуляторы 1, фильтры 2 НИЖНИХ частот, исполнительные блоки.| 3, блок 4 преобразования управляющего сигнала во временной сдвиг, блок 5 памяти сигналов, блок 6 регулирования, блок 7 коэффициентов, умножитель 8, сумматор-накопитель 9, блок 10 эталонов и ошибок, блок 11 весовых коэффициентов и сумматор 12. Приемник работает следующим образом. Принятый сигнал поступает на входы демодуляторов t, С выходов демодуляторов 1 синфазная и квадратурная компоненты демодулированного принятого сигнала по одинаковым цепям, содержащим фильтры низкой частоты 2 и исполнительные блоки 3, поступают на входы блока 5 памяти сигналов. Блоки 5-7, а также умножитель 8 и сумматор-накопитель 9 образуют корректор искажений, который формирует скорректированньй сигнал вида Ve-l:c«xe., п) П 1 где 4g - сигнал на выходе сумматоранакопителя 9 в t-ньй момент времени, С - значения регулируемых коэффициентов;Х(е-п значений сигнала на входе сумматора-накопителя 9 в (-ц)-ные моменты времени, N - эквивалентная длина образованного корректора искажений (объем блока 5 памяти сигнала). С выхода сумматора-копителя 9 скорректированный сигнал поступает на вход блока Ш эталонов и ошибок, формирующего сигнал ошибки скорректированного сигнала относительно эталонного значения. Сигнал ошибки поступает на вход блока 6 регулирова ния. Значения регулируемых коэффициентов запоминаются в блоке 7 памяти коэффициентов. На вход блока 11 весо вых коэффициентов поступают сигналы, пропорциональные значениям регулируе мых коэффициентов. На вход сумматора 12 с выхода блока 11 поступают сигналы, пропорциональные произведениям регулируемых коэффициентов и постоянных весовых коэффициентов. На выходе сумматора 12 формируется управляющий сигнал тактовой синхронизации, поступающий на вход блока (2) к - масштабный коэффициентJ -постоянные весовые коэффициенты, -регулируемые коэффициенты. Регулирование тактовой синхронизации продолжается до тех пор, пока управляющий сигнал вида (2) не станет равным нулю, что соответствует минимальной потере корректирующей способности устройства на компенса- цию погрешности тактовой синхронизации. При таком взаимодействии систем приемника дискретной информации достигается возможность приема дискретной .информации с заданным качеством при передаче ее по каналам связи с большими исходными межсимвольными искажениями, например, по более длинным каналам или по каналам с большим числом переприемных участксгв, что увеличивает число каналов, которые могут быть использовагы для передачи дискретной информации при заданном качестве приема. Таким образом,введенные блоки позволяют значительно повысить ПОМР хоустойчивость при воздействии ме символьных помех.
название | год | авторы | номер документа |
---|---|---|---|
Приемник дискретной информации | 1987 |
|
SU1490724A1 |
Адаптивный корректор сигнала | 1978 |
|
SU794735A1 |
Цифровой корректор межсимвольных искажений дискретных сигналов | 1976 |
|
SU625308A1 |
Адаптивный корректор межсимвольных искажений | 1982 |
|
SU1067605A1 |
Устройство для статистического обнаружения дискретных сигналов в каналах связи с межсимвольной интерференцией | 1990 |
|
SU1811007A2 |
УСТРОЙСТВО ДЛЯ КОГЕРЕНТНОГО ПРИЕМА МНОГОЛУЧЕВЫХ СИГНАЛОВ И КОГЕРЕНТНЫЙ ПРИЕМНИК ДАННЫХ | 1996 |
|
RU2119254C1 |
Цифровой адаптивный корректорСигНАлА | 1978 |
|
SU832733A1 |
Адаптивный корректор фазомодулированных сигналов | 1976 |
|
SU649142A1 |
Устройство для приема дискретной информации | 1981 |
|
SU1007213A1 |
Приемник многоуровневого фазоманипулированного сигнала | 1983 |
|
SU1146826A1 |
ПРИЕМНИК ДИСКРЕТНОЙ ИНФОРМАЦИИ, содержащий демодуляторы, выходы которых через соответствующие фильтры нижних частот подключены к первым входам исполнительных блоков, вторые входы которых соединены с выходом блока преобразования управляющего сигнала во временной сдвиг, а выходы исполнительных блоков подключены к входам блока памяти сигналов, выход которого соединен с первым входом умножителя, второй вход и выход которого соединены соответственно с выходом блока памяти коэффициентов, к входу которого подключен выход блока регулирования, и с входом сумматора-накопителя, выход которого подключен к входу блока эталонов и ошибок, выход которого соединен с первым входом блока регулирования, к второму входу которого подключен выход блока памяти коэффициентов, при этом входы демодуляторов объединены, отличающийся тем, что, с целью повьппения помехоустойчивости при воздействии межсим§ вольных помех, в него введены последовательно соединенные блок весовых (Л коэффициентов и сумматор, выход которого подключен к входу блока преобразования управляющего сигнала во временной сдвиг, причем выход блока памяти коэффициентов соединен с входом блока весовых коэффициентов. iu О5 00
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Данилов Б.С | |||
и др | |||
Однополосная передача цифровых сигналов | |||
М., Связь, 1974, с | |||
Аппарат для испытания прессованных хлебопекарных дрожжей | 1921 |
|
SU117A1 |
Аппарат для очищения воды при помощи химических реактивов | 1917 |
|
SU2A1 |
Патент США № 4004226, кл | |||
Водяной двигатель | 1921 |
|
SU325A1 |
Авторы
Даты
1984-07-23—Публикация
1982-10-06—Подача