1 Изобретение относится к связи и может найти применение в системах передачи информации. Известен демодулятор дискретных сигналов с фазоразностной модуляциeji, содержащий входные ключевые переключатели, интеграторы, сумматоры, компараторы, генератор линейно изменяющегося напряжения, сумматоры аналоговых величин и решающий блок t11. Кедостаток демодулятора заключает ся в узком выходном динамическом диапазоне, Наиболее близким к предлагаемому является демодулятор дискретных сигн лов с фазоразностной модуляцией, содержащий два основных сумматора, выходы которых подключены к входам решающего блока, а в каждой ветви разн сения четыре перемножителя, причем входы первого и второго, а также третьего и четвертого перемножителей соединены вместе, дополнительный сумматор, генере1тор линейно изменяющегося напряжения, выход которого подключен к управляющим входам двух компараторов, выход одного из которы подключен к управляющим входам перво го и третьего перемножителей, а выхо другого - к управляющим входам второ и четвертого перемножителей, выходы первого и четвертого перемножителей через первый интегратор, а выходы второго и третьего перемножителей через второй интегратор подключены к соответствующим входам первого и вто рого основных сумматоров С 21. Недостаток известного демодулятора заключается в узком выходном динамическом диапазоне. Цель изобретения - расширение выходного динамического диапазона. Для достижения поставленной цели в демодулятор дискретных сигналов с фазоразностной модуляцией, содержащи два основных сумматора, выходы которых подключены к входам решающего блока, а в каждой ветви разнесения ч тыре перемножителя, причем входы пер вого и второго, а также третьего и четвертого перемножителей соединены вместе, дополнительный сумматор, генератор линейно изменяющегося напряжения, выход которого подключен к управляю1щм входам двух компараторов выход одного из которых подключен к управляющим входам первого и третьег 25 перемножителей, а выход другого - к управляющим входам второго и четвертого перемножителей, выходы первого и четвертого перемножителей через первый интегратор, а выходы второго и третьего перемножителей через второй интегратор подключены к соответствующим входам первого и второго основных сумматоров, введены два квадратора и вычислительный блок, при этом входы первого и третьего перемножителей через квадраторы соединены с входами дополнительного сумматора, выход которого подключен к входу вычислительного блока, выход которого соединен с соответствующим входом генератора линейно изменяющегося напряжения. На чертеже изображена структурная электрическая схема демодулятора. Демодулятор дискретных сигналов с фазоразностной модуляцией содержит первый t., второй 2, третий 3, четвертый 4 перемножители, первьп 5 и второй 6 интеграторы, компараторь 7 и 8, первый 9 и второй 10 основные cy мaтopы, дополнительный сумматор 11, решающий блок 12, генератор 13 линейно изменяющегося напряжения, квадраторы 14 и 15, вычислительный блок 16. Устройство работает следующим образом. Сигналы из канальных фильтров приемника, содержащие синфазные и квадратурные составляющие п-ой посылки, поступают на ключевые перемножители 1-4, а синфазные и квадратурные составляющие (п-1)-ой посыпки - на компараторы 7 и 8, которые сравнивают входные сигналы с линейно изменяющимся напряжением генератора 13 линейно изменяющегося напряжения и формируют временные интервалы, в течение которых входные сигналы подаются на интеграторы 5 и 6 . Генератор линейно изменяющегося напряжения 13 формирует линейно изменяющееся напряжение, скорость изменения которого прямо пропорциональна величине модуля вектора посьтки, которая формируется на выходе вычислительного блока 16, Величина модуля вектора посыпки входного сигнала формируется в блоках 3 (11, 14, 15 и 16) путем возведения в квадрат величин проекции входного сигнала, их суммирования и извлечения корня. Таким образом входные сигналы подаются на интеграторы i и 6 в течение времени, прямо пропорционального значениям , , и обратно лтропорционального величин V,- . в результате чего после интегрирования и сложения на выходе первого интегратора 5 образуется величина .ЧулУлм -« NnXw- V vl , V Vl чл I i где У -синфазная составляющая п-ой посыпки, -квадратурная составляющая п-ой посыаки, -синфазная составляющая п-ой посьшки, -квадратурная составляющая п-ой посыпки. 254 На выходе второго интегратора 6 образуется величина V -, ТГГТч Г ГГ2 К« V-t Знаки передаваемой двоичной информации определяются после линейных операдай над величинами V и V, приводимых по алгоритмам, зависящих от кратности модуляции, в решающем блоке 12. Технико-экономический эффект изобретения состоит в расширении выходного динамического диапазона демодулятора, а, следовательно, повышении его помехоустойчивости и расширении области применения. Динамический диапазон демодулятора увеличивается на величину, равную лТ - 20 (о
название | год | авторы | номер документа |
---|---|---|---|
Демодулятор дискретных сигналовС фАзОРАзНОСТНОй МОдуляциЕй | 1979 |
|
SU853818A2 |
Многоканальный приемник с кодовым разделением каналов для приема сигналов с квадратурной m-ичной амплитудно-инверсной модуляцией | 2017 |
|
RU2669371C1 |
Демодулятор псевдослучайных сигналов с относительной фазовой модуляцией | 2014 |
|
RU2625529C2 |
Квазикогерентный демодулятор сигналов манипуляции с минимальным сдвигом | 1987 |
|
SU1561214A1 |
ДЕМОДУЛЯТОР ФАЗОМАНИПУЛИРОВАННЫХ СИГНАЛОВ | 2008 |
|
RU2393641C1 |
Устройство контроля каналов связи | 1988 |
|
SU1578820A1 |
Способ когерентного приема сигналов амплитудно-фазовой модуляции и устройство для его осуществления | 1983 |
|
SU1185640A1 |
СПОСОБ ПЕРЕДАЧИ ИНФОРМАЦИИ С ПОМОЩЬЮ ШУМОПОДОБНЫХ СИГНАЛОВ И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ | 2007 |
|
RU2362273C2 |
Демодулятор сигналов с фазоразностной модуляцией | 1978 |
|
SU720782A1 |
Демодулятор фазомодулированных сигналов | 1990 |
|
SU1748279A1 |
ДЕМОДУЛЯТОР ДИСКРЕТНЫХ СИГНАЛОВ С ФАЗОРАЗНОСТНОЙ МОДУЛЯЦИЕЙ, содержащий два основных сумматора, выходы которых подключены к входам решающего блока, а в каядой ветви разнесения четьфе перемножителя, причем входы первого и второго, а также третьего и четвертого перемножителей соединены вместе, дополнительный сумматор, генератор линейно изменяющегося напряжения, выход которого подключен к управляющим входам двух компараторов, выход одного из которых подключен к управляющим входам первого и третьего перемножителей,а выход другого - к управляющим входам второго и четвертого перемножителей, выходы первого и четвертого перемножителей через первьвТ интегратор, а выходы второго и третьего перемножителей через второй интегратор подключены к соответствующим входам первого и второго основных сумматоров, отличающийся тем, что, с целью расширения выходного динамического диапазона, введены два квадратора и вычислительный блок, при этом входы первого и третьего перемножителей через квадраторы соединены с входами дополнительного сумматора, выход которого подключен к входу вычислительного блока, выход которого соединен с соответствующим входом генератора линейно изменяющегося напряжения.
ооо±.
&о
П
о
Lo
70
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Заездный A.M., и др | |||
Кипятильник для воды | 1921 |
|
SU5A1 |
М., Связь, 1970, с | |||
Устройство для охлаждения водою паров жидкостей, кипящих выше воды, в применении к разделению смесей жидкостей при перегонке с дефлегматором | 1915 |
|
SU59A1 |
Аппарат для очищения воды при помощи химических реактивов | 1917 |
|
SU2A1 |
Демодулятор дискретных сигналов с фазоразностной модуляцией | 1974 |
|
SU502518A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1984-08-07—Публикация
1982-10-18—Подача