Фазоимпульсный преобразователь Советский патент 1985 года по МПК H03M1/22 

Описание патента на изобретение SU1161977A1

гера и выходом первого одновибратора а через третий одновибратор соединен с первым входом второго счетчика и первым входом четвертого триггера, второй и третий входы которого соединены соответственно с выходами четвертого и пятого элементов И, а четвертый вход соединен с выходом шестого триггера, второй вход которого соединен с первым входом шестого элемента И и первым выходом пятого триггера, второй вход которого соединен с первым выходом четвертого триггера, а второй выход соединен с первым входом седьмого элемента И, второй вход которого соединен с вторым входом шестого элемента И, с вторым входом второго счетчика и через четвертый делитель - с выходом восьмого элемента И, первый вход которого соединен с вторым входом второго синхронизатора, а второй вход соединен с ёыходом второго счетчика, кодовые входы которого соединены с кодовыми выходами регистра и управляющими выходами делителя, а кодовые выходы соединены с кодовыми входами первого счетчика.

2. Устройство по п.1, о т л ичающееся тем, что, с целью расширения функциональных возможностей, в него введены второй коммутатор, третий счетчик, третий элемент ИЛИ, седьмой триггер и четыре элемента И, причем первый и второй входы второго коммутатора соединены соответственно с выходами шестого и седьмого элементов И и с первыми входами девятого и десятого элементов И, вторые входы которых соединены с третьим входом второго коммутатора и через третий элементы ИЛИ с кодовыми выходами третьего счетчика, а выходы соединены с входами седьмого триггера, первьй и второй выходы которого соединены соответственно с четвертым и пятым входами второго коммутатора и первыми входам одиннадцатого и двенадцатого элементов И, вторые входы которых соединены с выходом третьего счетчика, входы которого соединены с выходами второго коммутатора.

Похожие патенты SU1161977A1

название год авторы номер документа
Фазоимпульсный преобразователь 1984
  • Степанов Андрей Прокопьевич
  • Григорьев Валерий Иванович
SU1256186A1
Преобразователь сдвига фазы в код скорости и ускорения 1986
  • Степанов Андрей Прокопьевич
  • Степанов Сергей Андреевич
  • Масленников Олег Николаевич
SU1358096A1
Преобразователь угла поворота вала в код 1983
  • Степанов Андрей Прокопьевич
  • Шатунов Владимир Сергеевич
SU1108482A2
Преобразователь угла поворота вала в код 1985
  • Степанов Андрей Прокопьевич
SU1272509A1
Преобразователь угла поворота вала в код 1981
  • Степанов Андрей Прокопьевич
  • Григорьев Валерий Иванович
  • Коротков Юрий Дмитриевич
  • Шатунов Владимир Сергеевич
  • Долгих Михаил Петрович
SU1013998A1
Устройство синхронизации источников сейсмических сигналов 1991
  • Сиротенко Петр Тимофеевич
  • Роман Владимир Иванович
  • Юнолайнен Анатолий Валтерович
  • Марухненко Виталий Петрович
SU1787278A3
Цифровой следящий электропривод 1981
  • Руднев Петр Данилович
SU1008703A1
Кодовый трансмиттер для рельсовых цепей 1987
  • Соколов Владимир Иванович
  • Бикмуллин Наиль Насыбулович
  • Коваленко Владимир Николаевич
SU1527062A1
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ РАДИОТЕЛЕМЕТРИЧЕСКИХ СИГНАЛОВ 1994
  • Пантелеев Г.Д.
  • Назаров А.В.
  • Марьян А.В.
  • Колясников И.А.
  • Чубаков А.В.
RU2126139C1
Преобразователь частота-код 1987
  • Коньков Александр Николаевич
  • Сироткин Сергей Леонидович
  • Бойченко Андрей Валерьевич
  • Клименко Валентин Валентинович
SU1515368A1

Иллюстрации к изобретению SU 1 161 977 A1

Реферат патента 1985 года Фазоимпульсный преобразователь

1. ФАЗОИМПУЛЬСНЫЙ ПРЕОБРАЗОВАТЕЛЬ, содержащий формирователь импульсов опорного сигнала, входом соединенный с шиной опорного сигнала, а выходом - с первым входом первого триггера, первый и второй формирователи импульсов измерительного сигнала, входами сое,чиненные с шиной измерительного сигнала, а выходами - с первыми входами соответственно второго и третьего триггеров, выходы первого, второго и третьего триггеров соединены соответственно с первыми входами первого, второго и третьего синхронизаторов, выходы которых соединены соответственно с первыми входами первого, второго и третьего элементов И, выходами соединенных соответственно через первый, второй или третий делитель с вторыми входами первого, второго и третьего триггеров, второй вход первого синхронизатора соединен с вторыми входами второго и третьего элементов И и с первым выходом формирователя тактовых импульсов, вход которого соединен с выходом генератора тактовых импульсов, а второй выход соединен с вторыми входами второго и третьего синхро-. низаторов и с вторым входом первого элемента И, комбинационньй сумматор, входы которого соединены с выходами второго и третьего элементов И, первый выход соединен через четвертый делитель с первым входом первого элемента Ш1И, второй вход которого соединен с вторым выходом комбина- . ционного сумматора, выход первого делителя через первый одновибратор соединен с управляющим входом регистра, кодовые входы которого соединены с выходами первого счетчика, о тличающийся тем, что, с целью расширения функциональных возможностей, в него введены первый (Л коммутатор, четвертый, пятый и шестой триггеры, второй элемент ИЛИ, второй счетчик, второй и третий одновибраторы, пять элементов И,четвертый делитель, причем первый вход первого коммутатора соединен с выходом первого элемента ИЛИ и первым Од входом четвертого элемента И, второй вход - с выходом первого эле мента И и первым входом пятого элемента И, третий и четвертый входы соединены с выходами четвертого триггера, пятый вход соединен с выходом второго элемента ИЛИ и с вторыми входами четвертого и пятого элементов И, а выходы соединены соответственно с первым и вторым входами первого счетчика, кодовые выходы которого соединены с входами второго элемента ИЛИ, а третий вход соединен с первым входом пятого триггера, через второй одновибратор соединен с первым входом шестого триг

Формула изобретения SU 1 161 977 A1

Изобретение относится к автоматике и вычислительной технике, может быть использовано в фазовых информационно-измерительных системах.

Известно устройство, содержащее усилители, генератор тактовых импульсов, соединенный с входами формирователя блокирукщего напряжения и счетчика-делителя,подключенного через последовательно соединенные формирователи синусоидальных напряжений, фазовый датчик и формировател фазовых импульсов к первому входу вентиля, к второму входу которого подключен выход формирователя блокирующего напряжения, а также следя щий счетчик, синхронизатор, дешифратор и схемы.И, счетный вход следящего счетчика соединен с выходом генератора тактовых импульсов, выхоIды разрядов следящего счетчика соединены с выходами дешифраторов, вход

установки в нуль следящего счетчика соединен с первым входом синхронизатора, первый вход которого соединен с выходом вентиля, второй вход с .выходом генератора тактовых импульсов, второй выход - с первыми входами схемы И, второй вход каждой из которых соединен с выходом соответствующего дешифратора, а выход - с входом соответствующего усилителя 03 .

Недостатком данного устройства являются его узкие функциональные возможности, обусловленные тем, что оно может работать только при одном виде входного сигнала.

Известно устройство, содержащее формирователь импульсов опорного сигнала, входом соединенный с шиной опорного сигнала, а выходом - с первым входом первого триггера, первый и второй формирователи импульсов измерительного сигнала, входами соединенные с шиной измерительного сигнала, а выходами - с первыми входами соответственно второго и третьего триггеров, выходы первого, второго и третьего триггеров соединены соответственно с первыми входами первого, второго, и третьего синхронизаторов, выходы которых: соединены соответственно с первыми входами первого, второго и третьего элементов И, выходами соединенных соответственно через первый, второй или третий делители с вторыми входами первого, второго и третьего триггеров, второй вход первого синхронизатора соединен с вторыми входами второго и третьего элементов И и с первым вькодом формирователя тактовых импульсов, вход которого соединен с выходом ге нератора тактовых импульсов, а второй выход соединен с вторыми входам второго и третьего синхронизаторов и с вторым входом первого элемента И, комбинационный сумматор, вход которого соединены с выходами второ го и третьего элементов И, первый выход соединен через.четвертый дели теле с первым входом первого элемен та ИЛИ, второй вход которого соединен с вторым выходом комбинационног сумматора, выход первого делителя ч рез первый одновибратор соединен с управляющим входом регистра, кодовы входы которого соединены с выходами первого счетчика, вход фазовращател подключен к выходу источника питания, а выход - с шиной измерительно го сигнала, вход счетчика соединен с выходом элемента ИЛИ C2l. Однако это устройство характеризуется узкими функциональными возможностями, поскольку оно не позволяет преобразовывать фазовые сдвиги в серии импульсов унитарного кода и может работать только при одном вид входного сигнала. Цель изобретения - расширение функциональных возможностей. Поставленная цель достигается тем, что фазоимпульсный преобразователь, содержащий формирователь им пульсов опорного сигнала, входом соединенньй с шиной опорного сигнал а выходом - с первым входом первого триггера,, первый и второй формирова тели импульсов измерительного сигна ла, входами соединенные с шиной измерительного сигнала, а выходами с первыми входами соответственно второго и третьего триггеров, выходы первого, второго и третьего триггеров соединены соответственно с первыми входами первого, второго и третьего синхронизаторов, выходы которых соединены соответственно с первыми входами первого, второго и третьего элементов И, выходами соединенных соответственно через первый, второй или третий делитель с вторыми входами первого, второго и третьего триггеров, второй вход первого синхронизатора соединен с вторыми входами второго и третьего элементов И и с первым выходом формирователя тактовых импульсов, вход которого соединен с выходом генератора тактовых импульсов, а второй выход соединен с вторыми входами второго и третьего синхронизаторов и с вторым входом первого элемента И, комбинационньш сзмматор, входы которого соединены с выходами второго и третьего элементов И, первый выход соединен через четвертьй делитель с первым входом первого элемента ИЛИ, второй вход которого соединен с вторым выходом комбинационного сумматора, выход первого делителя через первый одновибратор соединен с управляющим входом регистра, кодовые входы которого соединены с выходами первого счетчика, введены первый коммутатор, четвертый, пятый и шестой триггеры, второй элемент ИЛИ, второй счетчик, вт.орой и третий одновибраторы, пять элементов И, четвертый делитель, причем первый вход первого коммутатора соединен с выходом первого элемента ИЛИ и первым входом четвертого элемента И, второй вход с выходом первого элемента И и перBbw входом пятого элемента И, третий и четвертый входы соединены с выходами четвертого триггера, пятый вход соединен с выходом второго элемента ИЛИ и с вторыми входами четвёртого и пятого элементов И, а выходы соединены соответственно с первым и вторым входами первого счетчика, кодовые выходы которого соединены с входами второго элемента ИЛИ, а третий вход соединен с первым входом пятого триггера, через второй одновибратор соединен

с первым входом шестого триггера и выходом первого одновибратора, а через третий одновибратор соединен с первым входом второго счетчика и первым входом четвертого триггера, второй и третий входы которого соединены соответственно с вькодами четвертого и пятого элементов И, а четвертый вход соединен с выходом шестого триггера, второй вход которого соединен с первым входом шестого элемента И и первым выходом пятого триггера, второй вход которого соединен с первым выходом четвертого триггера, а второй выход соединен с первым входом седьмого элемента И, второй вход которого соединен с вторым входом шестого элемента И, с вторым входом второго счетчика и через четвертый делитель - с выходдм восьмого элемента И, первый вход которого соединен с вторым входом втррого синхронизатора, а второй вход соединен с выходом второго счетчика кодовые входы которого соединены с кодовыми вькодами регистра и управляющими входами делителя, а кодовые выходы соединены с кодовыми входами первого счетчика.

Кроме того, в устройство введены второй коммутатор, третий счетчик, третий элемент ИЛИ, седьмой триггер и четыре элемента И, причем первьй и второй входы второго коммутатора соединены соответственно с выходами шестого и седьмого элементов И и с первыми входами девятого и десятого элементов И, вторые входы которых соединены с третьим входом второго коммутатора и через третийэлемент ИЛИ - с кодовыми выходами третьего счетчика, а выходы соединены с входами седьмого триггера, первьй и второй выходы которого соединены соответственно с четвертым и ПЯТЫМ входами второго коммутатора и первыми входами одиннадцатого и двенадцатого элементов И, вторые входы которых соединены с выходом третьего счетчика, входы которого соединены с выходами второго коммутатора.

На фиг.1 изображена блок-схема фазоимпульсного- преобразователя; на фиг.2 - временные диаграммы, поясняющие его работу.

Устройство содержит формирователь 1 импульсов опорного сигнала, входом

соединенный с шиной опорного сигнала, а выходом - с первым входом триггера 2., формирователи 3 и 4 импульсов измерительного сигнала, входами соединенные с шиной измерительного сигнала, а выходами - с первыми входами триггеров 5 и 6 соответственно, выходы триггеров 2,5 и 6 соединены соответственно с первыми

входами синхронизаторов 7-9, выходы которых соединены соответственно с первь1ми входами элементов И 10-12, выходами соединенными соответственно через делитель 13-15 с вторыми

входами триггеров 2,5 и 6, второй вход синхронизатора 7 соединен с вторыми входами элементов И 11 и 12 и первым вькодом формирователя 16 тактовых импульсов, вход которого

соединен с выходом генератора 17 тактовых импульсов, а второй выход соединен с вторыми входами синхронизаторов 8 и 9 и вторым входом элемента И 10, комбинационный сумматор 18, входы которого соединены с выходами элементов И 11 и 12,первьй выход соединен через делитель 19 с первым входом элемента ИЛИ 20, второй вход которого соединен с вторым выходом сумматора 18, выход делителя 13 через одновибратор 21 соединен с управляющим входом регистра

22, кодовые входы которого соединены с выходами счетчика 23, первый вход

коммутатора 24 соединен с выходом

элемента ИЛИ 20, и первьм входом элемента И 25, второй вход - с выходом элемента И 10 и первым входом элемента И 26, третий и четвертый входы соединены с выходами триггера 27, пятый вход соединен с выходом элемента ИЛИ 28 и с вторыми входами элементов 25 и выходы соединены соответственно с первым и вторым

входами счетчика .23, кодовые выходы которого соединены с входом элемента ИЛИ 28, а третий вход соединен с первым входом триггера 29, через одновибратор 30 - с первым входом

триггера 31 и выходом одновибратора 21, а через одновибратор 32 соединен с первым входом счетчика 33 и первым входом триггера 27, второй и третий входы которого соединены

с выходами элементов И 25 н 26, а четвертый вход соединен с выходом триггера 31, второй вход которого соединен с первым входом элемента И 34 и первым выходом триггера 29, второй вход которого соединен с первым выходом триггера 27, а втор выход соединен с первым входом, эле мента И 35, второй вход которого соединен с вторым входом элемента И 34, с вторым входом счетчика 33 и через делитель 36 соединен с элементом И 37, первьй вход которого соединен с вторым входом синхронизатора 8, а второй вход соединен -с выходом счетчика 33, кодовые входы которого соединены с кодовыми выходами регистра 22 и управляющими входами делителя 36, а кодовые выходы соединены с кодовыми входами счетчика 23, первый и второй входы коммутатора 38 соединены соответственно с выxoдa й элементов И 34 и 35 и первыми входами элементов И 39 и 40,вторые входы которых соединены с третьим входом коммутатора 38 и через элемент ИЛИ 41 - с кодовыми выходами счетчика 42, а выход соединен с входами триггера 43, первьй и второй выходы которого соединены соответственно с четвертым и пятьм входами коммутатора 38 и первыми входами элементов И 44 и 45, вторые входы которых соединены с выходом счетчика 42, входы которого соединены с входами коммутатора 38 Преобразователь работает следунмцим образом. Формирователь16 тактовых импульсов формирует две последовательности чередующихся тактовьк импульсов (ТИ1 и ТИ2).длительность которых равна длительности импульсов генератора 17 импульсов, а час тота на его выходах равна f,..., f f тиг r/2 ) . где , и , - частота первой второй последовательйости так товых импульсов ТИ1, ТИ2; ff. - частота генерат ра 17 импульсов Импульсы последовательности ТИ1 подаются на входы синхронизаторов 8 и 9 и вход элемента И 10, а импул сы последовательности ТИ2 - на вход элементов И 11 и 12 и на вход синхронизатора 7. Формирователи 1 и 3 формируют короткие импульсы соотве ственно (фиг.2а,В) в момент измене 78 ния входного сигнала (фиг.2В,г) от отрицательного значения в положительное, а формирователь 4 - наоборот - при изменении входно -о сигнала от положительного значения к отрицательному (фиг.2д). Триггеры 2, 5 и 6, выходной сигнал с которых подается на соответствукнцие входь синхронизаторов 7-9, обеспечивают прохождение целых импульсов через элементы И 10-12 при подаче на одни входы триггеров 2,5 и 6 импульсов с соответствукмцих формирователей 1,3 и 4 на их другие входы - импульсов п реноса с выходов делителей 13-15 соответственно. На выходах элементов И 10-12 получаются пачки импульсов (фиг.201, О при количестве импульсов в пачках, равном коэффициенту деления делителей 13-15.. Частота генератора 17 импульсов и коэффициент деления делителей 13-15 при заданной частоте опорного сигнала выб фаются, исходя из требуемой дискретности преобразования фазы из соотношения iN ос J -коэффициент деления делителей 13-15; -частота опорного сигнала. Сигнал (фиг.2е) с выхода элемента И 10 подается на соответствукмций вход коммутатора 24 и вход элемента И 26. Сигналы с элементов И 11 и-12 подаются на суммирующие входы комбинационного сумматора 18. Сигналы с его выходов подаются на первый вход элемента ИЛИ 20 через делитель 19 частоты, а на второй - непосредственно. Результирующий сигнал (фиг.210 с выхода элемента ИЛИ 20 подается на другой вход коммутатора и а первьй вход элемента И 25 и представляет собой последовательность па;Чек отсчетных импульсов, следующих одна за другой, при частоте импульсов в пачках, равной ,2/2. Коммутатор обеспечивает коммутацию входных импульсов на входы + или - реверсивного счетчика 23 в зависимости от наличия в нем числа и состояния триггера 27, определяющего знак этого числа в соответствии с логикой, приведенной в табл.1. Из табл.1 следует, что число, накапливаемое в счетчике 23, всегда в прямом коде, а знак этого числа определяется триггером 27 в момент перехода счетчика через нуль с приходом первого импульса на вход коммутатора 24. Код с выхода счетчика 23 подается на вход элемента ИЛИ 28. Элемент ШШ 28 обеспечивает на вторых входах.элементов И 25 и 26 разрешаю щий потенциал только тогда, когда число в счетчике соответствует нулю и триггер 27 устанавливается в единичное - или нулевое + состояние с приходом на первые входы элементов И 25 и 26 импульса с элемента И 10 или элемента ИЛИ 20. Код со счетчика 23 подается на первый вход регистра 22, на второй вход которого подаются импульсы записи (фиг.2х) с выхода делителя 13 частоты через одновибратор 21. При отсутствии изменения фазы измерительно го сигнала относительно опорного при любом их взаимном расположении количество импульсов, поступающих через входы коммутатора 24 на суммирующий и вычитающий входы счетчика 23, одинаково. Это условие выполняется и при изменении частоты входных сигналов (UPP и Uy) от своих номинальных значений. Результат отсчета в счетчи ке 23, который записывается в регистр 22 за каждьй период следования импульсов записи (фиг.2к), не изменяется. Если число, ранее записанное в счетчик 23, соответствует нулю, то число, записанное в регистр 22, также соответствует нулю (информация в регистр 22 записывается при подаче импульса (фиг.2|с) с одновибратора 21, при этом ранее записанная информация в этом регистре автоматически стирается). При изменении фазы измерительного Сигнала относительно опорного, соответствующем отставанию фазы,например йс|, (фиг.2г), в сигнале этому изменению соответствует отсутствие импульсов, и через входы коммутатора 24 на суммирующий вход счетчика 23 поступает меньшее количество импульсов, чем на его вычитающий. Результат отсчета, записываемый в регистр 22, соответствует изменению фазы aqi, со знаком минус определяемьш состоянием триггера 27 1 710 При изменении фазы измерительного сигнала относительно опорного, соответствующем опережению фазы, например utf (фиг.2г), в сигнале этому изменению фазы соответствует двойное количество импульсов, и через входы коммутатора 24 на суммирующий вход счетчика 23 поступает большее количество импульсов, чем на его вычитающий. Результат отсчета, записываемый в регистр 22, соответствует изменению фазы uqjj со знаком плюс, определяемым состоянием триггера 27. Код с выхода регистра 22 подается на управляющие входы делителя 36 частоты с переменным коэффициентом деления и счетчика 33. Для того, чтобы количество выходящих импульсов с делителя 36 за каждый отсчетньй период частоты (фиг.2k) было равно коду числа, подаваемого на его информационные входы, частота сигнала на входе и выходе, а также коэффициент деления этого делителя должны соответствовать соотношению частота сигнала на входе делителя, выбранный коэффициент деления, емкость делителя 36, или количество импульсов за период отсчета сигнала (фиг.2k) Т п, количество выходных импульсов; Т п, количество входных импульсов; j при п N п К, т.е., если количество импульсов на входе делителя за отсчетный период равно емкости делителя, то количество импульсов на его выходе равно коду числа на его информационных входах. При выбранных значениях TWI с делителей 13-15 частоты емкость счетчика 23, регистра 22, делителя 36 частоты с переменным коэффициентом деления, счетчика 33 выбирается равным 11 Последовательность импульсов ТИ1 че рез второй вход элемента И 37 подае ся на вход делителя 36 частоты с переменным коэффициентом деления, а с его выхода - на первые входы эле ментов И 34 и 35 и на вычитающий вход счетчика 33. Когда число счетчика 33 равно нулю, и уровень сигнала на его входе соответствует логическому О, на его вычитающем выходе сигнал также соответствует уровню логическому О, который подается на первый вход элемента И 37, обеспечивая запрет прохождения импульсов на вход делителя 36 Частоты. При наличии числа в счетчике 33 на его вычитающем выходе сигнал соответствует уровню логической 1, обеспечивая прохождение импульсов последовательности ТИ1 череэ элемент И 37. Код с выхода счетчика 33 поступает на кодовые входы счетчика 23. Сигнал выхода триггера 27 поступает на вход триггера 29, сигнал с его выходов поступает на вход элемента И 35, на вход элемента 34 И и на вход триггера 31. Сигнал с выхода триггера 31 поступает на второй йход триггера 27. Таким образом, импульсом сигнала (фиг.2 к), поступающим с одновибратора 21 на вход регистра 22 и вход триггера 31, переписывается результат отсчета из счетчика 23 в регистр 22 и знак из триггера 29 в триггер 31, импульсом сигнала (фиг.2), поступающим с одновибратора 30 на срответствукмдий вход счетчика 23 и вход триггера 29 переписьшается число из счетчика 33 в счетчик 23 и знак из триггера 27 в триггер 29; импульсом сигнала (фиг.2лО t поступающим с одновибратора 32 на соответствующ1;гй вход счетчика 33 и вход триггера 27, переписывается число из регистра 22 в счетчик 33 и знак из триггера 31 в триггер 27. Импульсы (фиг.2 к, л, м соответственно с одновибратора 21, 30 и 32 занимают промежуток времени между импульсами ТИ1 и ТИ2, следуя в каждом отсчетном периоде сразу за последним отсчетньп импульсом ТИ1 с делителя 13 частоты. При значениях « каждый период отсчета код числа,записанный в счетчик 33, равен коли7честву импульсов, поступакщих на его вычитаххций вход с выхода делителя 36, причем при значениях ос запрещающий потенциал, подаваемый с вычитающего выхода счетчика 33 на вход элемента И 37, обеспечивает запрет .прохождения на время +6X0 лищних импульсов ТИ1 на вход делителя 36 частоты до смены кода на его информационных входах и записи кода в счетчике 33 следующим импульсом записи (фиг.2м). При этом код, соответствующий нулю, с выхода счетчика 33 сигналом (фиг.2А) записывается в счетчик 23 и отсчет изменения фазы следукяцаго периода происходит относительно нуля. При значениях f JL код, занесенный в счетчик 33, за период отсчета не успевает на время ЛТ быть скомпенсированным - остаток с его выхода вновь записывается в счетчик 23 сигналом (фиг.2л), а знак в триггер 27 - сигналом (фиг.2яО. Таким образом, в этом случае отсчет изменения фазы следующего периода происходит относительно введенного остатка со своим знаком, и потери информации не происходит. Как следует из временных диаграмм при изменении фазы измерительного сигнала относительно опорного в сторону отставания или опережения на величину 2, количество импульсов, выходящих с элемента И 33 или соответственно элемента И 34 равно коэффициенту деления делителей 13- 15, следовательно, одному выходному импульсу с этих элементов сооветствует изменение фазы, равное 2./Ы Л, где - дискретность отсчета изменения фазы. Таким образом, преобразователь обеспечивает преобразование изменения фазы в количество импульсов унитарного кода в случае корректного эадаьшя входных сигналов. В случае некорректного задания входных сигналов, когда имеются колебания измерительного Ч:игнала относительно опорного, на выходах преобразователя, соответствующих этим колебаниям, поочередно появляются импульсы, влияющие на качество работы подключенных внещних устройств. С целью устранения этого недостатка и согласования по дискретности отсчета изменения фазы с внешним устройством сигналы с выходов элементов И 35 и 34 подаются соответственно на входы коммутатора 38 и пер вые входы элементов И 39 и 40, а на вторые их входы подается сигнал с выхода элемента ИЛИ 41. Коммутатор 38 коммутирует сигналы на входы реверсивного счетчика 42 и с его импульсного положительного выхода - на входы элементов И 44 или 45 в зависимости от подачи входного сигнала, состояния тригге ра 43 на момент подачи входного сигнала и наличия числа в счетчике 42 соответствий с логикой, приведе ной в табл.2. Дискретность отсчета изменения фазы при этом на выходах элементов 44 и 45 становится равной а °1шГГ. где N - коэсМИциент деления счетчика 42. Как видно из полученных данных, если количество импульсов, поочередно приходящих на входы коммутатора 38 меньше емкости счетчика 42 то на выходах элементов И 44 и 45 их нет. Импульсы на выходах элементов И 44 и 45 появляются в виде переполнений счетчика 42 и знаком, определяемым триггером при переходе счетчика 42 через нуль с приходом первого импульса на вход коммутатора 38. Максимальная угловая скорость изменения фазы в предлагаемом преобразователе ( определяется как максимально допустимое изменение фазы измерительного сигнаша, I . 7 .14 равное за время Т/2 опорного сигнала. Исходя из этого, со j.. - f f - осТаким образом, фазоимпульсньй преобразователь позволяет осуществлять преобразование изменения фазы в количество импульсов унитарного кода с коммутацией их по двум выходам в соответствии со знаком изменения фазы в случае корректного и некорректного задания входных сигналов и при отклонении частоты опорного сигнала от номинального значения, что значительно повышает его функциональные возможности. Предлагаемый фазоимпульсный преобразователь может найти широкое применение для контроля и регулирования в фазовых системах, ЧПУ, например для целей графического контроля управляюш 1х программ, записанных на магнитной ленте, посредством оборудования, состоящего из интерполятора НЗЗ, графопостроителя АП-7251 и устройства записи УЗК, обеспечивающего косвенный графический контроль управляющих программ, записанных на магнитной ленте, за счет подачи импульсно-числового кода с интерполятора на графопостроитель, фазоимпульсный преобразователь обеспечивает прямой графический контроль управляющих программ, записанных на магнитной ленте, при подключении его входа к головке воспроизведения, а выхода - к входу . графопостроителя. При этом контроль может производиться как в процессе записи, так и повторный контроль. Скорость протягивания магнитной ленты при повторном контроле может быть увеличена более чем в. 10 раз по сравнению со станочной.

1 2 3 А 5

6

48 49 48 49 48 49

1 2 3 4 5 6

Таблица 1

+ + 0 ID Э«0 #0

б л и

ц а 2

Число в счетСигналы на вхочике 42 дах счетчика 42

О 1 О О 1 1

0

+ + +

0

fO

#0

#0

f

Документы, цитированные в отчете о поиске Патент 1985 года SU1161977A1

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
ПРЕОБРАЗОВАТЕЛЬ ФАЗА - ПОСЛЕДОВАТЕЛЬНОСТЬИМПУЛЬСОВ 1971
SU416722A1
Топка с несколькими решетками для твердого топлива 1918
  • Арбатский И.В.
SU8A1
Аппарат для очищения воды при помощи химических реактивов 1917
  • Гордон И.Д.
SU2A1
Преобразователь угла поворота вала в код 1981
  • Степанов Андрей Прокопьевич
  • Григорьев Валерий Иванович
  • Коротков Юрий Дмитриевич
  • Шатунов Владимир Сергеевич
  • Долгих Михаил Петрович
SU1013998A1
Топка с несколькими решетками для твердого топлива 1918
  • Арбатский И.В.
SU8A1

SU 1 161 977 A1

Авторы

Степанов Андрей Прокопьевич

Григорьев Валерий Иванович

Шатунов Владимир Сергеевич

Даты

1985-06-15Публикация

1983-11-25Подача