Делитель частоты следования импульсов Советский патент 1986 года по МПК H03K23/00 

Описание патента на изобретение SU1277387A2

tvo i

«-sj

со

00

Изобретение относится к импульсно технике может быть использовано в , системах обработки дискретной инфорMaipiH, например в системах управления для выработки последовательности периодических управляющих сигнаиюв и является усовершенствованием известного устройства по основному авт.св. № 1128390. Цель изобретения - расищрение функциональных возможностей путем обеспечения дополнительной возможнос ти формирования выходных импульсов с коэффициентом деления, кратньм целому числу. На чертеже приведена электрическа структурная схема устройства. Делитель частоты следования импульсов содержит регистр 1 сдвига, элемент ИЛИ 2 и элемент 3 управления выход которого соединен с информацио ным входом регистра 1 сдвига, первый и второй элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 и 5 и триггер 6, счетный вход которо го соединен с выходом последнего раз ряда регистра 1 сдвига, являющегося нечетным, а выход - с первым входом первого элемента ИСКЛЮЧАЩЕЕ ИЛИ 4, второй вход которого соединен с шиной 7 тактовых импульсов, а выход с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5, выход которого соединен с тактовым входом регистра 1 сдвига, а второй вход - с выходом элемента ИЛИ 2, соответствующие вход которого соединены с выходами всех нечетных, кроме последнего, разрядов регистра 1 сдвига, а выходы всех, кроме явух последних, разрядов регистра 1 сдвига соединены с соответствуюцщми входами элемента 3 управле ния, выход которого соединен с информационным входом регистра 1 сдвига, выходы разрядов которого являются соответствующими выходными ишнами 8 устройства, выход последнего четно го разряда регистра 1 сдвига подключен к входу элемента 3 управления через элемент 9 совпадения, второй вход которого объединен с входом сброса триггера 6 и шиной 10 управления . Лелитель частоты следования импульсов работает следующим образом. Рассмотрим работу устройства на примере деления частоты следования (импульсов с коэффициентом деления 2,5 и 2 (в зависимости от сигнала на шине 10). Количество п разрядов регистра равно удвоенному коэффициенту m деления (при условии дробного коэффициента деления). При этом цельй коэффициент деления может получиться равным п-1. За исходное состояние примем наличие уровней логического О на выходе триггера 6, на всех выходах регистра 1 и логической 1 на шине 10 (условие дробного коэффициента деления). При этом уровнями логического О, поступающими с выходов триггера 6 и элемента 2, разрешается прохождение с шины 7 на тактовый вход регистра 1 импульсов прямой частоты через элементы 4 и 5, с выхода элемента 3 на информационньвЧ вход регистра 1 поступает уровень логической 1. Сигнал логической 1 на ишне 10 разрешает работу триггера 6 и открывает элемент 9. По переднему фронту первого тактового импульса в первьй разряд регистра 1 записывается логическая 1 с выхода элемента 3, в регистре 1 устанавливается код 10000. При этом на выходе элемента 3 устанавливается сигнал логического О, а на выходе элемента 2 - сигнал логической 1, которьй, поступая на второй вход элемента 5, вызывает на его выходе инвертирование входного сигнала. На тактовом входе регистра 1 устанавливается уровень логического О. По заднему фронту первого тактового импульса на тактовом входе регистра 1 формируется единичный перепад, по которому в регистре 1 происходит сдвиг на один разряд, и запись в первый разряд логического О с выхода элемента 3. В регистре устанавливается код 01000. При этом на выходе элемента 2 устанавливается сигнал логического О, которьй снимает с выхода элемента 5 сигнал инвертирования. На тактовом входе регистра 1 устанавливается уровень логического О. По переднему фронту второго тактового импульса на тактовом входе регистра 1 формируется единичный перепад, по которому происходит очередной сдвиг информации в регистре 1 на один разряд, и в нем устанавливается код 00100. При этом на выходе элемента 2 устанавливается сигнал логической 1, 312 который на выходе элемента 5 вызывает инвертирование входного сигнала. На тактовом входе регистра 1 устанавливается уровень логического О. По заднему фронту второго тактового импульса на тактовом входе регистра 1 формируется единичный перепад, по которому в регистре 1 происходит очередной сдвиг информации на один разряд, в нем устанавливается код 00010. При этом на выходе элемента 2 устанавливается сигнал логического О , который снимает с входа элемента 5 сигнал инвертирования. На тактовом входе регистра 1 устанавливается ypoвень логического О. По переднему фронту третьего так-, тового импульса на тактовом входе регистра 1 формируется единичный перепад, по которому происходит очередной сдвиг информации в регистре 1 на оди разряд, ив нем устанавливается код 00001. При этом на выходе элемента 3 устанавливается сигнал логической 1 триггер 6, переключается в единичное состояние, сигнал логической 1 с выхода которого, поступая на второй вход элемента 4, вызывает на его выходе инвертирование входного сигнала. На тактовом входе регистра 1 устанавливается логический О, а на выходе элемента 3 - логическая 1. По заднему ронту третьего тактового импульса ,на тактовом входе регистра 1 формируется единичньш перепад, по которому происходит очередной сдвиг информации в регистре 1 на один разряд, при этом в нем устанавливается код 10000, так как на информационном входе регистра 1 - сигнал логической 1 с вькода элемента 3. На выходе элемента 3 устанавливается сигнал логического О, а на выходе элемента 2 - сигнал логической 1, которьй, поступая на второй вход элемента 5, вызывает на его выходе инвертирование входного сигнала На тактовом входе регистра 1 устанавливается уровень логического О . Далее по каждому переднему и заднему фронтам тактовых импульсов происходит сдвиг информации на один разряд при инверсной входной частоте с выхода элемента 4. По заднему фронту пятого тактового импульса триггер 6 переключается в нулевое состояние. Устройство устанавливается в исходное состояние. 87 Таким образом, регистр 1 последовательно принимает пять устойчивых состояний, соответствующих кодам 10000, 01000, 00100, 00010, 00001. Затем цикл работы устройства повторяется. На выходных шинах 8 появляются выходные импульсы, длительность которых равна половине периода тактовых импульсов, сдвинутых один относительно другого на такую же величину, при этом их частота следования в 2,5 раза меньше частоты следования тактовых импульсов. При наличии на шине 10 сигнала логического О происходит блокировка работы по входу сброса триггера 6 и закрьшается элемент 9, на выходах триггера 6 и элемента 9 устанавливаются сигналы логического О. В этом случае по каждому переднему и заднему фронтам тактовых импульсов происходит сдвиг информации в регистре 1 на один разряд, при этом регистр 1 аналогично, как и при наличии на шине 10 сигнала логической 1, принимает следующие устойчивые состояния: 10000, 01000, 00100. По заднему фронт.у второго тактового импульса производится запись в регистр 1 кода 00010, при этом на выходе элемента 3 устанавливается сигнал логической 1, так как элемент 9 закрыт, а на выходе элемента 2 - сигнал логического О, снимающий с выхода элемента 5 сигнал инвертирования. На тактовом входе регистра 1 устанавливается уровень логического О. По переднему фронту третьего тактового импульса на тактовом входе регистра 1 формируется единичный перепад, по которому происходит очередной сдвиг информации в регистре 1 на один разряд, и в нем устанавливается код 10001. При этом на выходе элемента 3 устанавливается сигнал логического О, а на выходе элемен- 2 - сигнал логической 1, кототарый, поступая на второй вход элемента 5, вызывает на его выходе инвертирование входного сигнала. На тактовом входе регистра 1 устанавливается уровень логического О. По заднему фронту третьего такто-i вого импульса на тактовом входе регистра 1 формируется единичный переS1пад, по которому происходит очередной сдвиг информации в регистре 1 на один разряд, при этом в нем устанавливается код 01000, так как на его информационном входе - сигнал логическо 0, Далее по каждому переднему и заднему фронтам тактовых импульсов происходит сдвиг информации в регистре 1 на один разряд, при этом регистр 1 последовательно принимает четьфе устойчивых состояния, соответствующие кодам 10001, 01000, 00100, 00010, затем цикл работы устройства вновь повторяется. При этом на выходных шинах 8 появляются импульсы, длительность которых также равна половине иериода ; тактовых импульсов, сдвину87тых один относительно другого на такую же величину, при этом частота следования в два раза меньше частоты следования тактовых импульсов. Формула изобретения Делитель частоты следования импульсов по авт.св. № 1128390, о т личающийся тем, что, с целью расширения его функциональных возвозможностей в него введены элемент совпадения и ншна управления, при этом последний четный разряд регистра сдвига подключен к соответствующему входу элемента управления через элемент совпадения, второй вход которого объединен с входом сброса триггера и с шиной управления.

Похожие патенты SU1277387A2

название год авторы номер документа
Делитель частоты следования импульсов 1983
  • Перепелицын Владимир Федорович
SU1128390A1
Реверсивный счетчик 1983
  • Арутюнян Ваган Шаваршович
  • Мурадян Ашот Завенович
SU1145477A1
ВСЕСОЮЗНАЯ nATEI^THC'TEXii^'lE^HAH'БИБЛИОТЕКА 1971
SU310397A1
Цифровой гармонический анализатор 1979
  • Морозевич Анатолий Николаевич
  • Лазарева Ирина Константиновна
SU873148A1
Кодирующее устройство 1983
  • Васильев Владимир Иванович
  • Кишенский Сергей Жанович
SU1176454A1
Устройство для сопряжения процессоров в однородной вычислительной системе 1984
  • Сергеев Борис Иванович
  • Курносов Михаил Алексеевич
  • Рудницкий Владимир Николаевич
  • Теслюк Сергей Федорович
  • Вишневецкий Сергей Владимирович
SU1179364A1
Делитель частоты с переменным коэффициентом деления 1988
  • Старикова Светлана Алексеевна
SU1677869A2
Управляемый делитель частоты следования импульсов 1989
  • Черный Игорь Георгиевич
  • Боронило Валерий Федосеевич
  • Середа Виктор Петрович
SU1709515A1
Устройство для деления чисел 1981
  • Филатов Евгений Иванович
SU1013948A1
Устройство для измерения искажения длительности импульсов 1988
  • Булгаков Игорь Иосифович
  • Паладьев Геннадий Викторович
SU1559327A1

Реферат патента 1986 года Делитель частоты следования импульсов

Изобретение может быть использовано в системах управления для выработки последовательности периодических управляющих сигналов и является дополнительным к устройству по авт.св. № 1128390. Цель изобретения расширение функциональных возможностей. Поставленная цель достигается тем, что в устройство введены элемент 9 совпадения и шина 10 управления. Кроме того, устройство содержит регистр 1 сдвига, элемент ИЛИ 2 и элемент 3 управления, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 и 5, триггер 6, шину 7 тактовьк импульсов, выходные шины 8. Введение элемента 9 совпадения и шины 10 управления обеспечивает возможность формирования выходных импульсов с коэффициентом деления, кратным целому числу. 1 ил. о s

Формула изобретения SU 1 277 387 A2

Документы, цитированные в отчете о поиске Патент 1986 года SU1277387A2

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 277 387 A2

Авторы

Перепелицын Владимир Федорович

Даты

1986-12-15Публикация

1985-07-01Подача