113
Изобретение относится к радиосвязи и может найти применение в приемниках дискретной информации для обработки сигналов с минимальной частотной манипуляцией.
Целью изобретения является повышение; достоверности.
На чертеже изображена структу15но- электрическая схема демодулятора.
Демодулятор содержит делитель 1 частоты, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2, блок 3 восстановления полутактовой и несущей частот, первый перемножитель 4, второй перемножитель 5, первый блок 6 регистрации, второй блок 7 регистрации и сумматор 8 по модулю два, причем дё-питель 1 частоты содержит первый 9 делитель частоты на два и второй 10 делитель частоты на два.
Демодулятор работает следующим образом.
Принимаемый сигнал поступает на второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 2, а на первьш его вход поступает импульсная последовательность с частотой в два раза меньшей, чем частота сигнала с выхода первого делителя 9 частоты на два.
При поступлении сигнала с уровнем О на первый вход элемента ИСКЛЮЧАЮЩЕЕ РШИ сигнал с входа демодулятора поступает на первые входы первого 4 и второго 5 перемножителей без изменения.
При поступлении сигнала с уровнем 1 на первьй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 2 происходит инверсия сигнала на его выходе по отношению ft второму входу - входу демодулятора.
Тактирование первого 4 и второго 5 перемножителей происходит с частотой в два раза более высокой с выходов первого делителя 9 частоты на два. Поэтому число отсчетов на выходах первого 4 и второго 5 перемножителей в два раза больше. На выходах первого 4 и второго 5 перемножителей выделяются квадратурные составляющие с дJШтeльнocтью посыпки 2Т, где Т - длительность элементарной посьшки принимаемой информации, В первом 6 и втором 7 блоках регистрации происходит восстановление искаженных дроблениями посыпок квадратурных составляющих.
Блок регистрации определяет на интервале времени 2Т соотношение между
5
7681 ,2
числом единичных и нулевых отсчетов и в конце этого интервала времени выносит решение. После этого происходит сброс счетчиков блока регистрации
в нулевое состояние импульсами полутактовой частоты с одного из первых двух выходов блока 3 восстановления полутактовой и несущей частоты. Далее процесс повторяется, т.е, указанO ные блоки регистрации работают как следящие фильтры нижних частот, выполняя функ1 ;ию отсутствующего на входе демодулятора оптимального полосового фильтра.
5 Восстановленная информация вьще- ляется на выходе сумматора 8 по модулю два в результате сложения восстановленных, посылок квадратурных составляющих с выходов блоков 6 и 7
0 регистрации и сигнала полутактовой частоты с второго выхода блока 3 восстановления полутактовой и несущей частоты.
Неопределенность, вносимая вторым делителем 10 частоты на два, нейтрализуется на выходе демодулятора в .результате сложения квадратурных со- ставляющих по модулю два в сумматоре 8 по модулю два,
0
Формула изобретения
Демодулятор сигнала с минимальной частотной манипуляцией, содержащий
jr последовательно соединенные первый перемножитель, первый блок регистрации и сумматор по модулю два, последовательно соединенные второй перемножитель и второй блок регистрации,
40 последовательно соединенные блок восстановления полутактовой и несущей частот и делитель частоты, причем выходы первого и второго перемножителей подключены соответственно к
15 первому и второму вххэдам блока восстановления полутактовой и несущей частот, второй и третий выходы которого подключены к вторым входам соответственно первого и второго бло ijQ ков регистрации, выход которого, а . также второй выход блока восстаной ления полутактовой и, несущей частот подключены соответственно к второму и третьему входам сумматора по модугс лю два, выход которого является выходом демодулятора, отличаю - щ и и с я тем, что, с целью повьш1е- ния достоверности, введен элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого подклю313176814
чен к первым входам первого и второговторому входу второго перемножителя перемножителей,первый выход делителяи третьему входу второго блока реги- частоты подключен к второму входустрации, третий выход делителя часто- первогб перемножителя и третьему вхо-ты подключен к первому входу элемен- ду первого блока регистрации, второй 5та ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход кото- выход делителя частоты подключен крого является входом демодулятора.
Изобретение относится к радиосвязи и обеспечивает повьппение достоверности. Демодулятор содержит делитель частоты 1, элемент ИСКЛЮЧА- НШ|ЕЕ ИЛИ 2, блок восстановления полутактовой и несущей частот 3, перемножители 4, 5, блоки регистрации 6, 7 и сумматор по модулю два 8. Делитель частоты 1 состоит из двух делителей частоты на два 9, 10. Принимаемый сигнал поступает на элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2. Если на другой его вход поступает сигнал О, то входной сигнал проходит на перемножители 4, 5 без изменения. При сигнале 1 происходит инверсия входного сигнала. На выходах перемножителей 4, 5 вьщеля- ются квадратурные составляющие с длительностью посьшки 2Т (Т - длительность элементарной посылки принимаемой информации). В блоках регистрации 6, 7, работающих как следягдие фильтры нижних частот, происходит восстановление искаженных дроблениями посылок квадратурных составляющих. В результате сложения их с сигналом полутактовой частоты в сумматоре по модулю два 8 информация восстанавливается. 1 ил. i (Л со Выход 05 СХ)
Electronics letters, 24 June, 1982, V.18, № 13, p.581. |
Авторы
Даты
1987-06-15—Публикация
1985-12-06—Подача