DO Ч
00
название | год | авторы | номер документа |
---|---|---|---|
Цифровое программно-временное устросйтво | 1976 |
|
SU568036A1 |
Цифровой измеритель скважности прямоугольных импульсов | 1990 |
|
SU1725152A1 |
Делитель частоты с переменным коэффициентом деления | 1990 |
|
SU1812636A1 |
Цифровое программно-временное устройство | 1987 |
|
SU1499125A1 |
ПРИБОР ДЛЯ ИЗМЕРЕНИЯ ПАРАМЕТРОВ ПАРАЗИТНЫХ ИМПУЛЬСНЫХ ВОЗМУЩЕНИЙ В СЕТЯХ ЭЛЕКТРОПИТАНИЯ С ПЕРЕМЕННЫМ НАПРЯЖЕНИЕМ | 2002 |
|
RU2239201C2 |
Способ компенсации погрешностей акустических локационных уровнемеров и устройство для его осуществления | 1985 |
|
SU1529047A1 |
Устройство для формирования и передачи сообщения | 1990 |
|
SU1778767A1 |
Устройство для вычисления показателя экспоненциальной функции | 1983 |
|
SU1129611A1 |
Устройство для ввода-вывода информации | 1983 |
|
SU1116422A1 |
Устройство для диагностирования шин | 1987 |
|
SU1444640A1 |
гч
Изобретение относится к измерительной технике и автоматике и может быть использовано в качестве автономного временного устройства для при- с вязки регистрирующих параметров к ремени в системах измерений с заисью на магнитную ленту, и являетя дополнительным к основному , 465618,10
Цель изобретения - повышение помеозащищенности и точности формирования оцифровки текущих параметров датиков системы измерения.
На чертеже приведена структурная 15 хема устройства.
Устройство цифрового времени содержит генератор 1 стабильной частоты, подключенный к первому входу пер- вого ключа 2, выходом присоединенным к входу делителя 3 частоты, входы Установка нуля которого объединены и подключены к выходу второго ключа 4, входам Установка нуля декадного воично-десятичного счетчика 5,выход ормирователя 6 сигнала Обнуления вход задержки-формирователя 7,выход которого подключен к первым дополнительным установочным входам делителя 3 частоты, а выход делителя 3 частоты присоединен к первому входу третьего ключа 8 и входу декадного двоично- десятичного счетчика 5, выходы декад которого поступают через коммутатор 9 опроса на выходную шину 10 устрой- 35 ства, причем выход Признака конца оцифровки коммутатора 9 опроса подключен к второму входу третьего ключа 8, а его выход - к входу коммутатора 9 опроса. Источник 11 питания 40 устройства через последовательно соединенные устройство 12 задержки и бистабильный элемент 13 подключен к входу формирователя сигнала Обнуления 6. В устройстве вход второго ча 4 присоединен к командной шине 14 Установка нуля, а второй управляющий вход первого ключа 2 - к шине 15 Пуск.
В устройство цифрового времени в ко- JQ манднуюшину 14 Установка нуля введен анализатор длительности команды Уста- новка нуля,состоящий из RS-триггера 16 памяти команды Установка нуля,8-вход которого подключен к командной шине 14 - Установка нуля и первому входу .первой схемы И 17, выход RS-триггера 16 памяти подключен к первому входу второй схемы И -18, а вторые входы
обеих схем И 17 и 18 объединены и подключены к выходу генератора 1 известного устройства, вьрсоды первой 17 и второй 18 схем И поступают на счетные входы первого 19 и второго 20 счетчиков импульсов соответственно, а их одноименные выходы через N схем ИСКПЮЧАЩЕЕ ИЛИ 21 подключены к N-BXO довой схеме И 22, выход которой через первый вход-выход схемы ИЛИ 23 подключен к R-входу RS-трйггера 16 па мяти и входам Установка нуля счетчиков 19 и 20 импульсов, кроме того, выходы первого 19 счетчика импульсов под1слючены через .дешифратор 24 длительности команды Установка нуля к второму входу схемы ИЛИ 23, входу элемента 25 задержки и входу вторрго ключа 4 известного устройства, а выход элемента 25 задержки - к установочным входам делителя 3 частоты.
Устройство цифрового времени работает следующим образом.
Частота с генератора 1 стабильной частоты через первый ключ 2 поступает на делитель 3 частоты, обеспечивающий деление до необходимых единиц времени (например, с), и далее на декадный двоично-десятичный счетчик 5 и ключ 8, который управляет работой коммутатора 9. Секундные импульсы с делителя 3 частоты открывают периодически вход ключа 8 и пропускают импульсы опроса декадного счетчика 5 (например, 25, 50 и iOC Гц), поступающие также с делителя 3. Коммутатор 9, опрашивая декадный счетчик, формирует на выходе секундные сигналы времени в виде-последовательности двоично-десятичного кода. После окончания цикла коммутации последний импульс коммутатора Признак конца оцифровки запирает ключ 8 до прихо- да следующего запускающего импульса с делителя 3. Для последующей секунды цикл оцифровки повторяется аналогично.
Последовательно соединенные источник 11 питания, устройство 12 задер к- ки, бистабильный элемент 13, формирователь 6 сигнала Обнуления и задержка-формирователь 7 служат для установки в ноль делителя 3 частоты и двоично-десятичного счетчика 5 после включения питания устройства и записи в счетчики делителя 3 частоты наперед заданного числа, соответ
ствующего времени установления напряжения питания в устройстве для автоматической коррекции. Команда Уст.О определенной длительности поступает на S-вход триггера памяти 16 и первый вход схемы И 17, сигнал с выхода триггера 16 поступает на первый вход схемы И 18, и эти сигналы разрешают прохождение импульсов с генера- тора стабильной частоты 1 на счетчики 19 и 20. Если команда Уст. О поступает нормальной наперед заданно длительностью, то на выходе депшфр.а- тора 24 формируется импульс записи в счетчики делителя частоты 3 через элемент задержки 25 и вторые дополнительные установочные входы наперед заданного числа, соответствующего длительности задержки элементом 25 и емкости первого счетчика 19 длительности команды Уст. О, этот же импульс через вход-выход второго ключа 4 устанавливает в ноль делитель частоты 3 и двоично-десятичный счетчик 5, а поразрядное сравнение И1 пульсов первого 19 и второго 20 счетчиков на схемах ИСКЛЮЧАЩЕЕ ИЛИ 21 и схеме И 22 не приводит к преждевременному сбросу RS-триггера памяти команды 16 Длительность команды Уст. О на командной шине Уст..О больше, чем время полного заполнения первого счетчика 19. Если на командной шине Уст. б появляются импульсы помехи длительностью меньшей, чем длительность команды Уст. О, то число импульсов, поступакнцих на первый счетчик 19, будет меньше, чем на счетчик 20. При этом поразрядное
сравнение импульсов обоих счетчиков 20 приведет к формированию импульса сброса на схеме И 22 н сброса
RS-трйггера памяти команды 16 и счетчиков 19 и 20 в ноль через схемы ИЛИ 23, а на выходе дешифратора 24 не будет формироваться импульс, устанавливающий в ноль делитель частоты 3 и декадный двоично-десятичный счетчик 5. Вероятность появления помехи на время длительности команды Уст,.О на командной шине Уст. О мала,так
как она. как правило, формируется до наступления функционирования энерго
емких потребителей системы измерения. Если же сигнал помехи появится на сигнале команды Уст. О, то, учитывая, что длительность команды Уст.О на командной шине больше, чем время полного заполнения первого счетчика 19, будет надежно формироваться импульс на выходе дешифратора 24 для установки в ноль делителя частоты 3 и декадного двоично-десятичного счетчика в ноль.
Формула изобретения
20
25
Qjj
50
30
35
40
45
Устройство цифрового времени по авт.св. № 465618, отличающееся тем, что, с целью повьш1е- ния помехозащищенности и точности формирования оцифровки текущих параметров датчиков системы измерения, в командную шину Установка нуля введены анализатор длительности команды Установка нуля, состоящий из RS-триггера, двух схем И, двух счетчиков, N схем ИСКЛЮЧАЮЩЕЕ ИЛИ, N-BXO- довой схемы И, дешифратора длительности команды Установка нуля, схемы ИЛИ, и элемент задержки, причем командная шина Установка нуля соединена с первым входом первой схемы И и с S-входом RS-триггера, выходом подключенного к первому входу второй схемы И, вторые входы обеих схем И соединены с выходом генератора стабильной частоты, выходы первой и второй схем И подключены к счетным входам первого и второго счетчиков соот- ветственно, одноименные выходы которых через соответствукщие схемы ИСКЛЫ- ЧАЩЕЁ ИЛИ соединены с соответствующими входами N-входной схемы И, выходом подключенной к первому входу схеьел ИЛИ, выходом соединенной с R-входом RS-триггера и с входами Установка нуля счетчиков, при этом выходы первого счетчика импульсов подключены через дешифратор длительности команды Установка -нуля к второму входу схемы ИЛИ, к входам второго ключа устройства и элемента задержки, выход которого соединен с установочными входами делителя частоты.
ii ycr.O
Устройство цифрового времени | 1973 |
|
SU465618A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1988-02-28—Публикация
1986-06-10—Подача