Ня
/|у
Изобретение относится к радиотехнике и может быть использовано в измерительной аппаратуре и синтезаторах частот.
Цель изобретения - повышение точности формирования фазового сдвига.
На фиг.1 изображена функциональная злектрическая схема фазовращателя ; на фиг.2 - функциональная элек трическая схема цифрового синтезатора частот.
Фазовращатель содержит Олок регулирования фазы, выполненный в виде цифрового синтезатора 1 частот, по- лосовой фильтр 2, сумматор 3 кодов, коммутатор 4, регистр 5 сдвига, формирователь 6 стробов, делитель 7 частоты с переменным коэффициентом деления и дополнительный делитель 8 частоты с переменным коэффициентом деления, причем цифровой синтезатор 1 частот выполнен на формирователе 9 импульсов, блоке 10 исключения импульсов, делителе II частоты с пере- менным коэффициентом деления, управляемой линии 12 задержки, триггере 13 и сумматоре 14.
Фазовращатель работает следующим образом.
Цифровой синтезатор 1 частот формирует выходной сигнал с частотой и фазой, определяемыми кодом, который поступает с выходов разрядов сумматора 3 кодов на соответствующие управ- ляющие разрядные входы цифрового синтезатора I частот и формируется в результате сложения кодов изменения выходной частоты и выходной частоты, поступающих соответственно на первые и вторые входы разрядов сумматора 3 кодов.
Фаза выходного сигнала цифрового синтезатора 1 частот связана с частотой, изменением частоты и временем выражением
fe.,, j (WBb.)dt.
при этом изменение фазы за счет изменения частоты за время &t составляет
50
Л Cf JiO ut .
Для изменения фазы выходного сигнала на величину &cf в фазовращателе осуществляются регулировки изменения выходной частоты дез и времени изменения частоты &t.
Изменение выходной частоты на величину д о и времени изменения выходу
с
i о
15 20 25
0
з 0
j
0
г
ной частоты &t осуществляется путем подачи кода изменения выходной частоты через регистр 5 сдвига, коммутатор 4 и сумматор 3 кодов на управляющие входы цифрового синтезатора 1 частот на время ut, на которое открывается коммутатор 4, Время открывания коммутатора 4 определяется длительностью тактовых импульсов, поступающих на управляющий вход коммутатора 4 с выхода формирователя 6 стробов .
Длительность и частота следования тактовых импульсов определяются сигналами импульсных последовательностей с частотами f, и такт поступающими с выходов делителя 7 частоты с переменным коэффициентом деления и дополнительного делителя 8 частоты с переменным коэффициентом деления, формирующих выходные, сигналы из импульсного выходного сигнала цифрового синтезатора 1 частот, который через полосовой фильтр 2 поступает на выход фазовращателя. Делитель 7 частоты с переменным коэффициентом деления определяет время ut, в течение которого изменяется код выходной частоты, причем при изменении коэффициента деления делителя 7 частоты с переменным коэффициентом деления из-, меняется величина (дискрет) формируемого фазового сдвига Lif за время периода тактовой частоты ftaKT которая определяется коэффициентом деления дополнительного делителя 8 частоты с переменным коэффициентом деления, т.е. дополнительный делитель 8 частоты с переменным коэффициентом деления определяет тактовую частоту, с которой осуществляется подстр ойка фазы. Изменяя коэффициент деления дополнительного делителя 8 частоты с переменным коэффициентом деления, можно осуществлять подстройку фазы в системе с любой инерционностью. При этом точность формн- .руемого фазового сдвига не зависит от инерционности устройства, т.е. от полосы пропускания полосового ра 2, а определяется стабильностью входного сигнала и шага сетки частот цифрового синтезатора 1 частот, так как величина изменения частоты л со равна или пропорциональна шагу сетки частот цифрового синтезатора 1 частот, а время кo мyтaции At - время изменения выходной частоты - формируется из выходного сигнала цифрового синтезатора 1 частот при помощи делителя 7 4actoTbi с переменным коэффициентом деления.
Цифровой синтезатор 1 частот (фиг.2) содержит последовательно соединенные формирователь 9 импульсов, блок 10 исклю ния импульсов, делитель 11 частоты с переменным коэффициентом деления, управляемую линию I2 задержки и триггер 13, а также сумматор 14, первый выход которого подключен к управляющему входу блока 10 исключения импульсов, кодовый выход - выходы разрядов сумматора 14 - подключены к управляющим входам разрядов управляемой линии 12 задержки, а первый вход и входы разрядов сумматора подключе лы соответственно к выходу управляемой линии 12 задержки и к выходам разрядов сумматора 3 кодов, управляющих дробной частью коэффициента деления делителя 11 частоты с переменным коэффициентом делений, причем управляющие входы разрядов, управляющих целой частью коэффициента деления делителя 11 частоты с переменным коэффициентом деления, подключены к соответствующим выходам ,. разрядов сумматора 3 кодов.
Цифровой синтезатор 1 частот, в котором использован принцип диапазон- но-кварцевой стабилизации, позволяет формировать стабильную сетку частот с шагом до, использование которой для формирования фазового сдвига позволяет повысить точность формирования фазового сдвига в предлагаемом фазовращателе.
Таким образом, выполнение блока регулирования фазы в виде цифрового синтезатора 1 частот и формирование управляющих формированием фазового
сдвига тактовых импульсов из стабильного выходного сигнала цифрового синтезатора 1 частот позволяет повысить точность формирования фазового сдвига фазовращателя.
Формула изобретения
Фазовращатель, содержащий последовательно соединенные блок регулирования фазы и полосовой фильтр, коммутатор, регистр сдвига и делитель частоты с переменным коэффициентом
деления, отличающийся тем, что с целью повышения точности формирования фазового сдвига, блок регулирования фазы вьтолнен в виде цифрового синтезатора частот и ввеДены сумматор кодов и последовательно соединенные дополнительный делитель частоты с переменным коэффициентом деления и формирователь стробов, второй вход которого подключен
к выходу делителя частоты с переменным коэффициентом деления, вход которого соединен с входами дополнительного делителя частоты с переменным коэффициентом деления и полосового фильтра, выход формирователя стробов подключён к управляющему входу коммутатора, сигнальные входы которого подключены к выходам соот- ветствукнцих разрядов регистра сдвига, выходы коммутатора подключены к : первым входам соответствукяцих разрядов сумматора кодов, вторые входы соответствующих разрядов которого являются входами кода установки час- тоты цифрового синтезатора частот, а выходы разрядов сумматора кодов подключены к соответствующим управляющим входам цифрового синтезатора частот.
/
on
fdb.
название | год | авторы | номер документа |
---|---|---|---|
Формирователь сложного сигнала с частотной и частотно-фазовой манипуляцией | 1982 |
|
SU1136323A1 |
ПРИЕМНИК СИГНАЛОВ СПУТНИКОВЫХ РАДИОНАВИГАЦИОННЫХ СИСТЕМ | 2000 |
|
RU2178894C1 |
Устройство фазирования | 1987 |
|
SU1518882A1 |
Формирователь сигналов с заданным законом изменения фазы | 1986 |
|
SU1385239A1 |
Цифровой синтезатор частоты | 1986 |
|
SU1411914A1 |
ИНТЕГРИРОВАННЫЙ ПРИЕМНИК СИГНАЛОВ СПУТНИКОВЫХ РАДИОНАВИГАЦИОННЫХ СИСТЕМ | 1999 |
|
RU2146378C1 |
Синтезатор частот | 1988 |
|
SU1584105A2 |
ЦИФРОВОЙ СИНТЕЗАТОР ИЗМЕНЯЮЩЕЙСЯ ЧАСТОТЫ | 2015 |
|
RU2597670C1 |
Цифровой синтезатор частот | 1982 |
|
SU1058075A1 |
Цифровой синтезатор частот | 1982 |
|
SU1125733A1 |
Изобретение относится к радиотехнике и может использоваться в измерительной аппаратуре и синтезаторах частот. Цель изобретения - по- вьшение точности формирования фазового сдвига. Фазовращатель (ФВ) содержит блок регулирования фазы, выполненный в виде цифрового синтезатора частот (ЦС), полосовой фильтр 2, сумматор 3 кодов, коммутатор 4, регистр 5 сдвига, формирователь 6 стробов и делители 7,8 частоты с переменным коэф. деления. Частота и фаза выходного сигнала определяется кодом, формируемым сумматором 3 в результате сложения кода выходной частоты и кода изменения выходной частоты. Для изменения ( выходного сигнала осуществляется регулировка изменения выходной частоты и времени изменения частоты. Это осуществляется подачей кода измен гния выходной частоты через регистр 5 сдвига, коммутатор 4 и сумматор 3 на управляющий вход ЦС I на время, на которое открывается коммутатор 4 стробами формирователя 6. Делитель 7 определяет время, в течение которого изменяется код выходной частоты. Делитель 8 определяет тактовую частоту, с которой осуществляется подстройка фазы. 2 ил. с € (Л
Фиг. 2
Код управления частотой цc
Патент США № 3781706, кл | |||
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Видоизменение пишущей машины для тюркско-арабского шрифта | 1923 |
|
SU25A1 |
Авторы
Даты
1988-03-30—Публикация
1985-07-26—Подача