оо со го
СП
00 оо
Изобретение относится к цифровым системам связи и может б1)1ть использовано в MHOIоканальиых системах передачи информации.
И,е.1ь и (иб 1етенин повышение nmnociii конгролн и надежн1)сти мно1 окана. 1ьны снсгем, работаюнщх но ирннцину симн.текс- ной связи.
фи1. 1 нриведена структурная с.хема нередаюни й часги системы; на фиг. 2 - структурная с.хема н|)иемной части системы; на фиг. 3 сгрукгурная с.хема б.чока ,чока- ;1изации неисправностей.
(л1стема содержит в каждом передающем но. 1уком11. 1екге в.ходные тины I, нередак)ни1е каналы 2, в каждсзм из которы.х - не|)едат- чик 3, кодер 4 и коммутатор 5, син.хро1ене- рагор Н, б;1ок 7 ун. югнения каналов, сип.хро- | енератор 8, коммутато) 9, нередатчик К), коммутатор 11, преобразователь 12 носле- довательно|-о кода в нараллельный, линию 13 связи; в каждом нриемном нолукомн.чекте коммутатор 14, нриемник 15, син.хроселек- тор К), син.хрогенератор 17, коммутат.1р 18, б,чок 19 разде, 1ения кана.юв, син.хрсл снера- тор 20, нрием111)1е каналы 21, в каждом из которы.хкоммутат()) 22, декодер 23 и
приемник 24,вы.ходную тину 25, блок 2Н локализации неисправностей, блок 27 инди- капип и преобразователь 28 нараллельно1 о кода в последовательный, линию 29 связи; в б,|()ке 2() локализации неис 1равностей инверторы ,30, 31, син.хрогенератор 32, де- ,питсль 33 частоты, счетчики ,34, 35, регчкт- ры 36 38, ден1И(|1рат()ры 39, 40, / S-rpHi- I ep 41, /-1-триг е) 42, элементы И 43 48, элементы ПЛИ 49 59, инверторы 60 62,
Система работает следующим образом.
На в.ход каждого передающего кана,1а 2 через входные И1пны I подаются ана.тоговые сигналы связи (звуковое (кдцание, те, 1еви- дение, те;|еметрия и т. i.|. Че)ез нередатчик 3 донускового конт|)оля сигна;| связи постунаег на в.ход кодера 4 ,1а связи, где осуп1ествляется аналою-цифровос преобразование и цифровое кодирование информационного сигнала совместно с сигналом донускового контроля. На друюй в.ход кодера 4 сигнала связи каждогч) передающего кана, 1а 2 ог CHHxporeiieparopa 6 ностунает сигнал уирав, 1ения с тактовой частотой, равной требуемой частоте временной дискрети- зацни соответствующего сигна;1а связи. С 11ерво() выхода кодера 4 сигнала связи цифровой сигнал связи (нанример, в виде нара;1лельного цифрового кода, д. 1я телевидения 8-разрядного царалле, 1ьно() кода), а с второго вы.ходасоответствуклций
сигнал управ.тения с тактовой частотой цифрового си1на;1а связи через коммутатор 5 поступают на соотвегс вуюн1ие в.ходы блока 7 уплотнения кана, 1ов. В б, 1(же 7 ун.юг нения каналов осуньеств.пяется формирова- нне i-pynnoBOi4j цифрового потока (ГЦ11| путем временного уплотнения цифровых
сигна. юв, поступающих на его вход. В этом же блоке осун ествляется, например, формирование и ввод в ГЦП сигналов цикловой синхронизации и преобразование сигнала из параллельного кода в последовательный. Сигнал тактовой частоты последовательного кода, поступающий на вход блока 7 уплотнения каналов, формируется в синхрогене- раторе 8 из сигнала тактовой частоты, поступающего на вход блока 7 уплотнения
0 каналов. С нервого и второго выходов блока 7 уплотнения каналов сигналы ГЦП и тактовой частот) оследовательного кода через коммутатор 9 соответствен- 1О а 1е)вый и второй входы передатчика 10. В передатчике 10 осу цествляется, например,
скремблир() ГЦП, зац,ита от ошибок и СО ласова ие характеристик 1,ифрового ) с канало.м связи (кодирование для ,). Сформирова Ь Й в передатчике 10 )Й сигнал подается через ко 1мутаQ тор I 1 а вход линии 13 связи. С выхода ли- ии 13 связи сигнал через коммутатор 14 одается ia вход риемника 15, i котором осу 1еств. яется, например, декодирование линейного сигнала, обнаружение . 1С 1равле 1ие ошибок и дескремблирова5 1ие ГЦП. ( выхода риемника 15 ГЦП через ком мутатор 18 на вход блока 19 разделения каналов. Кроме того, ГЦП 1осту ает через синхроселектор 16 на вход синхрогенератора 17, где фор иируется сиг- а.т тактовой частоты последовательного
0 кода, синхро ный и си |фазный с ринимае- ГЦП. Этот сигнал через коммутатор 18 1одается на вход блока 19 разделения каналов и - через синхрогенератор 20 - на входы блока 19 разделения каналов. В син- хроге ераторе 20 формируются сигналы
. с тактовы.ми частотами 1ифро- сиг 1алов, снимаемых с выходов блока 19 разде, каналов. С выходов б. юка 19 1)азде. каналов цифровые сигналы свя- 3 через коммутаторы 22 ia входы
0 декодеров 23 связи соответствую- 1их 1риемных кана;1ов 21. На другие входы декоде()ов 23 через коммутаторы 22 соот- ветствую дих выходов блока 19 разделения кана.ов ноступают сигналы управления с тактовой частотой соответствующих циф5 |) связи. В каждом декодере 23 сигналов связи осуществляется декодирова- 1ие и 1ифроаналоговое преобразование ин- формацио ного сигнала совместно с сигналом до ускового контроля. Информацион- ые си налы в каждом 1риемном ка0 нале 21 через 1риемник 22 сигнала до уско- вого ко троля на соответствующую выход ую шину 25, а с выхода ика 24 си|-нала допускового контроля цифровой ., характеризующий работослог собность соответствующего канала связи (ло -ическая «1 - недо 1устимое ухудщение качества ри шмаемого сигнала связи, логический «О в нор.ме), подается
на соответствующий вход блока 26 .чокали- зации неисправностей. На выходах блока 26 локализации неиснравностей поочередно формируются цифровые сигналы включения (логическая «1) коммутаторов 22, 18, 14, 11,9, 5. При этом устанавливаются соответствующие соединения между входами блоков данной и выходами блоков параллельно включенной подсистем. Причем на приемной стороне соответствующие сигналы включения подаются непосредственно с выходов блока 26 локализации неисправностей на объединенные входы коммутаторов 22 приемных каналов 21, на вход коммутатора 18 и на вход коммутатора 14. Аналогичные сигналы с выходов блока 26 через нреобра- зователь 28 параллельного кода в последовательный передаются по линии 29 связи на передающую сторону, где после преобразования в преобразователе 12 последовательного кода в параллельный поступают на вход коммутатора 11, на вход коммута- тора 9 и на объединенные входы коммутаторов 5 передающих каналов 2. Кроме того, с выхода блока 26 локализации неисправностей на вход преобразователя 28 параллельного кода в последовательный подается сигнал тактовой частоты, необходимый дТ.ля управления его работой. При наличии соответствующего сигнала включения от блока 26 локализации неисправностей (логическая «1 на соответствующем выходе) возможна подача сигналов с выходов любого коммутатора последующего приемного и передающего полукомплектов системы через аналогичный коммутатор данного полукомплекта. Тем самым обеспечивается возможность поиска неисправности в данном полукомплекте подключением в различных точ- ках тракта информационных и управляющих сигналов последующего полукомплекта системы. При каждом таком подключении организуется составной тракт передачи, качество функционирования которого оценивается по результатам сквозного контроля каналов.
Блок 26 локализации неисправностей данного полукомплекта начинает процесс поиска при формировании сигнала аварии (логическая «1) приемником 24 сигналов допускового контроля по крайней .мере в одном приемном канале 21 формированием логической «1 на своем выходе. Этот сигнал поступает на блок 27 индикации, где индицируется режим локализации неисправностей в данном., полукомплекте. Индикация прекращается, т. е. восстанавливается логический «О на выходе блока 26 локализации неисправностей, при обнаружении и дешиф- рации неисправного блока; логическая «1 на выходе блока 26 обеспечивает включение, например, коммутаторов 22 (первое соединение). При отсутствии сигнала аварии от приемников 24 первое соединение отключается и включается коммутатор 18 (второе соединение) и т. д. вплоть до включения последнего, при котором формируется сигнал
аварии от приемников 24. После coio п. иж 26 локализации производит дешифрацию номера (шифра) отказанщ о блока и подает со CBoei o восьмого выхода соответствующий код на блок 27 индикации. Например, если при первом соединении форми|пется сигнал аварии одним или иеско. блоками 24 - отказали соответствующие декодеры 23 си1 пала связи, при EiTojioM соединении отказал блок 19 разделения CHiMiii.ion или синхрогенератор 20 и т, д.
При возникновении логической единицы на одном из входов блока 26 .юка. шзацни неисправностей перед началом лока.шзации неисправностей логическая «1 с шестого выхода блока 26 локализации неисправностей поступает на третий вход пос.медующего полукомплекта. Если последуюпип) полукомплект (подсистема) работоспособен и на соответствующих в|)1ходах приемников 24 допускового контроля сигнал аварии отсутствует, то сигнал на третьем входе б.-кжа 2(i этой подсистемы никакого действия не производит. В противном случае б.чок 2t) локализации неисправностей в носледуюнгем нолу- комплекте системы по сигналу на своем третьем входе формирует на своих выходах сигнал одновременного включения всех коммутаторов полукомплекта. При этом цифровые сигналы с выходов коммутаторов 5, 9, 11, 14, 18, 22 с.тедующего полукомплекта системы через соответствующие коммутаторы предыдущего полукомплекта системы поступают на входы соответствующих коммутаторов данного нолук()мп,1екта. Далее локализация неисправностей н данном полукомплекте производится так, как описано выще. Следует подчеркнуть, что логическая «1, сформированная на шестом вьз1Х()де б.чо- ка 26 локализации неиснравностей, сохраняется и после окончания поиска неисправностей в данном полукомплекте при наличии логической «1 на третьем входе блока 26 и при условии, что неисправность не устранена. Кроме того, если блок 26 локализации неисправностей подсистемы находится в режиме локализации неисправностей, .югиче- ская «1 подается с его седьмого выхода на второй вход блока 26 лока. |изации неисправностей предыдущего полукомплекта системы, запрещая как локализацию неисправности, так и формирование логической «1 на щестом выходе блока 26 лока.чизацпи неисправностей этой подсистемы. Таким образом, локализация неисправностей н данном полукомплекте системы осуществ.1яется при наличии по крайней мере одной работоспособной из идентичных подсистем приема- передачи.
Рассмотрим подробнее работу б.-кжа 2fj локализации неисправностей. На входь элемента ИЛП 59 ноступают цифровые сигналы характеризующие работоспособность соот,- ветствуюп их каналов связи. При поступлении логической «1 по крайней мере на
один из уксианны.х входов, на выходе э.че- мента ИЛИ 59 формируется логическая «1. Выход )1та ИЛИ 59 соединен с вторым входом (входом синхронизацни) D-триг- гера 42. На информационный второй вход Д-триггера 42 подается напряжение логической «1. Таким образом, в момент формирования логической «I на выходе элемента ИЛИ 59 логическая «I с входа D-тригге- ра 42 переписывается }ia его выход. В момент формирования логической «1 на выхо де D-триггера 42 информация записывается в первый регистр 36 н в далы1еЙ1ием используется для де1пифрапии вы1пед(пего из строя 6. 1ока. Ло1 ическая «1 с D-григгера 42 поступает на седьмой выход блока 26 лока. 1изапии неисправностей непосредственно, на пестой вьгход чере.з элемент ИЛИ 52 и улемепт И 48, а через элемент НН 60 на нервый вход первого счетчика 34 импульсов, раз)еп1ая его работу. Иа второй вход первого счетчика 34 импульсов через э.че- мент И 47 при отсутствии логической «I на вгором входе блока 26 локализации неисправностей, поступает пос-ледовательность импульсов с В1)1хода делителя 33 часготы (частота импульсов на выходе синхрогене- ратора 32 м(;жет составлять, например, порядка нескольких десятков килогерц). Коэффициент деления делителя 33 частоты выбирается таким, чтобы период следования / им11у.чьсов на его выходе был болыпе времени установления переходных процессов и вхождения в синхронизм трактов, образуемых между подсистемами передачи при замыкании любого из коммутаторов системы. При переключении первого счетчика 34 импульсов из состояния .логической «1 в состояние логическог о «О на нервом выходе ечетчика 34 импульсов фор.мпруется лог иче- ская «1, иоступающая па вx(JД второго дешифратора 40. На первом из выходов BTCJ- рО1Ч) дешифратора 40 формируется логическая «1. Логическая «1 с первого из выходов второю ден1ифратора 40 через элемент ИЛИ 53 поступает па объединенные входы коммутаторов 22 приемных каналов 21, гем самы.м. устанав,1ивая соответствующие соединения между данной и c(Jceднeй псхчсис- темами. Лошческая «1 с первого из выходов второго деижфратора 4() nocTyiiaei на вход первого дешифратора 39 и на вход / 5-григ1 ера 41. На / 5-григгера 41 формируется логическая «1, разрешающая прохождение на вход (вход синхронизации) регистра 37 через эле.мент И 45 сигнала с выхода делителя 33 частоты. После включения коммутат(;)ов 22 всех приемных каналов 2i осушеств.ляется сквозном контро, 1Ь кана.юв об|1азованного составного тракта, результаты которого с соответствующих выходов 11риемш1ков 24 донусковог о контроля поступают на входы блока 26 .локализации неиснравностей. По окончании интервала в)емени / контроля на ие|)вом из выходов счетчика 34 импу.льсов формируется
5
логический «О, на втором - логическая «1. При этом на первом из выходов второго дешифратора 40 формируется логический «О, на втором - логическая «I. Если при формировании логической «1 на втором из выходов второго дешифратора 40 на вход первого дешифратора 39 с выхода элемента ИЛИ 59 поступает логическая «1, т. е. в одном из каналов зарегистрирован отказ, то на одном или нескольких выходах первого
0 дешифратора 39 формируется логическая «1, которая записыается в регистр 37 (запись производится по поступлении переключения 01 с выхода делителя 33 частоты через э.лемент И 45 на вход регистра 37). Параллельная кодовая комбинация с выхода регистра 37, содержашая в одном или нескольких разрядах логическую «1, а в ос- т льных разрядах - логический «О, поступает на вход блока 27 индикации, где осу- шествляется индикация неисправных блокоа
0 В данном случае индицируется неисправность одного или нескольких декодеров 23 сигналов связи. Поскольку неисправность обнаружена, логическая «1 с выходов регистра 37 через элемент ИЛИ 50 поступает на вход первого элемента И 43, а также через
5 элемент ИЛИ 51 на вход D-триггера 42, устанавливая его и - через инвертор 60 - счетчик 34 импульсов в исходное состояние. Таким образом, соединения подсистем через коммутаторы 22 размыкаются. Если при формировании логической «I на втором из выходов второго дешифратора 40 на третий вход первого дешифратора 39 поступает от элемента ИЛИ «О, то во второй регистр 37 записывается нулевая комбинация. Это означает, что поиск неисправностей следует продолжить. Логическая «1 с второго из выходов второго дешифратора 40 (на первом выходе деп ифратора 40 при этом - логический «О) поступает на второй из входов первого дешифратора 39, а также через элемент ИЛИ 54 на вход коммутатора 8, устанавливая тем самым соответствующее соединение между полукомплектами. Далее осу- П1еств.ляется сквозной контроль каналов составного тракта, результаты которого с соответствующих выходов приемников 24 сигналов допускового контроля поступают
5 на первые входы блока 26 локализации неисправностей. По окончании интервала Т контроля на первом выходе счетчика 34 импульсов формируется логическая «1. При этом на втором из выходов второго дешифратора формируется логический «О, на третьем - логическая «1. Если при формировании логической «1 на третьем выходе второго дешифратора 40 на третий вход первого деп1ифратора 39 от элемента ИЛИ 59 поступает логическая «I, то это означает,
е что неисправность возникла либо в блоке 19 разделения каналов, либо в синхрогенера- торе 20. При этом на одном из выходов первого де1пифратора 39 формируется логическая «1. колорая записывается в регистр 37.
0
5
0
0
Пара плельная кодовая комбинация с выхода регистра 37 поступает на вход блока 27 индикации, где осуществляется индикация неисправных блоков. Логическая «1 с выхода регистра 37 через элемент ИЛИ 50 поступает на первый вход элемента И 43, а также на второй вход D-триггера 42 (через элемент ИЛИ 51), устанавливая его и первый счетчик 34 импульсов в исходное состояние и запрещая их работу. Таким образом, соединения через коммутатор 8 между данной и соседней подсистемами размыкаются. Если при формировании логической «1 на третьем выходе второго дешифратора 40 на третий вход первого дешифратора 39 от э,Л емента ИЛИ 59 поступает логический «О, то в регистр 37 записывается нулевая комбинация. Это означает, что поиск неисправностей следует продолжить, поэтому поочередно включаются коммутаторы 4, И, 9, 5 и устанавливаются соответствующие
10
15
ды сигналов от соседних полукомплектов системы.
При поступлении логической «1 на второй вход блока 26 локализации неисправностей она инвертируется в логический «О в инверторе 31 и поступает на входы элементов И 45, 47, 48. Таким образом, запрещается формирование логической «1 на шестом выходе блока 26 локализации неисправностей, а также поступление сигнала с выхода делителя 33 частоты на входы счетчика 34 импульсов и регистра 37. Следовательно, до тех пор, пока на втором входе блока 26 локализации неисправностей остается логическая «1, запрещается 1окализация неисправности в данном полукомплекте. После локализации неисправиостей, но до их устранения с соответствующих выходов одного или нескольких приемников 24 сигналов допускового контроля на входы блока 26 локализации неисправностей поступают цифсоедннения между данной и соседней под- 20 ровые сигналы с уровнем логической системами. В каждом случае производитсяНа выходе элемента ИЛИ 59 формируется
логическая «1, поступающая на вход элемента И 44. В этом случае при поступлении логической «1 на третий вход блока 26 локализации неисправностей на выходе элемента И 44 формируется логическая «1, поступающая на шестой выход блока 26 локализации неисправностей через элемент ИЛИ 52 и элемент И 48 (при логическом «О на втором входе блока 26 локализации неисправностей), а также на выходы блока 26 локализации неисправностей через элементы ИЛИ 53-58. Так как блок 26 локализации неисправностей в основном находится в статическом состоянии (работает только при возникновении отказов, что является достаточно редким событием), в нем предусмотрена дополнительная защита от наводок и помех во время нормальной работы. В результате воздействия наводки или помехи возможно переключение только Dанализ результатов сквозного контроля составных трактов. После выявления неисправного блока соединение между подсистемами, образующее составной тракт, размыкается и в блоке 27 индикации производится включение соответствующих элементов индикации. Индикация производится до тех пор, пока сохраняется неудовлетворительный результат сквозного контроля данного полукомплекта подсистемы.
При восстановлении работоспособности подсистемы возврат блока 26 локализации неисправностей в исходное состояние происходит следующим образом.
После замены неисправного блока (блоков) с приемников 24 сигналов допускового контроля на первый вход блока 26 локализации неисправностей поступают цифровые сигналы с уровнем логического «О. На выходе элемента ИЛИ 59 формируется логический «О, который поступает на вход счет25
30
35
логическая «1, поступающая на вход элемента И 44. В этом случае при поступлении логической «1 на третий вход блока 26 локализации неисправностей на выходе элемента И 44 формируется логическая «1, поступающая на шестой выход блока 26 локализации неисправностей через элемент ИЛИ 52 и элемент И 48 (при логическом «О на втором входе блока 26 локализации неисправностей), а также на выходы блока 26 локализации неисправностей через элементы ИЛИ 53-58. Так как блок 26 локализации неисправностей в основном находится в статическом состоянии (работает только при возникновении отказов, что является достаточно редким событием), в нем предусмотрена дополнительная защита от наводок и помех во время нормальной работы. В результате воздействия наводки или помехи возможно переключение только Dтриггера 42, остальные элементы с памятью
чика 35 импульсов через инвертор 61, эле- 40 находятся в устойчивом состоянии. При пе- мент И 43, инвертор 62. Таким образом реключении D-триггера 42 на его выходе разрешается работа счетчика 35 импульсов. Через L периодов импульсной последовательности, поступающей с выхода делителя частоты 33 на вход счетчика 35 импульсов, на его выходе формируется логическая «1. Логическая «1 с выхода счетчика 35 импульсов поступает на вход регистра 37, устанавливая нулевую двоичную комбинацию
45
на его выходе. На выходе элемента ИЛИ 50 формируется логический «О, который поступает на вход инвертора 62 через элемент И 43. На выходе инвертора 62 формируется логическая «1, которая поступает на вход счетчика 35 импульсов, устанавливая его в исходное положение и запрещая работу.
формируется логическая «1, которая поступает на вход регистра 38. Регистр 38 используется как элемент задержки, на его вход синхронизации поступает последовательность импульсов с выхода синхрогене- ратора 32. Через определенный промежуток времени на выходе регистра 38 формируется логическая «1, поступающая на вход элемента И 46. Так как переключение О-тригге- CQ ра 42 произощло в результате внешнего воздействия, в момент формирования на его выходе логической «1 в регистр 36 запишется нулевая комбинация, которая через элемент ИЛИ 49 поступает на вход инвертора 30. На выходе инвертора 30 формируетТаким образом, блок 26 локализации неис- 55 - логическая «1, которая через элемент правностей возвращается в исходное поло-И 46 и элемент ИЛИ 51 поступает на вход
жение.D-триггера 42, устанавливая сигнал на его
Рассмотрим подробнее работу блока 26выходе в состояние логического «О. Таким
при поступлении на его второй и третий вхо-образом, блок 26 локализации неисправное0
5
ды сигналов от соседних полукомплектов системы.
При поступлении логической «1 на второй вход блока 26 локализации неисправностей она инвертируется в логический «О в инверторе 31 и поступает на входы элементов И 45, 47, 48. Таким образом, запрещается формирование логической «1 на шестом выходе блока 26 локализации неисправностей, а также поступление сигнала с выхода делителя 33 частоты на входы счетчика 34 импульсов и регистра 37. Следовательно, до тех пор, пока на втором входе блока 26 локализации неисправностей остается логическая «1, запрещается 1окализация неисправности в данном полукомплекте. После локализации неисправиостей, но до их устранения с соответствующих выходов одного или нескольких приемников 24 сигналов допускового контроля на входы блока 26 локализации неисправностей поступают циф0 ровые сигналы с уровнем логической На выходе элемента ИЛИ 59 формируется
0 ровые сигналы с уровнем логической На выходе элемента ИЛИ 59 формируется
5
0
5
логическая «1, поступающая на вход элемента И 44. В этом случае при поступлении логической «1 на третий вход блока 26 локализации неисправностей на выходе элемента И 44 формируется логическая «1, поступающая на шестой выход блока 26 локализации неисправностей через элемент ИЛИ 52 и элемент И 48 (при логическом «О на втором входе блока 26 локализации неисправностей), а также на выходы блока 26 локализации неисправностей через элементы ИЛИ 53-58. Так как блок 26 локализации неисправностей в основном находится в статическом состоянии (работает только при возникновении отказов, что является достаточно редким событием), в нем предусмотрена дополнительная защита от наводок и помех во время нормальной работы. В результате воздействия наводки или помехи возможно переключение только Dтриггера 42, остальные элементы с памятью
40 находятся в устойчивом состоянии. При пе- реключении D-триггера 42 на его выходе
45
формируется логическая «1, которая поступает на вход регистра 38. Регистр 38 используется как элемент задержки, на его вход синхронизации поступает последовательность импульсов с выхода синхрогене- ратора 32. Через определенный промежуток времени на выходе регистра 38 формируется логическая «1, поступающая на вход элемента И 46. Так как переключение О-тригге- CQ ра 42 произощло в результате внешнего воздействия, в момент формирования на его выходе логической «1 в регистр 36 запишется нулевая комбинация, которая через элемент ИЛИ 49 поступает на вход инвертора 30. На выходе инвертора 30 формируеттеи возвращается в исходное положение. Регистр 38 сдвига необходим для исключения Эффекта так называемых «состязаний.
Формула изобретения
. Система нередачи и приема цифровой информации, содержащая в каждом передающем пол уко.мплекте блок уплотнения каналов, первый и второй синхрогенераторы, передающие каналы, содержащие передатчики, выход которого соединен с входом кодера, управляющий вход которого соединен с соответствующим выходом первого синхро- генератора, выход второго синхрогенератора соединен с входом синхронизации блока уплотнения каналов, входы передатчиков передающих каналов являются входами системы, в каждом приемном полукомплекте первый коммутатор, выход которого соединен с входом приемника, первый управляющий вход - с первым выходом блока локализации неисправностей, выход приемника соединен с первым входом второго коммутатора и --- через последовательно соединенные синхроселектор и первый синхроге- нератор - с первым управляющим входом второго коммутатора, второй управляющий вход которого соединен с вторым выходом блока локализации неисправностей, первый и второй выходы второго коммутатора соединены с соответствующими входами блока разделения каналов, второй выход второго коммутатора соединен с управляющим входом второго синхрогенератора, выходы которого соединены с соответствующими вторыми управляющими входа.ми блока разделения каналов, приемные каналы, каждый из которых содержит коммутатор, тервый и второй выходы которого соединены с соответствующими входами декодера, выход которого соединен с входом приемника, выход которого соединен с соответствующим первым входом блока локализации неисправностей, третьи выходы которого соединены с соответствующими входами блока индикации, первые и вторые выходы блока разделения каналов соединены с соответствующими первыми и вторыми входами коммутаторов соответствующих приемных каналов, унравляющие входы которых соединены с четвертым выходом блока локализации неисправностей, информационные выходы приемников приемных каналов являются информационными выходами системы, от- личающаяся тем, что, с целью повышения точности контроля и надежности многоканальных систем, работающих по принципу симплексной связи, в каждом передающем полукомплекте в нее введены первый и второй коммутаторы, преобразователь последовательного кода в параллельный, в каждом передающем канале коммутаторы, первый и второй в.ходы которых соединены с соответствующими выходами коде()а, первый управляющий вход соединен с первым вы0
5
0
5
0
5
0
5
0
5
ходо.м преобразователя последовательного кода в параллельный, второй и третий выходы которого соединены с управляющими входами первого и второго коммутаторов, выходы блока уплотнения каналов соединены с входами нервого ком.мутатора, выходы которого соединены с входами передатчика, выход которого соединен с входом второго ком.мутатора, второй и третий управляющие входы коммутатора каждого передающего канала каждого передающего полукомплекта объединены с соответствующими входами блока уплотнения каналов каждого последующего передающего полукомплекта и подключены к соответствующим первым и вторым выходам коммутатора соответствующего передающего канала последующего передающего полукомплекта, второй выход коммутатора первого передающего канала соединен с управляющим входом второго синхрогенератора, второй и третий управляющие входы первого коммутатора каждого передающего полукомплекта соединены с выходами первого коммутатора последующего передающего полукомплекта, выход второго коммутатора каждого передающего полукомплекта соединен с вторым входом второго коммутатора предыдущего передающего полукомплекта и является выходом передающего полукомплекта, вход преобразователя последовательного кода в параллельный каждого передающего полукомплекта является управляющим входом передающего полукомплекта, в каждом приемном полукомплекте введен преобразователь параллельного кода в последовательный, входы которого соединены с соответствующими пятыми выходами блока локализации неисправностей, выход является управляющим выходом приемного полукомплекта, второй вход первого коммутатора, третий и четвертый входы второго коммутатора соединены соответственно с выходом первого коммутатора и выходами второго коммутатора последующего приемного полукомплекта, второй и третий входы коммутатора каждого приемного канала соединены с выходами ком.мутатора соответствующего приемного канала последующего приемного полукомплекта, вход первого коммутатора является входом приемного полукомплекта, второй вход и щестой выход блока локализации неисправностей каждого приемного полукомплекта соединены соответственно с седьмым выходом и третьим входом блока локализации неисправностей последующего при- е.много полукомплекта, седьмой выход и третий вход блока локализации неисправностей каждого приемного полукомплекта соединены соответственно с вторым входом и ще- стым выходом блока локализации неисправностей предыдущего приемного полукомплекта.
2. Система передачи и приема цифровой информации по п. 1, отличающаяся тем, что блок локализации неисправностей содержит
элементы И, ИЛИ, инверторы, регистры, счетчики, дешифраторы, синхрогенератор, D-триггер, / 5-триггер, входы первого элемента ИЛИ объединены с соответствующими первыми входами первого регистра и являются первыми входами блока, входы второго элемента ИЛИ объединены с соответствующими первыми входами первого дещифра- тора и подключены к соответствующим выходам первого регистра, второй вход первого дешифратора объединен с входом первого инвертора и первыми входами D-триггера и первого элемента И и подключен к выходу первого элемента ИЛИ, выход второго элемента ИЛИ через второй инвертор подключен R первому входу второго элемента И, выход которого соединен с первым входом третьего элемента ИЛИ, выход которого соединен с вторым входом D-триггера, выход которого соединен с первыми входами четвертого элемента ИЛИ и второго регистра, вторым входом первого регистра и через третий инвертор подключен к первым входам первого счетчика и / 5-триггера, выход которого соединен с первым входом третьего элемента И, выход которого соединен с первым входом третьего регистра, выходы которого через пятый элемент ИЛИ подключены к второму входу третьего элемента ИЛИ и первому входу четвертого элемента И, второй вход которого соединен с выходом первого инвертора, выход через четвертый инвертор соединен с первым входом второго счетчика, второй вход которого объединен с вторым входом третьего элемента И и первым входом пятого элемента И и подключен к выходу делителя частоты, выход соединен с вторым входом третьего регистра, третьи
0
входы которого подключены к соответствующим выходам первого дещифратора, третьи входы которого объединены с первыми входами соответствующих шестого, седьмого, восьмого, девятого, десятого и одиннадцатого элементов ИЛИ и подключены к соответствующим выходам второго дешифратора, первый из выходов второго де1пифратора соединен с вторым входом / 5-триггера, выход синхрогенератора соединен с входом делителя частоты и вторым входом второго регистра, выход которого соединен с вторым входом второго элемента И, вход пятого инвертора является вторым входом блока, выход соединен с первым входом niecToro элег мента И, вторым входом пятого элемента И и третьим входом третьего элемента И, второй вход первого элемента И является третьим входом блока, выход соединен с вторыми входами четвертого, шестого, седьмого, восьмого, девятого, десятого и одиннадцатого
0 элементов ИЛИ, выход четвертого элемента ИЛИ соединен с вторым входом шестого элемента И, выход пятого элемента И соединен с вторым входом первого счетчика, выходы которого соединены с соответствующими входами второго дешифратора, выходы восьмого и седьмого элементов ИЛИ являются соответственно первым и вторым выходами блока, выходы третьего регистра являются третьими выходами блока, выход шестого элемента ИЛИ является четвертым
Q выходом блока, выход синхрогенератора и выходы девятого, десятого и одиннадцатого элементов ИЛИ являются пятыми выходами блока, выходы шестого элемента И и D-триггера являются соответственно njec- тым и седьмым выходами блока.
5
название | год | авторы | номер документа |
---|---|---|---|
Система передачи и приема цифровой информации | 1988 |
|
SU1559361A1 |
Устройство для приема и передачи цифровой информации | 1986 |
|
SU1309069A1 |
Устройство цифровой передачи и приема телевизионного сигнала | 1985 |
|
SU1309327A1 |
Устройство для сбора,кодирования,передачи и приема информации с исправлением ошибок | 1980 |
|
SU960898A1 |
Устройство для контроля дискретного канала | 1984 |
|
SU1298930A1 |
Устройство для контроля канала передачи данных | 1990 |
|
SU1732479A1 |
Устройство для передачи и приема информации | 1980 |
|
SU875429A1 |
Устройство для контроля неисправностей в цифровой системе связи | 1983 |
|
SU1104574A1 |
Устройство для контроля и диагностики логических узлов | 1980 |
|
SU960825A1 |
Устройство для телеконтроля промежуточных станций системы связи | 1988 |
|
SU1525922A1 |
Изобретение относится к цифровым системам связи и может быть использовано в многоканальных системах передачи. Цель изобретения - повышение точности контроля и надежности многоканальных систем, работающих по принципу симплексной связи. Система работает следующим образом. Блок локализации неисправностей осуществляет управление коммутаторами каждого приемопередающего полукомплекта. При наличии сигнала неисправности на выходе приемника приемных каналов блок локализации неисправностей организует составной тракт передачи и приема. Б ЛОК индикации индицирует расположение вышедших из строя блоков системы вплоть до замены отказавп1его блока. При наличии соответствую цего сиг- Нала включения от блока локализации неисправностей возможна подача сигналов с выходов любого коммутатора системы через аналогичный коммутатор данного приемопередающего полукомплекта. При использовании данной системы передачи и приема цифровой информации реализуется автоматическая локализация неисправностей на основе сквозного контроля и формирование составного тракта, что повышает точность контроля и надежность системы, организованной по принципу симплексной связи. 1 3. п. ф-лы, 3 ил. (Л
„ /г ( г -/у ffa no cucmfr e
фиг 1
От (t- 2J Ot noffcucmfMbi
,, От (i Z)-au noffcucmeHk/
2
„ От S/ia/ta Z6
(i-ll- и поУсистемь/
От flic/fa 26 (i t/ и rto3ci/c
f77e/ b/
. 3
подсистеме
/( KfiMti/ 26
(i t}-otneicueine- a -11 oil аЫсиС кнч вн 22
Т,
27
Устройство для контроля неисправностей в цифровой системе связи | 1983 |
|
SU1104574A1 |
Топка с несколькими решетками для твердого топлива | 1918 |
|
SU8A1 |
Устройство для приема и передачи цифровой информации | 1986 |
|
SU1309069A1 |
Топка с несколькими решетками для твердого топлива | 1918 |
|
SU8A1 |
Авторы
Даты
1988-04-30—Публикация
1986-11-17—Подача