СП
4
00
Изобретение относится к радиотехике, в частности к устройствам переачи данных, и может быть использоано в приемных блоках систем обмена информацией для повышения помехоустойчивости.
Цель изобретения - повышение помехоустойчивости цифрового фильтра двочного сигнала.
На чертеже приведена структурная электрическая схема цифрового фильтра воичного сигнала.
Цифровой фильтр двоичного сигнала содержит элемент ИЛИ-НЕ 1, элемент ЛИ 2, реверсивный счетчик 3, первый элемент И 4, инвертор 5, второй элемент И 6 и КЗ-триггер 7.
Цифровой фильтр двоичного сигнала работает следующим образом.
В исходном состоянии при отсутствии- входного сигнала на выходе элемента ШМ-НЕ 1 присутствует высокий потенциал, который через элемент ИЛИ 2 воздействует на вход переноса реверсивного счетчика 3, запрещая его работу в режиме счета. На тактовый вход еверсивного счетчика 3 поступают тактовые импульсы, на выходах разряов счетчика присутствует высокий По- тенциал, на выходе первого элемента и 4 - низкий потенциал, на выходе инвертора 5 - низкий потенциал, на выхо де второго элемента И 6 - низкий потенциал, RS-трнггер 7 находится в нулевом состоянии, на его выходе - низкий потенциал.
При появлении на входе цифрового фильтра двоичного сигнала потенциала логической единицы на выходе элемента ИЛИ-НЕ 1 возникает низкий потенциал, который через элемент ИЛИ 2 поступает на вход переноса реверсивного счетчика 3, разрешая его работу в режиме счета, в данном случае - в режиме сложения тактовых импульсов, По первому тактовому импульсу в режиме ,. сложения на всех выходах реверсивного счетчика 3 устанавливается низкий потенциал и далее происходит накопление числа тактовых . импульсов до значения, когда младшие п разрядов реверсивного счетчика 3 установятся в состояние высокого потенциала. Наличие сигна-ча логической единицы на входе цифрового фильтра двоичного сигнала и высс)ко1 о потенциала на п разрядах реверсивного счетчика 3 приводит к появлению высокого потенциала
5
0
0
5
0
5
0
5
на S-входе триггера 7, который переключается в единичное состояние, передавая на выход цифрового фильтра двоичного сигнала значение логической единицы. Приход помехи или пачки помех типа Пропадание импульса в этот момент приводит лишь к временному изменению комбинации на п вь1хо- дах реверсивного счетчика 3, а выходной сигнал остается без изменения. Наличие сигнала логической единицы на входе цифрового фильтра двоичного сигнала и высокого потенциала на п разрядах реверсивного счетчика 3 водит к появлению высокого потенциала на выходах первого 4 и второго 6 элементов И, элемента ИЛИ 2, на входе переноса реверсивного счетчика 3, что блокирует счет тактовых импульсов в направлении сложения.
Если потенциал сигнала на входе цифрового Фильтра двоичного сигнала меняется от логической единицы к ло- .гическому нулю, реверсивный счетчик 3 переводится в режим вычитания, а на выходе первого элемента И 4 возникает низкий потенциал, снимаюишй блокировку счета тактовых импульсов реверсивным счетчиком 3. В режиме вычитания тактовых импульсов реверсивный счетчик 3 досчитает до положения, в котором все разряды оказываются в состоянии логического нуля и по следующему тактовому импульсу все разряды реверсивного счетчика 3 оказываются в состоянии лог ической единицы. Появление логической единицы на выходе (iH-l)-ro разряда реверсивного счетчика 3 переключает нулевое состояние КЗ-триггера 7,
На первом входе элемента ИЛИ-НЕ ) появляется низкий потенциал, а на его выходе - высокий потенциал, который через элемент ИЛИ 2 воздействует на вход переноса реверсивного счетчика 3, блокируя счет тактовых импульсов в режиме вычитания. При появл - нии на входе цифрового фильтра двоичного сигнала вновь потенциала логической единицы работа его повто-- ряется,
Цифровой фильтр двоичного сигнала не пропускает на выход одиночные помехи длительностью менее At ( , где zJt - период следования тактовых импульсов, п - число двоичных разря- дов реверсивного счетчика 3, а также пакеты кратковременных помех типа
Ложный импульс или Пропадание импульса, суммарная длительность которых на любом интервале длительностью 1 ( Г - длительность элементарной посылки (бита) двоичного сигнала) не превышает той же величины.
Формула изобретения
Цифровой фильтр двоичного сигнала, содержащий реверсивный счетчик, выход i-ro разряда которого, где i 1, 2,...п, соединен с i-м входом первого элемента И, (п+1)-й вход которого соединен с входом управления направлением счета реверсивного счетчика и является входом цифрового фильтра двоичного сигнала, тактовым входо м которого является тактовый вход реверсивного счетчика, и инвертор, выход кото рого соединен через последовательно
0
5
0
включенные второй элемент И и элемент ИГП с входом переноса реверсивного счетчика, отличающийся тем, что, с целью повышения помехоустойчивости, введены элемент ИЛИ-НЕ и RS-триггер, вход установки в единицу которого соединен с выходом второго элемента И, выход RS-триггера является выходом цифрового фильтра двоичного сигнала, а вход установки в ноль RS-триггера соединен с выходом (п+)-го разряда реверсивного счет- чика и входом инвертора, выход которого соединен с перрым входом элемеи- та ИЛИ-НЕ, второй вход которого соединен с входом управления направления счета реверсивного счетчика, выход элемента ИЛИ-НЕ соединен с вторым входом элемента ИЛИ, а выход первого элемента И соединен с вторым входом второго элемента И,
название | год | авторы | номер документа |
---|---|---|---|
Цифровой фильтр | 1987 |
|
SU1490705A1 |
Цифровой асинхронный регенератор дискретных сигналов | 1990 |
|
SU1788582A1 |
Цифровой фильтр двоичного сигнала | 1980 |
|
SU930590A1 |
УСТРОЙСТВО СИНХРОНИЗАЦИИ | 2000 |
|
RU2167493C1 |
Устройство с регулируемым коэффициентом усиления | 1987 |
|
SU1580529A1 |
Устройство для выделения маркера кадровой синхронизации | 1983 |
|
SU1095434A1 |
Цифровое фазосдвигающее устройство | 1988 |
|
SU1531202A1 |
Устройство для преобразования кодов | 1977 |
|
SU744544A1 |
ЖДУЩИЙ ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ | 1993 |
|
RU2047939C1 |
Входное устройство для электронных часов | 1990 |
|
SU1774471A1 |
Цифровой фильтр двоичного сигнала | 1980 |
|
SU930590A1 |
Авторы
Даты
1988-08-07—Публикация
1986-10-08—Подача