1
Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах, в многомашинных вычислительных системах, в локальных сетях обмена данными и в системах обмена данными между ЭВМ и абонентами.
Целью изобретения является повышение быстродействия устройства.
На чертеже представлена блок-схема предлагаемого устройства.
Устройство содержит блок ,1 элементов И-ИЛИ, информационный регистр 2, элементы И 3-5, блок 6 элементов И, элемент ИЛИ-НЕ 7, элемент 8 задержки в каждом из М каналов 9, входы 10-13 и выходы 14,
Сущность работы утройства состоит в том, что каждая К-я ЭВМ может записывать информацию в любой свободный регистр. Записанная информация непрерывно циркулирует в регистрах 2, причем при наличии 1 в К-м разряде регистра 2 осуществляется считывание информации К-й ЭВМ.
.Функционирование устройства осуществляется в результате поступления циклической последовательности из трех синхроимпульсов, осуществляющих: СИ 1 - запись и считывание информации; СИ 2 - перепись информации из i-ro регистра в (1+)-й, а из М-го регистра - в первый; СИ 3 - стирание информации в тех регистрах, где все М адресных разрядов установлены в состояние
С/)
О,
4 Oi
Од
со ел
Поскольку запись информации осуществляется только при условии нахождения всех М адресных разрядов в состоянии О, то принципиально невозможно считывание и запись информации в любом из каналов устройства одновременно.
Устройство работает следующим образом.
1462335
В исходном состоянии регистры 2 всех каналов установлены в состояние 0, На выходах элементов ИЛИ-НЕ 7 сформированы раэрешающие потенциалы, При подаче., тактового импульса на вход 10 он через открытые элементы И 3 подается на вторые тактовые входы бло- KCtB элементов И-НЕ 1, осуществляя занала (1 1, М) являются входом и выходом устройства для подключения со- ответсвенно к информационным выходу и входу i-й ЭВМ, первый и второй тактовые входы i-ro канала являются соответственно первым и вторым тактовыми входами устройства, второй информационный вхсд i-ro канала соедипись информации от каждой ЭВМ и соот- ю вторым информационным выходом
(i-1)-го канала, второй информационве|тствующие регистры 2, Поступающие с4 входа 11 устройства такто- в4е импульсы подаются на первые тактовые входы блоков элементов 1, осуществляя перепись информации из i-ro регистра в (Ч+О-й, а из М-го регистра - в первый. Поступающие далее с входа 10 последующие тактовые импульсы, п|5ойдя элементы. И 3 и 4, раз- м(ещающие или запрещающие запись - И съем информации, осуществляют (или не осуществляют).запись информации из К-й ЭВМ в любой свободный регистр или считывание, если в К-м регистре записан код I и номер регистра совпадает с номером ЭВМ, причём при считывании информации в адресной части соответствующего регистный вход первого канала соединен с вторым инфо рмационным выходом М-го канала, при этом каждый канал содер Е жит блок элементов И-ИЛИ, блок элементов И, информационный регистр, два элемента И, причем первый и второй информационные входы блока элементов И-ИЛИ являются соответственно
2p первым и вторым информационными входами канала, информационный выход блока элементов И является первым информационным выходом канала, адресные и информационные разрядные выхо25 ды информационного регистра образуют второй информационный выход канала, первый вход первого элемента И соединен с первым входом второго элемента И и является первым тактовым вхо35
40
ра 2 осуществляется обнуление разря- Q дом канала, первый тактовый вход бло- да, ..соответствующего номеру адресата, путем задержки импульса с выхода элемента И 4 элементом 8 задержки,
Как и в устройстве-прототипе перепись информации из регистра в регистр О1существляется парафазным колом, При з аписи информации обычным кодом ис- Пользуют ся тактовые импульсы, посту- пакхцие с входа 12, которые подаются на первые входы элементов И 5, на вторые входы которых подаются разрешающие потенциалы с выходов соответствующих элементов ИЛИ-НЕ 7, если информация передана всем адресатам, 1Гактовые импульсы, пройдя элементы И 3, подаются на входы установки в нулевое состояние разрядов соответству- регистра. При записи информации парафазным кодом, как в у стройст- :ае-прототипе, тактовые импульсы, пос- гупающие со входа 12, не используются, а элемент И 5 оказывается ным.
50
ка элементов И-ИЛИ является вторым тактовым входом канала, при этом выход второго элемента И соединен с тактовым входом блока элементов И, информационные входы которых соединены с информационными разрядными выходами информационного регистра, информационные входы которого соединены с информационными выходами блока элементов И-ИЛИ, отличающееся тем, что, с целью повышения быстродействия устройства, в каждый канал введены третий элемент И, элемент ИЛИ-НЕ и элемент задержки, причем тре- тий тактовый вход i-ro канала является третьим тактовым входом устройства, при этом в каждом канале первый вход третьего элемента И является третьим тактовым входом канала, выход третьего элемента И соединен с установочным входом информационного регистра, адресные разрядные .выходы которого соединены с входами элемента ИЛИ-НЕ, выход которого соединен с вторым входом третьего элемента И и с вторым входом первого элемента И, выход которого соединен с вторым тактовым входом блока элементов И-ИЛИ, i-й адресный разрядный выход информационноФормула изобретения
Устройство для обмена информацией, содержащее М каналов, причем первые информационные вход и выход i-ro канала (1 1, М) являются входом и выходом устройства для подключения со- ответсвенно к информационным выходу и входу i-й ЭВМ, первый и второй тактовые входы i-ro канала являются соответственно первым и вторым тактовыми входами устройства, второй информационный вхсд i-ro канала соединый вход первого канала соединен с вторым инфо рмационным выходом М-го канала, при этом каждый канал содержит блок элементов И-ИЛИ, блок элементов И, информационный регистр, два элемента И, причем первый и второй информационные входы блока элементов И-ИЛИ являются соответственно
первым и вторым информационными входами канала, информационный выход блока элементов И является первым информационным выходом канала, адресные и информационные разрядные выходы информационного регистра образуют второй информационный выход канала, первый вход первого элемента И соединен с первым входом второго элемента И и является первым тактовым вхо5
0
Q дом канала, первый тактовый вход бло-
0
5
ка элементов И-ИЛИ является вторым тактовым входом канала, при этом выход второго элемента И соединен с тактовым входом блока элементов И, информационные входы которых соединены с информационными разрядными выходами информационного регистра, информационные входы которого соединены с информационными выходами блока элементов И-ИЛИ, отличающееся тем, что, с целью повышения быстродействия устройства, в каждый канал введены третий элемент И, элемент ИЛИ-НЕ и элемент задержки, причем тре- тий тактовый вход i-ro канала является третьим тактовым входом устройства, при этом в каждом канале первый вход третьего элемента И является третьим тактовым входом канала, выход третьего элемента И соединен с установочным входом информационного регистра, адресные разрядные .выходы которого соединены с входами элемента ИЛИ-НЕ, выход которого соединен с вторым входом третьего элемента И и с вторым входом первого элемента И, выход которого соединен с вторым тактовым входом блока элементов И-ИЛИ, i-й адресный разрядный выход информационно51462335
го регистра соединен с вторым входом выход которого соединен с i-ым уста- второго элемента И, выход которогоновочным разрядным входом информацисоединен с входом элемента задержки,онного регистра.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для обмена информацией | 1991 |
|
SU1807494A1 |
Устройство для отладки программ | 1986 |
|
SU1383372A1 |
Устройство для связи процессоров | 1984 |
|
SU1193682A1 |
Преобразователь двоично-десятичного кода в двоичный | 1981 |
|
SU1013942A1 |
Устройство для контроля цифровых узлов | 1990 |
|
SU1756894A1 |
Устройство для формирования порядковых статистик | 1991 |
|
SU1833896A1 |
Резервированная система | 1982 |
|
SU1089771A1 |
Вычислительное устройство для ранговой фильтрации | 1989 |
|
SU1656554A1 |
Устройство для отладки программ | 1984 |
|
SU1213482A1 |
Устройство для обмена информацией | 1986 |
|
SU1328822A1 |
Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах, в многомашинных вычислительных системах, в локальных сетях обмена данными и в системах обмена данными между ЭВМ и абонентами. Целью изобретения является повышение быстродействия. Устройство состоит из М каналов, каждый из которых содержит блок элементов И-ИЛИ, блок элементов И, информационный регистр, три элемента И, элемент ИЛИ-НЕ, элемент задержки . 1 ил,
Устройство для обмена информацией | 1983 |
|
SU1118997A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Устройство для обмена информацией | 1986 |
|
SU1328822A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1989-02-28—Публикация
1987-08-10—Подача