Ревирсивный счетчик Советский патент 1989 года по МПК H03K23/56 

Описание патента на изобретение SU1525910A1

-

ft

1

ные шины 9.1, 9.2 заема, триггеры | 10.1.1 - 10.1.3, 10.2.1 - 10.2.3, элементы ИЛИ 11.1.1 - 11.1.3, 11.2.1- 11.2.3, элементы И 1б.1, 16.2, 17.1, 17.2, 23.1.1, 23.1.2, 12.1-12.3, 13.1-13.3, 26.2.1, 26.2.2, счетные входы I t, входы 15 управления, дополнительные шины 21, 22, шины 23.1, 23.2, .1, 2 t.2 управления, входные

шины 27.1, 27.2 переноса, входные шины 28.1, 28.2 заема. Реверсивный счетчик имеет расширенные функциональные возможности за счет того, что реализует одновременно реверсивный счет в кодах Грея и двоичном, а также режимы автономной работы двух двоичных реверсивных счетчиков и одного с удвоенной разрядностью. 1 ил.

Похожие патенты SU1525910A1

название год авторы номер документа
Устройство для распределения импульсов 1989
  • Виноградов Виктор Николаевич
  • Галкин Александр Сергеевич
  • Климентьев Александр Альбертович
  • Чумаков Юрий Михайлович
SU1615870A1
Устройство приоритетного доступа к магистрали 1990
  • Сидоренко Николай Федорович
  • Тимонькин Григорий Николаевич
  • Остроумов Борис Владимирович
  • Ткаченко Сергей Николаевич
  • Харченко Вячеслав Сергеевич
SU1839249A1
МОДУЛЬ МАТРИЧНОГО КОММУТАТОРА 1996
  • Зотов И.В.
  • Колосков В.А.
  • Титов В.С.
RU2116664C1
Счетчик с накоплением 1985
  • Пархоменко Анатолий Никифорович
  • Голубцов Виктор Васильевич
  • Ершова Елена Григорьевна
  • Воинов Игорь Олегович
SU1269254A1
Двухканальная резервированная вычислительная система 1989
  • Подзолов Герман Константинович
  • Хлебников Николай Иванович
  • Миневич Елена Ефимовна
  • Файвинов Андрей Анатольевич
  • Тимонькин Григорий Николаевич
  • Ткаченко Сергей Николаевич
  • Харченко Вячеслав Сергеевич
  • Дмитров Дмитрий Владимирович
SU1734251A1
Устройство для вычисления ранга модулярного числа 2021
  • Кучуков Виктор Андреевич
  • Бабенко Михаил Григорьевич
  • Кучеров Николай Николаевич
RU2780400C1
Реверсивный двоичный счетчик 1991
  • Дудченко Николай Викторович
SU1811004A1
ПРОЦЕССОР БЫСТРОГО ПРЕОБРАЗОВАНИЯ СИГНАЛОВ ПО УОЛШУ С УПОРЯДОЧЕНИЕМ ПО АДАМАРУ 1991
  • Байда Н.К.
  • Середа В.Н.
  • Воробьев К.Ю.
  • Тимонькин Г.Н.
  • Харченко В.С.
  • Ткаченко С.Н.
RU2025772C1
Генератор возвратных последовательностей @ -го порядка 1986
  • Ткаченко Александр Васильевич
  • Дудкин Владислав Валерьевич
SU1363170A1
МНОГОКАНАЛЬНЫЙ КОММУТАТОР 1991
  • Палагин Александр Васильевич[Ua]
  • Лещенко Виктор Николаевич[Ua]
RU2026605C1

Реферат патента 1989 года Ревирсивный счетчик

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики, вычислительной техники и связи для реализации реверсивного счета в двоичном коде, коде Грея. Реверсивный счетчик содержит каналы 1.1, 1.2 и соответственно им тактовые шины 2.1, 2.2, шины 3.1, 3.2 сложения, шины 4.1, 4.2 вычитания, шины 5.1, 5.2 сброса, информационные выходы 6.1.1 - 6.1.3, 6.2.1 - 6.2.3, 7.1.1 - 7.1.3, 7.2.1 - 7.2.3, выходные шины 8.1, 8.2 переноса, выходные шины 9.1, 9.2 заема, триггеры 10.1.1 - 10.1.3, 10.2.1 - 10.2.3, элементы ИЛИ 11.1.1 - 11.1.3, 11.2.1 - 11.2.3, элементы И 16.1, 16.2, 17.1, 17.2, 25.1.1, 25.1.2, 12.1 - 12,3, 13.1 - 13.3, 26.2.1, 26.2.2, счетные входы 14, входы 15 управления, дополнительные шины 21, 22, шины 23.1, 23.2, 24.1, 24.2 управления, входные шины 27.1, 27.2 переноса, входные шины 28.1, 28.2 заема. Реверсивный счетчик имеет расширенные функциональные возможности за счет того, что реализует одновременно реверсивный счет в кодах Грея и двоичном, а также режимы автономной работы двух двоичных реверсивных счетчиков и одного с удвоенной разрядностью. 1 ил.

Формула изобретения SU 1 525 910 A1

Изобретение относится к импульсной технике и может быть использовано в различных устройствах автоматики, вычислительной техники и связи для реализации реверсивного счета в двоичном коде, коде Грея и других функций на его основе.

Цель изобретения - расширение функциональных возможностей за счет введения новых конструктивных признаков, обеспечивающих помимо автономной работы двух каналов двоичных реверсивных счетчиков функционирование при одновременной реализации реверсивного счета в двоичном коде и коде Грея.

На чертеже в качестве примера приведен трехразрядный реверсивный счетчик.

Реверсивный счетчик содержит первый канал 1.1, второй канал 1.2; тактовые шины 2.1, 2.2 соответственно каналов 1.1, 1.2; шины 3.1, 3.2 сложения соответственно каналов 1.1, 1.2; шины .1, ,2 вычитания соответственно каналов 1.1, 1.2; шины 3.1, 5.2 сброса соответственно каналов 1.1, К2| информационные выходы 6.1.1 6.1,3, 6.2.1-6.2.3, 7.1.1-7.1.3, 7.2.1-7.2.3, выходные шины 8.1, 8.2 переноса соответственно каналов 1.1, 1.2; выходные шины 9.1, 9.2 заема соответственно каналов 1.1, 1.2; триггеры 1 П.1.1-10.1 .3 канала 1.1; триггеры 10.2.1-10.2.3 канала 1.2; элементы ИЛИ 11.1.1-11.1.3 канала 1.1 элементы ИЛИ 11.2.1-11.2,3 канала 1.2, первые дополнительные элементы И 12.1-12.3; вторые дополнительные элементы И 13.1-13.3-, счетные входы И триггеров in.1.1-10.1 .3, входы 13 управления триггеров 10.1.1-10.1.3i первые элементы И 16.1, 16.2 соответственно каналов 1.1-1.2; вторые элементы И 17.1, 17.2 соответственно

каналов 1.1, 1.25 входы l8 установки в О триггеров 10.1.1-10.1.3, 10.2.1-10.2.3; счетные входы 19 триггеров 10.2.1-10.2.3i входы 20 управления триггеров 10.2.1-10.2.3J первую, вторую дополнительные шины 21, 22; первые шины 23.1, 23.2 управления соответственно каналов 1.1, 1.2; вторые шины 2., 2.2 управления соответственно каналов 1.1, 1.2; первые элементы И 23.1.1, 23.1.2 разрядов канала 1.1; первые элементы И 25.2.1, 23.2.2 разрядов канала 1.2J вторые элементы И 26.1.1, 26.1.2 разрядов канала 1.1; вторые элементы И 26.2.1, 26.2.2 разрядов канала 1.2; входные шины 27.1, 27.2 переноса соответственно каналов 1.1, 1.2; входные шины 28.1, 28.2 заема соответственно каналов 1.1, 1.2.

Тактовая шина 2.1 соединена со счетными входами 1 4 триггеров 10.1.1- 10.1.3, а тактовая шина 2.2 соединена со счетными входами 19 триггеров 10.2.1-10.2.3, входы l8 установки в О которых соединены с шиной 3.2 сброса. Шина 3.1 сброса соединена с входами 18 установки в О триггеров 10.1.1-10.1.3, входы 13 управления которых соединены соответственно с выходами элементов ИЛИ 11.1.1-11.1.3. Первые входы последних соединены соответственно с входной шиной 27.1 переноса и с выходами элементов И 23.1.1, 23.1.2. Вторые входы элементов ИЛИ 11.1.1-11.1.3 соединены соответственно с входной шиной 28„1 заема и с выходами элементов И , 26.1.1, 26.1.2. Входы 20 управления триггеров 10.2.1-10.2.3 соединены соответственно с выходами элементов ИЛИ 11.2.1-11.2.3, первые входы которых соединены соответственно с входной шиной 27.2 переноса и с выходами элементов И 23.2.1, 23.2.2. Вторые

входы элементов ИЛИ 11.2.1-11.2.3 соединены соответственно с входной шиной 28.2 заема и с выходами элементов И 26.2.1, 26.2.2. Входы элементо И 25.1.1 соединены с шиной 3.1 сложения, с входной шиной 27.1 переноса и с прямым выходом триггера 10.1.1. Входы элемента И 25.1.2 соединены с шиной 3.1 сложения, с входной шиной

27.1переноса и с прямыми выходами триггеров 10.1.1, 10.1.2. Входы элементов И 26.1.1 соединены с шиной 4.1 вычитания, с входной шиной 28.1 заема и с инверсным выходом триггера10.1.1.Входы элемента И 26.1.2 соединены с шиной ,1 вычитания, с входной шиной 28.1 заема и с инверсными выходами триггеров 10.1.1, 10.1.2. Входы элемента И 25.2.1 соединены с шиной 3.2 сложения, с входной шиной27.2переноса и с прямым выходом триггера 10.2.1. Входы элемента И 25.2.2 соединены с шиной 3.2 сложения, с входной шиной 27.2 пеоеноса

и с прямыми выходами триггеров 10.2.1

10.2.2.Входы элемента И 26.2.1 соединены с шиной 4.2 вычитания, с входной шиной 28.2 заема и с инверсным выходом триггера 10.2.1. Входы элемента И 26.2.2 соединены с шиной +.2 вычитания, с входной шиной 28.2 заема и с инверсными выходами триггеров 10.2.1, 10.2.2. Входная шина 27.1 переноса, прямые выходы триггеров 10.1.1-10.1.3 и шина 23.1 управления соединены с входами элемента И 1б.1, выход которого соединен с выходной шиной 8.1 переноса. Входная шина 28.1 заема, инверсные выходы триггеров 10.1.1-10.1.3 и шина .1 управления соединены с входами элемента И 17.1, выход которого соединен с выходной шиной У.1 заема. Входная шина 27.2 переноса, прямые выходы триггеров 10.2.1-10.2.3 и шина 23.2 управления соединены с входами элемента И 16.2, выход которого соединен с выходной шиной 8.2 переноса. Входная шина 28.2 заема, инверсные выходы триггеров 10.2.1-10.2.3 и шина .2 управления соединены с входами элемента И 17.2, выход которого соединен с выходной шиной 9.2 заема. Выходы элементов И 12.1-12.3 соединены соответственно с третьими входами элементов ИЛИ 11.2.1-11.2.3, четвертые входы которых соединены соответственно с выходами элементов И 13.1-13.3. Входы

в

,

а1

10

15

20

25

525910

элемента И 12.1 соединены с дополнительной шиной 21, с шиной 3.1 сложения, с входной шиной 27.1 переноса и с инверсным выходом триггера 10.1.1. Входы элемента И 12.2 соединены с дополнительной шиной 21, с шиной 3.1 сложения, с входной шиной 27.1 переноса, с инверсным выходом триггера

10.1.2и с прямым выходом 10.1.1. Входы элемента И 12.3 соединены с дополнительной шиной 21, с шиной 3.1 сложения, с входной шиной 27.1 переноса, с инверсным выходом триггера10.1.3и с прямыми выходами триггеров 10.1.1, 10.1.2. Входы элемента И13.1соединены с дополнительной шиной 21, с шиной 4.1 вычитания, с входной шиной 28.1 заема и с прямым выходом триггера 10.1.1. Входы элемента И13.2соединены с дополнительной шиной 21, с шиной 4.1 вычитания, с входной шиной 28.1 заема, с прямым выходом триггера 10.1.2 и с инверсным выходом триггера 10,1 ,1. Входы элемента И13.3соединены с дополнительными шинами 21, 22, с шиной A.I вычитания,

с входной шиной 28.1 заема и с инверсными выходами триггеров 10.1.1, 10.1.2. Информационные выходы 6.1.1- 6.1.3, 6.2.1-6.2.3 соединены соответственно с прямыми выходами триггеров 10.1.1-10.1.3, 10.2.1-10.2.3, инверсные выходы которых соединены соответственно с информационными выходами 7.1.1-7.1.3, 7.2.1-7.2.3.

Реверсивный счетчик работает в режиме двух независимых реверсивных двоичных счетчиков, в режиме одного двоичного реверсивного счетчика с удвоенной разрядностью и в режиме модуля, реализующего одновременно реверсивный счет в кодах Грея и двоичном.

Для реализации режима автономной работы двух реверсивных двоичных счетчиков с параллельным переносом на шину 21 подают О и тем самым электрически разобщают каналы 1.1, 1.2 (элементы И 12, 13 блокированы). Соединяя при этом шины 8.1, 9.1 (8.2, 9.2) с входными шинами 27.2, 28.2 (27.1, 28.1) соответственно, объединяя шины 2.1 и 2,2, 5.1 и 5.2 и подавая 1 на шины 27.1, 28.1 (27.2, 2Й.2), шины 23, 2k реализуют режим реверсивного двоичного счета с удвоенной разрядностью.

Режим одновременного реверсивного счета в кодах Грея и двоичном зада30

35

40

45

50

55

ЮТ 1 на шинах 21, 22, 27.1. 28.1.

3.1СМ); О на шинах 27.2, 28.2, 3.2, .2, k. (3.1) и объединением

шин 2.1 и 2.2, 5.1 и 5.2. При этом на выходах триггеров 10.1.1-10.1.3 формируется двоичный код, а на выходах триггеров 10.2.1-10.2.2 - код Грея. Управление режимом реверса задается подачей соответствующих потенциалов на шины 3.1, . 1 .

Для увеличения разрядности соединяют последовательно два (несколько) модуля. 1ри этом шины 8.1, 9.1, 8.2,

9.2одного модуля соединяют с шинами 27.1, 28.1, 27.2, 28.2 соответственно другого модуля, в первом модуле выход 6.1.3 соединяют с шиной 22. Шины 2.1 и 2.2 первого и второго модуля объединяют и соединяют с шинами 23.1, .1 второго модуля, шины 8.1,9.1 которого соединяют с дополнительными установочными входами триггеров 10 канала 1.2. При этом повышается достоверность функционирования уст- ройства за счет дополнительной коррекции триггеров 10 канала 1.2 по соответствующему содержимому триггеров 10 канала 1.1.

На шины 21 первого и второго моду- лей, 27.1 и 28.1 первого, 3.1 С.) первого и второго, входы 23.1 и 2. первого, шину 22 второго модуля подают 1. На шины 27.2, 28.2 первого модуля, шийы 3.2 и 4.2, 23.2 и 2 +.2, 4.1 (3.1) первого и второго модуля подают О.

Таким образом, предлагаемый реверсивный счетчик в отличие от прототипа реализует одновременно реверсивный счет в кодах Грея и двоичном, а также режимы автономной работы двух двоичных реверсивных счетчиков и одного с удвоенной разрядностью. Кроме того, предлагаемый счетчик, как модуль, по- позволяет не только осуществлять настройку на один из режимов, но и увеличивать разрядность путем их последовательного соединения, что существенно расширяет область применения устройства.

Формула изобретения

Реверсивный счетчик, содержащий два канала, каждый из которых имеет тактовую шину, шину сброса, шину сложения, шину вычитания, два элемента И и п разрядов, каждый из которых

5 0

5

0

о з д

5

содержит триггер, а разряды, начиная с второго, содержат элемент ИЛИ и первый и второй элементы И, в каждом канале тактовая шина соединена со счетными входами триггеров разрядов, в которых входы установки в О триггеров соединены с шиной сброса в каждом разряде , начиная с второго, вход управления триггера соединен с выходом элемента ИЛИ, первый и второй входы которого соединены соответственно с выходами первого и второго элементов И, входы первого элемента И соединены с шиной сложения и с прямыми выходами триггеров предыдущих разрядов, входы второго элемента И соединены с шиной вычитания и с инверсными выходами триггеров предыдущих разрядов, в каждом канале входы первого элемента И соединены с прямыми выходами триггеров разрядов, инверсные выходы триггеров которых соединены с входами второго элемента И, выходы первого и второго элементов И соединены соответственно с выходными шинами переноса и заема, отличающийся тем, что, с целью расширения функциональных возможностей, в первый и второй каналы введены входные шины переноса и заема, первая и вторая llJины управления, а в первый разряд - элемент ИЛИ, во второй канал введены первая и вторая дополнительные шины, а в каждый разряд - первый и второй дополнительные элементы И, в каждом канале в первом разряде вход управления триггера соединен с выходом элемента ИЛИ, первый вход которого соединен с входной шиной переноса, с дополнительными входами первых элементов И остальных разрядов и с первым дополнительным входом первого элемента И, второй дополнительный вход которого соединен с первой шиной управления, входная шина заема соединена с вторым входом элемента ИЛИ первого разряда, с дополнительным входом второго элемента И других разрядов и с первым дополнительным входом второго элемента И, второй дополнительный вход которого соединен с второй шиной управления, во втором канале в каждом разряде третий и четвертый входы элемента ИЛИ соединены соответственно с выходами первого и второго дополнительных элементов И, входы первого дополнительного элемента И соединены с первой дополни гель9I5259IO10

ной шиной, с инверсным выходом триг--ров предыдущих разрядов первого канагера одноименного разряда первогола и с входной шиной заема и шиной

канала, с прямыми выходами триггероввычитания первого канала, входы втопредыдущих разрядов первого канала дополнительного элемента И посс входной шиной переноса и шиной ело-леднего разряда второго канала соедижения первого канала, в каждом раз-нены с первой и второй дополнительряде, кроме последнего, второго кана- ыми шинами, с входной шиной заема и

ла вхрды второго дополнительного эле-шиной вычитания первого канала и с мента И соединены с первой дополни- ,о инверсными выходами триггеров всех

тельной шиной, с прямым выходом триг-разрядов, кроме последнего, первого

гера одноименного разряда первого ка-канала, канала, с инверсными выходами тригге

Документы, цитированные в отчете о поиске Патент 1989 года SU1525910A1

Счетчик 1985
  • Пешев Валентин Евгеньевич
SU1332527A1
I Каталог Semiconductor .Data Library CMOS, V.S/Ser.B, Motorola Semiconductor Products Inc., Motorola Inc., Printed in USA, 1976, p.5-291;
() РЕВЕРСИВНЫЙ СЧЕТЧИК

SU 1 525 910 A1

Авторы

Пешев Валентин Евгеньевич

Даты

1989-11-30Публикация

1985-11-21Подача