сл ьо
г
1чЭ
со
название | год | авторы | номер документа |
---|---|---|---|
Устройство ассоциативного распознавания образов | 1985 |
|
SU1330644A1 |
Информационное устройство | 1987 |
|
SU1564066A1 |
Селектор импульсов по длительности | 1983 |
|
SU1228254A1 |
Устройство для распознавания изображений объектов | 1988 |
|
SU1566385A1 |
Устройство задержки | 1985 |
|
SU1275745A1 |
Устройство задержки | 1985 |
|
SU1322436A1 |
Ассоциативная однородная обучаемая среда для распознавания объектов | 1983 |
|
SU1149287A1 |
Кодовый преобразователь | 1985 |
|
SU1285605A1 |
Устройство для ввода информации | 1989 |
|
SU1661748A1 |
Некогерентный приемник | 1988 |
|
SU1525933A1 |
Изобретение относится к вычислительной технике и может быть использовано в цифровой, измерительной, импульсной технике в измерителях интервалов времени. Цель изобретения - повышение надежности регистра сдвига. Поставленная цель достигается тем, что регистр содержит элементы задержки 14, 15 в последней ячейке и элементы ИЛИ 12 и триггеры 13 в каждой ячейке регистра. Наличие триггеров 13 в каждой ячейке позволяет запомнить длительность входного импульса, поступающего на вход 4 регистра. Запись и управление сменой потенциалов на выходах 5 регистра производится по одному входу, что повышает надежность регистра при эксплуатации. 1 ил.
J
Изобретение относится к вычислительной технике и может быть исполь- jsoBano в цифровой, измерительной, вычислительной технике в измерителях ин.тервалов времени. I Цель изобретения - новышение на- дежностн регистра сдвига. I 1а чертеже представлена электрическая схема предлагаемого регистра.
Регистр содержит ячейки 1-3, вход 4, выходы 5. Каждая ячейка 1-3 регистра состоит из элементов 6 и 7 задержки, элемента И 8, инвертора 9 и 10, элемента ИЛИ-НЕ 11, элемента ИЛИ 12, триггера 13. Последняя ячейка регистра содержит также элементы 14 и 15 задержки.
Реверсивиьп регистр сдвига работает следующим образом.
При поступлении на вход 4 импульсов высокого потеицр1ала длительностью
10
15
20
О.
3
где
,- величина задержки элементов 6, /, 14 и 15 задержки, информационные импульсы формиру-25 ются на выходе элемента 1иш-Е1Е 11 ячейки 1 регистра, при поступлении импульсов длительностью 2 f 1 i i4 iia выходе элемента Ш1И-НЕ 11
ячейки 2, при поступлении импульсов
-С., (N+2)
35
40
длительностью N ч;,
выходе элемента ШШ-НЕ 11 последней
ячейки регистра.
При применении элементов 6, 7, 14 и 15 задержки в регистре с временем задерлски, соизмеримым с длительностью естественной задержки элементов I-lSj инверторов 9 и 10, элементов 1 1ЛИ-НЕ 11, ИЛИ 12, которые для Ьдной серии микросхем одинаковы, ус- |ловия формирования информационных ртмпульсов на выходах элементов ИЛИ- рЕ 11 регистра не изменятся. В дан- IHOM случае в качестве элементов 6, |7, 14 и 15 задержки можно использо- |вать элементы И той же серии микро- Ьхем, на базе которых реализован ре- :гистр. При применении в регистре эле- ментов 6, 7, 14 и 15 задержки с временем задержки, соизмеримым с време- 1нем естественной задержки логичес- |ких элементов, информационные импуль- сы длительностью где f,- время
естественной задержки логических элементов, н.а выходах элементов 1ШИ- IHE 11 ячеек будут формироваться -толь-55 ко при поступлении на вход 4 импуль- ;сов соответственно длительностью :i,8 2, 2,8
15292914
и так далее. При йостунлёнии на вход
4импульсов других длительностей на выходах злементов ИЛИ-НЕ 11 ячеек дибо совсем не будут формироваться информационные импульсы, либо будут формироваться импульсы по длительности меньшие, чем t , на которые триггеры 13 той же серии микросхем реагировать не будут. Таким образом, при изменении длительности входных импульсов на входе 4 информационные импульсы будут йоявляться
на определенных выходах ячеек (на выходах определенных элементов ИЛИ- НЕ 11). При этом возможность одновременного появления информационных импульсов больше, чем на выходе одной ячейки, исключена. Информационные импульсы с выхода Элемента ИЛИ- НЕ 11 своей ячейки поступают на вход сброса триггера 13 также своего каскада, устанавливая его в состояние с высоким потенциалом на выходе, и одновременно через элементы ИЛИ 12 всех остальных ячеек информационные импульсы поступают на входы установки триггеров 13 остальных ячеек, устанавливая их в состояние с низким потенциалом на выходе. Таким образом, изменение длительности входных импульсов на входе 4 приводит к смене высоких потенциалов на низкие на выходах 5 регистра. Причем увеличение длительности входных импульсов приводит к последовательной смене высоких потенциалов на выходах 5 регистра (прямой ход работы регистра), а уменьшение длительности входных импульсов приводит к последовательной смене высоких потенциалов на выходах
5регистра (обратный ход работы регистра) . Запись информации в регистр сдвига производится посредством подачи на вход регистра импульса определенной длительности.
Запись информации в регистре сдвига, а также управление сменой потенциалов на выходах 5 регистра сдвига как в одну, так и, в обратную сторону производится по одному входу - все это позволяет повысить надежность устройства Цри -его эксплуатации.
30
45
/1 ,21
Предлагаемый реверсивный регистр сдвига может быть использован как самостоятельно, так и в .широком классе устройств иного назначения.
Предлагаемый реверсивный регистр сдвига может быть использован как самостоятельно, так и в .широком классе устройств иного назначения.
Формула изобретения
Реверсивный регистр сдвига, содержащий ячейки, каждая из которых, кроме последней, состоит из двух элементов задержки, двух инверторов, элемента И, элемента ИЛИ-НЕ, первый вход которого соединен с выходом первого инвертора, вход которого соеди- ней с выходом первого и входом второго элементов задержки, выход которого соединен с вторым входом элемента , третий вход которого соединен с выходом элемента И, пер- вый вход которого соединен с входом первого элемента задержки, а второй вход - с входом первого инвертора, четвертый вход элемента ИЛИ-НЕ каждой ячейки регистра, кроме послед- ней, соединен с входом второго инвертора последующей ячейки, выход элемента И соединен с первым входом элемента И последукщей ячейки, пер- вый вход первого элемента И первой ячейки регистра является входом регистра, отличающийся тем, что, с целью повьшения надежности регистра, он содержит в последней ячейке третий элемент задержки, вход которого соединен с выходом элемента И, а вькод - с четвертым входом элемента ИЛИ-НЕ, а в каждой ячейке - элемент ИЛИ и триггер,вход сброса которого соединен с выходом элемента ИЛИ-НЕ, а вход установки - с выходом элемента ИЛИ, входы которого соединены с выходами элементов ИЛИ-НЕ соответствующих ячеек регистра, кроме данной, выходы триггеров ячеек являются выходами регистра.
Титце У., Шенк К | |||
Полупроводниковая схемотехника | |||
- М | |||
: Мир, 1983, с | |||
Приспособление для постепенного включения и выключения фрикционных муфт в самодвижущихся экипажах и т.п. | 1919 |
|
SU356A1 |
Прибор для промывания газов | 1922 |
|
SU20A1 |
Устройство для измерения интервалов времени | 1986 |
|
SU1411702A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1989-12-15—Публикация
1987-10-06—Подача