Устройство для передачи и приема информации Советский патент 1990 года по МПК G08C19/28 

Описание патента на изобретение SU1541651A1

СЛ

Јь

ОЭ

сл

Изобретение относится к электросвязи и может использоваться для передачи пакетами цифровой информации.

Целью изобретения является повышение помехоустойчивости устройства.

На фиг. 1 представлена структурная схема устройства; на фиг. 2 - структуры сигналов на информационных и управляющем входах устройства; на фиг. 3 - структура сообщения на входе канала связи на фиг. 4 - структура сигналов на управляющем и информацион- ньЬс выходах устройстваj на фиг. 5 - функциональные схемы второго кодера информации и третьего кодера адреса) на фиг. 6 - функциональная схема узла управления; на фиг. 7 и 8 - временные диаграммы, поясняющие работу узла управления в режиме ввода информации и передачи пакета сообщения соответственно; на фиг. 9 - функциональная схема генератора кода (фиксированной двоичной последовательности); на фиг. 10 - функциональная схема декодера ; на фиг. 11 - функциональная схема узла декодированияj на фиг.12 - функциональная схема блока тактовой синхронизации} на фиг. 13 - функциональная схема узла цикловой синхронизации; на фиг. 14 - временные диаграммы сигналов, поясняющие работу блока тактовой сигнализации и узла- цикловой синхронизации в режиме обнаружения адреса; на фиг. 15 - временные диаграммы сигналов, поясняющие работу узла цикловой синхронизации; на фиг. 16 - схема включения регистра сдвига; на фиг. 17 - функциональная схема формирователя импульсов i на фиг. 18 - функциональная схема формирователя импульсов , на фиг. 19 - функциональная схема блока начальной установки; на фиг. 20-22 - функциональные схемы с первого по третий формирователей одиночных импульсов; на фиг. 23 - принципиальная схема кольцевого регистра сдвиг я; на фиг. 24 - принципиальная схема первого кодера (перемежителя); на фиг. 25 - принципиальная схема регист ра сдвига и блока ключей; на фигt26 - принципиальная схема блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ; на фиг. 27 - принципиальная схема счетчика по модулю К; на фиг. 28 - принципиальная схема шифратора; на фиг. 24 - принципиальная схема счетчика; на фиг. 30 - прин

5

0

5

0

5

0

5

0

5

ципиальная схема блока начальной установки.

Устройство содержит (фиг. 1) на передающей стороне 1 второй кодер 2 информации, третий кодер 3 адреса, генератор 4 кода (фиксированной двоичной последовательности), узел 5 управления, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 6 (К5551П5) и кодер 7 (перемежитель), канал 8 связи и на приемной стороне 9 блок 10 тактовой синхронизации, декодер 11 и узел 12 цикловой синхронизации.

Второй и третий кодеры 2 и 3 содержат (фиг. 5) формирователи 13 импульсов, регистры 14 сдвига (К155ИР13) и блоки 15 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ.

Узел 5 управления содержит (фиг.6) первый счетчик 16 (К155ИЕ7), дешифратор 17 (К155ИДХ), генератор 18 тактовых импульсов, блок 19 начальной установки, второй счетчик 20 (К155ИЕ7) элемент ИЛИ 21, с первого по третий формирователи 22-24 одиночных импульсов, триггер 25 (К155ТМ2), первый и второй элементы ИЛИ-НЕ 26 и 27, элемент ЗАПРЕТ 28 и одновибратор 29 (К1006ВИ1).

Генератор 4 кода содержит (фиг.9) формирователь 30 импульсов и кольцевой регистр 31 сдвига (К155ИР13).

Декодер 11 выполнен (фиг, 10) на узлах 32 декодирования. Узел 32 декодирования содержит (фиг. 11) регистр 33 сдвига, блок 34 ключей (буферных элементов) с тремя состояниями на выходах, блок 35 задания адреса получателя, блок 36 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, аналоговый сумматор 37 (КР1404Д708), компаратор 38 и одно- , Гвибратор 39 (КР1006ВИ1).

Блок 10 тактовой синхронизации содержит (фиг. 12) генератор 40 тактовых импульсов, счетчик 41 по модулю К, формирователь 42 импульсов и дешифратор 43.

Узел 12 цикловой синхронизации содержит (фиг. 13) шифратор 44, счетчик 45, регистр 46 памяти (К555ТВМ8), блок 47 сравнения (К555СП1), блок 48 начальной установки, дешифратор 49 (К155ИЛЗ), триггер 50 (К555ТИ2) и элемент И 51.

Формирователь 13 импульсов содержит (фиг. 17) элемент И-НЕ 52 и элемент НЕ 53; формирователь 30 импульсов (Фиг. 18) - элемент НЕ 54, элемент И-НЕ 55, элемент НЕ 56 и элемен И-НЕ 57.

Блок 19 начальной установки содержит (фиг. 19) резистор 58, конденсатор 59 и элементы НЕ 60-62.

Первый формирователь 22 одиночных импульсов содержит (фиг. 20) элемент НЕ 63-65 и элемент ИЛИ-НЕ 66. Второй формирователь одиночных импульсов содержит (фиг. 21) элементы НЕ 67 и 68, элемент И-НЕ 69 и элемент ИЛИ-НЕ 70. Третий формирователь одиночных импульсов содержит (фиг. 22) элементы НЕ 71-73 и элемент И-НЕ 74.

Первый кодер выполнен (фиг. 24) на регистрах 75 и 76 сдвига (К155ИР1 Блок 34 ключей выполнен (фиг. 25) на буферных элементах 77. Блок 36 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ выполнен (фиг. 26) на элементах ИСКЛЮЧАЮЩЕЕ ИЛИ 78 (К555ЛП5).

Счетчик 41 по модулю К содержит (фиг. 27) резисторы 79 и 80, конденсатор 81, элемент И-НЕ 82, счетчик 83, элемент И-НЕ 84 и элемент НЕ 85.

Шифратор 44 содержит (фиг., 28) шифраторы 86 и 87, элемент ИЛИ-НЕ 88 и мультиплексор 89.

Счетчик 45 содержит (фиг. 29) элементы НЕ 90 и 91, элемент И-НЕ 92 счетный элемент 93 (КУ55ИН7), элемен НЕ 94 и элемент И-НЕ 95.

Блок 48 начальной установки содержит (фиг. 30) резистор 96, конденсатор 97 и элементы НЕ 98 и 99.

Устройство работает следующим образом.

Передающая сторона 1 (фиг. 1) работает поочередно в режиме ввода передаваемой информации и адреса получателя и в режиме передачи пакета закодированной двоичной информации, которая с выхода перемножителя 7 поступает на вход дискретного канала 8 связи, с выхода которого пакет информации поступает на вход приемной стороны 9, которая также работает поочередно в двух режимах: в режиме обнаружения адреса получателя и в режиме выдачи получателю принятой I информации.

На передающей стороне 1 в режиме ввода информации устройство работает по протоколу (фиг. 2). Информация , содержащая (К-1) слов из b дво- 1 ичных символов, в параллельном коде поступает на информационные входы кодера 2 информации и фиксируется

0

5

0

5

0

5

0

5

0

5

в нем в момент перехода из 1 в О -управляющего сигнала от источника информации. Управляющий сигнал от источника информации представляет собой (К+1) импульсов, выделенных источником информации из последовательности тактовых импульсов, которые поступают к нему через тактовый выход устройства (узла 5).

Адрес получателя пакета информации поступает на информационные входы кодера 3 адреса и Фиксируется в нем в момент перехода К-го тактового импульса из 1 в О. R момент перехода последнего, (К-М)-го импульса управляющего сигнала из О в 1 на генератор 4 фиксированной двоичной последовательности с (К+1)- го управляющего выхода узла 5 поступает управляющий сигнал (логический О) и с четвертого выхода узла 5 одиночный импульс, тем самым происходит предварительная установка генератора 4, которая производится в каждом цикле работы устройства. По. перепаду из 1 в О (К-Н)-го управляющего импульса узел 5 и передающая сторона 9 устройства переключаются в режим передачи пакета информации Для этого с шестого выхода узла 5 поступает управляющий сигнал логического О на входы установки режима кодеров 2 и 3 и генератора 4. В режиме передачи побитное перемножение символов закодированной информации и адреса получателя (фиг.З) осуществляется следующем образом. После переключения режима работы передающей стороны 1 с третьего выхода узла 5 на вход перемножителя 7 подаются тактовые импульсы, одновременно с первым импульсом через первый выход узла 5 на управляющий вход перемножителя 7 поступает управляющий сигнал и записывает через К параллельных информационных входов в перемножитель 7 первые кодовые символы передаваемой информации и адреса получателя, которые присутствуют на (К-1) последовательных выходах кодера 2 и на. выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6, в котором производят объединение кодовых символов адреса получателя, поступающих последовательно с выхода циклического кодера 3 адреса, и фиксированной двоичной последовательности с выхода генератора 4. Таким образом, на выходе элемента

6получаются кодовые символы закодированного смежно-групповым кодом адреса получателя пакета передаваемой информации. Затем информацию, запи- . санную в перемножитель 7 сдвигают

К раз, при этом первые кодовые символы (К-1) слов информации и адреса получателя последовательно поступают с выхода перемножителя 7 на вход JQ канала 8 связи. Одновременно с К-м сдвигом с седьмого выхода узла 5 на тактовые входы кодеров 2 и 3, а

также с четвертого выхода узла 5 на тактовый вход генератора 4 поступают |$ одиночные импульсы. На выходах кодеров 2 и 3 и генератора 4 появля- ются вторые кодовые символы информа- ции адреса получателя. При поступлении на тактовый вход перемножителя 20

7(К+2)-го (от начала рассматриваемого цикла работы устройства) тактового импульса с первого выхода узла 5 в перемножитель 7 записываются вторые кодовые символы и затем сно- 25 ва производят К сдвигов. Описанную процедуру повторяют не менее п раз. После выдачи в канал 8 связи п-х символов закодированной информации

и адреса получателя х (фиг. 3) про- 30 цесс выдачи может быть циклически продолжен, как описано.

На приемной стороне 9 в режиме обнаружения адреса принимаемая двоичная последовательность (фиг„ 3) с выхода канала 8 связи записывается с удвоенной частотой в декодер 11 под действием тактовых импульсов, поступающих с К первых выходов блока 10. В момент обнаружения адреса полу- ,Q чателя информации с соответствующего первого выхода декодера 11 на один из К управляющих входов узла 12 поступает одиночный импульс, что приводит к переключению приемной сто- дс роны 9 в режим выдачи принятой информации, при этом с второго выхода узла 12 на вход блока 10 поступает соответствующий данному режиму управляющий сигнал.

С второго выхода блока 10 на тактовый вход узла 12 непрерывно поступают тактовые импульсы, которые задают период выдачи принятой информации в параллельном коде через b ни- -г формационных выходов декодера 11 к ( получатепю по протоколу (фиг. 4) под действием управляющих сигналов с первых выходов утла 12 на соответствую35

50

$ 0

5

0

Q с

г

5

0

щие входы декодера 11. Управляющий сигнал к получателю информации поступает с третьего выхода узла 12 и содержит К импульсов, причем первый импульс используется получателем информации как стартовый. Смена информации на информационных выходах декодера 11 происходит в моменты перехода из 1 в О импульсов управляющего сигнала, а фиксацию информации у получателя производят в моменты перехода из О в 1 (фиг. 4).

Кодер 2 информации (фиг. 5) работает следующим образом.

В режиме ввода информации регистры 14 сдвига переключают в режим параллельной записи путем подачи на вход установки режима регистров 14 сигналов логической 1. Информацию через Ь информационных входов кодера 2 подают на информационные входы всех (К-1) регистров 14. Запись информации в регистры 14 производят поочередно путем подачи управляющего сигнала логического О через формирователь 13 импульсов на управляющий вход соответствующего регистра 14, при этом на тактовые входы всех регистров 14 подают одиночный отрицательный импульс.

При поступлении на информационные входы кодера 3 разрядного адреса получателя его аналогично записывают в регистр 14. В режиме передачи пакета информации на вход установки режима кодеров 2 и 3 подают низкий логический уровень и переводят регистры 14 в режим сдвига. Регистры 14 совместно с блоками 15 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ образуют К кодеров циклического (п, Ь)кода.

Узел 5 управления (фиг. 6) работает следующим образом.

После включения питания производят переключение узла 5 в режим ввода информации путем подачи на установочный вход триггера 25 низкого логического уровня (О) с первого выхода блока 19 начальной установки и логической 1 с второго выхода блока 19 на вход сброса счетчика 16. Высокий логический уровень с выхода триггера 25 поступает на выход узла 5. Установка в состояние логического О счетчика 16 приводит к появлению логического О на нулевом выходе дешифратора 17, откуда указанный логический уровень поступает на тактовый вход триггера 25, на входы элемента ИЛИ 21 и формирователей 22 и 23 импульсов, а также на вход сброса счетчика 20, разрешая его работу. Однако при этом запрещается поступление импульсов с второго выхода генератора 18 на тактовый вход счетчика 20 путем подачи логического О с инверсного выхода триггера 25 на управляющий вход генератора 18. Поэтому состояние счетчика 20 не изменяется, на его выходе присутствует логическая 1, которая поступает на инверсные входы элементов ИЛИ-НЕ 26 и 27 и разрешает прохождение импульсов положительной полярности с выходов формирователей 22 и 23 через элементы 26 и 27 на тактовые выходы кодеров 2 и 3 и генератора 4. С пер- вого выхода генератора 18 тактовые импульсы непрерывно поступают к источнику информации. В таком состоянии узел 5 находится до поступления на его вход управляющего сигнала от ис- точника информации (фиг. 7а). При этом содержимое счетчика 16 становится равным 1 (00...01) и происходит изменение логических уровней на выходе дешифратора 17: на нулевом выхо- де - из О в 1, а на первом - из 1 в О. Указанное изменение логического уровня на нулевом выходе дешифратора 17 поступает на тактовый вход триггера 25, запускает формиро- ватель 23 импульсов и устанавливает на выходе счетчика 20 уровень логической 1. Низкий логический уровень с первого выхода дешифратора 17 через первый из (К-1) управляющих вы- ходов узла 5 поступает на соответствующий управляющий вход кодера 2 и разрешает фиксацию первого слова информации в первый регистр 14. По перепаду из 1 в О первого импульса управляющего сигнала с выхода формирователя 23 через элемент ИЛИ-НЕ 27 на седьмой выход узла 5 управления поступает единичный отрицательный импульс, при переходе которого из О в 1 происходит фиксация первого слова информации в соответствующем регистре 14 кодера 2 информации. При поступлении второго управляющего импульса от источника информации (фиг. 7а), низкий логический уровень появляется на втором выходе дешифратора 17, и так далее до (К-1)-го управляющего импульса. При поступлении

К-го управляющего импульса адрес получателя записывается в регистр 14 кодера 3 адреса, при этом низкий логический уровень поступает с К-го выхода дешифратора 17 (фиг. 7б) на управляющий вход кодера 3. При поступлении (К+1)-го управляющего импульса переход из О в 1 которого вызывает переход из 1 в О логического уровня на нулевом выходе дешифратора 17, с выхода формирователя 22 через элемент ИЛИ-НЕ 26 на вход сброса триггера 25 поступает одиночный отрицательный импульс (фиг. 8), который переводит триггер 25 в состояние, в котором на его прямом выходе присутствует низкий логический уровень, а на инверсном - высокий, который поступает на управляющий вход ге нератора 18, с второго выхода которого тактовые импульсы поступают на

счетный вход счетчика 20 и на третий выход узла 5 управления. Одиночным импульсом с выхода формирователя 24 через элемент ЗАПРЕТ 28 запускается одновибратор 29, с выхода которого импульс положительной полярности кратковременно переключает перемножитель 7 в режим параллельной записи информации, которую производят по перепаду из О в 1 тактового импульса с номером 0 (фиг. 8е), поступающего через третий выход узла 5 на тактовый вход перемножителя 7, который в дальнейшем работает в режиме сдвига информации (в сторону первого по фиг. 1 разряда). Под действием тактовых импульсов с номерами 1, 2. ..., К (фиг. 8е) производят К сдвигов и с выхода первого разряда пере- множителя 7 первые символы b слов информации из адреса получателя поступают на вход канала 8 связи. При поступлении на счетный вход счетчика 20 К-го тактового импульса (фиг. 8е) на его выходе формируется одиночный отрицательный импульс, который через формирователь 24 и элемент ЗАПРЕТ 28 запускает одновибратор 29, а также поступает через элементы ИЛИ-НЕ 26 и 27 на тактовые входы кодеров 2 и 3 и генератора 4, в которых происходит сдвиг информации о На выходах названных блоков получают вторые кодовые символы информации и адреса получателя, которые записываются в перемножитель 7 в момент перехода соответствующего тактового импульса с но

мерой ф (Лиг. 8е) из О в 1. После выдачи п кодовых символов процесс кодирования и выдачи пакета может 0ыть циклически продолжен. Устройств Передает пакет один раз, после К-го Сдвига и выдачи из перемножителя 7 последнего кодового символа пакета в канал 8 связи от источника информа- IJIHH на вход узла 5 управления посту- ает первый импульс следующего уп- авляющего сигнала, процесс выдачи п ета заканчивается и передающая сто- она 1 переключается в режим ввода нформации. При этом на инверсном ыходе триггера 25 логический уровен зменяется с высокого на низкий по перепаду из О в 1 логического уровня на его тактовом входе (фиг.76 i Генератор 4 фиксированной двоич- ной последовательности работает следующим образом.

В режиме ввода информации на вход установки режима генератора 4 (фиг.9 р выхода узла 5 управления поступа- высокий логический уровень. Низ- гий логический уровень с выходов формирователя 30 поступает на вход гстановки режима регистра 31 и переключает его в режим хранения информации. В момент перехода из О в 1 логического уровня последнего, (К+1)-го, импульса с пятого выхода узла 5 на управляющий вход генератора 4 поступает низкий логический уровень, который приводит к появле- йию на обоих выходах формирователя

30высокого логического уровня, что, В свою очередь, вызывает переклгаче- rtne регистра 31 в режим параллельной $аписи информации, которую производят по перепаду из О в 1 одиночного отрицательного импульса, поступающего на тактовый вход генератора С четвертого выхода узла 5 в момент перехода из 1 в О логического уровня на пятом выходе узла 5. Первы (n-b) информационных входов регистра

31подключены к уровням О или 1 я соответствии со структурой производящего многочлена используемого циклического кода. Остальные b входов подключены к уровню логического О. После параллельной записи указанной информации в регистр 31 происходит изменение из 1 в О логического уровня на входе установки режима генератора 4. При этом на первом выходе формирователя 30 про

0

5 0

25

30

35

40

45

50

55

исходит изменение логического уровня из 1 в О, переводящее регистр 31 в режим циклического сдвига, при котором информация с выхода n-го разряда поступает на последовательный вход первого разряда. Сдвиг информации производят по перепаду из О в 1 логического уровня импульсов, которые поступают на тактовый вход регистра 31 с четвертого выхода узла 5.

Декодер 11 (фиг. 10) работает следующим образом.

В режиме обнаружения адреса принимается двоичная кодовая последовательность, поступающая на информационные входы узлов 32 декодирования. Деперемежение двоичной последовательности при отсутствии тактовой синхронизации производят путем поочередного тактирования узлов 32 парами тактовых импульсов, поступающих на их тактовые входы с К первых тактовых выходов блока 10 с периодом перемехе- ния, который равен К длительностям одного двоичного символа информации. Таким образом, в каждый из узлов 32 последовательно записывают по два отсчета двоичных символов одного и того же кодового слова информации или адреса получателя с сохранением их последовательности согласно протоко- лу ввода информации и адреса получателя передающей стороны (фиг. 2), но с некоторым циклическим .сдвигом из- за отсутствия цикловой синхронизации с принимаемой двоичной последовательностью. Поэтому адрес получателя информации может оказаться не в послед- нем (К-м) узле 32 (фиг. 10), а в не- котором а-м, причем 1 4 а К. При этом в узле 32 с номером (а-1) будут записаны кодовые символы (К-1)-го слова информации, с в узле 32 с номером (а +1) - кодовые символы первого слова информации. Если адрес, записанный в а-м узле 32, совпадает с адресом получателя информации, то с первого выхода а-го узла 32 на соответствующий управляющий вход узла 12 поступает одиночный отрицательный импульс, который переключает узел 12 и блок 10 в режим выдачи принятой информации получателю.

В режиме выдачи информации с (а+ +1)-го выхода узла, дешифратора 49 (фиг. 15к), поступает низкий логический уровень, а с остальных - высокий. При этом разрешается поступление b двоичных символов первого слова принятой информации с выходов (а+1)-го узла 32 декодирования через b информационных выходов декодера 11 к получателю информации. Затем низки логический уровень подают на (а+2)-й управляющий вход декодера 11, и к получателю поступает второе слово При- нятой информации, и так далее (фиг.4 После выдачи слова информации с HO-I мером а-1 приемная сторона 9 переключается в режим обнаружения адреса для приема следующего пакета двоичной информации.

Узел 32 декодирования (фиг. 11) работает следующим образом.

В режиме обнаружения адреса принимаемая двоичная последовательность поступает на информационный вход регистра 33 сдвига из 2п ячеек и записывается в него при поступлении на его тактовый вход пары отрицательных импульсов (фиг. 146, в). Фиксация пары отсчетов очередного двоичного символа в двух последовательных ячейках происходит по перепадам из О в 1 логического уровня указанных импульсов. С выходов п четных ячеек регистра 33 двоичная информация поступает на входы блока 36 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, на другие входы которого с блока 35 поданы логические уровни адреса получателя информации, В случае совпадения двоичного набора на выходах регистра 33 и двоичного адреса получателя уровень напряжения на выходе аналогового сумматора 37 превысит порог переключения компара- тора 38 и логический уровень на выходе последнего изменится с 1 на О. Указанный перепад поступает на вход одновибратора 34, который при этом генерирует одиночный отри- цательный импульс.

В режиме выдачи информации получателю в регистре 33 каждого узла 32 хранится соответствующее кодовое слово информации. Причем в силу сие- тематичности используемого циклического кода принятое слово в явном виде присутствует в b последних ячейках регистра 33 с четными номерами (считая от последовательного входа регистра). Выходы этих b ячеек регистра 33 подключены к входам блока 34 буферных элементов, которые имеют трехстабнльные выходы

(логических О и 1 и третье состояние z), что дает возможность непосредственно объединить соответствующие информационные выходы всех узлов 32 декодирования (фиг. 10). При поступлении на управляющий вход узла 32 низкого логического уровня разрешается прохождение двоичной информации через блок 34 данного узла 32 и b-разрядное двоичное слово информации поступает из регистра 33 к получателю информации.

Блок 10 тактовой синхронизации (фиг. 12) работает следующим образом.

В режиме обнаружения адреса на управляющий вход формирователя 42 поступает высокий логический уровень По положительным и отрицательным перепадам тактовых импульсов генератора 40 формирователь 42 генерирует короткие отрицательные импульсы, последовательность которых с его выхода поступает на управляющий вход дешифратора 43, на информационные входы которого поступает двоичный код с выходов счетчика 41. На счетны вход счетчика 41 непрерывно поступают тактовые импульсы с выхода генератора 40 (фиг. 14а). Дешифратор 43 работает как распредегштель-формиро- ватель пар тактовых импульсов, которые с его К выходов поступают на тактовые входы декодера 11. После обнаружения адреса второго выхода узла 12 на управляющий вход формирователя 42 поступает низкий логический уровень, запрещающий работу формирователя 42, с выхода которого при этом на управляющий вход дешифратора 43 поступает высокий логический уровень, удерживающий на всех К выходах дешифратора 43 высокий логический уровень.

Узел 12 цикловой синхронизации (фиг. 13) работает следующим образом

При включении питания узел 12 переводится в режим обнаружения адреса, путем подачи с выхода блока 48 начальной установки низкого логического уровня на входы сброса счетчика 45. регистра 46 и триггера 50, высокий логический уровень с инверсного выхода которого поступает на вход блока 10 тактовой синхронизации и переводит его в режим обнаружения адреса. Низкий логический уровень с прямого выхода триггера 50 запрещает

15

20

25

оступление тактовых импульсов через | элемент И 51. В режиме обнаружения адреса на всех К входах шифратора 44 на всех выходах дешифратора 43 - присутствует высокий логический уровень . На управляющий вход дешифратора 49 с инверсного выхода триггера 50 поступает высокий логический уровень, запрещающий работу дешифрато- JQ pa 49. После начальной установки соержимое счетчика 45 и регистра 46 равно нулю и на выходе блока 47 сравнения присутствует высокий логический уровень, который соответствует равенству двоичных кодов на его входах. В момент обнаружения адреса получателя в а-м узле 32 декодирования (1 a i К) на а-й вход шифратора 44 поступает одиночный отрицатель- ный импульс, и на вторых выходах шифратора 44 формируется двоичный од числа а. С первого -выхода шифра- рора 44 на тактовые входы счетчика 45 и регистра 46 при этом поступает одиночный отрицательный импульс (фиг. 14 г), по перепаду из 1 в О которого двоичный код числа а с вторых выходов шифратора 44 записывается в регистр 46. Равенство двоичных кодов на входах блока 47 сравнения нарушается (а Ј 0) и на его выходе логический уровень изменяется I с высокого на низкий (фиг. 14). По перепаду из О в 1 уровня одиночного импульса с первого выхода шифратора 44 двоичный код числа а записывается в счетчик 45, при этом равенство двоичных кодов на обоих входах блока 47 сравнения восстанавливается и на его выходе происходит перепад логического уровня из О в 1, который поступает на тактовый вход триггера 50 и переключает его в состояние, при котором на его прямом выходе присутствует высокий логический уровень, а на инверсном - низкий (фиг. 14е). Высокий логический уровень с прямого выхода триггера 50 разрешает прохождение тактовых импульсов с тактового входа узла 12 (фиг. 15з), которые поступают на суммирующий вход счетчика 45, увеличивая его содержимое на единицу по перепаду из 1 в О уровня каждого тактового импульса. Низкий логический уровень с инверсного выхода триггера 50 разрешает работу дешифратора 44 и на а-м его выходе ттояв30

35

40

45

50

55

0

5

0

5

0

ляется низкий логический уровень (фиг. 15и). При поступлении на выход элемента И 51 перепада из 1 в О логического уровня первого тактового импульса содержимое счетчика 45 увеличивается на единицу, равенство на входах блока 47 нарушается и на его выходе устанавливается низкий логический уровень, который удерживается до К-го импульса (фиг. 14д), перепад которого из Ч в О приводит к К-му увеличению содержимого счетчика 45. При этом вновь восстанавливается равенство на входах блока 47 сравнения и логический уровень на его выходе изменяется из О в 1. Указанный перепад поступает на тактовый вход триггера 50 и устанавливает его в состояние, при котором низкий логический уровень с прямого выхода триггера 50 запрещает прохождение тактовый импульсов через элемент И 51 к получателю информации (Фиг. 15ж, з). Высокий логический уровень с инверсного выхода триггера 50 запрещает работу дешифратора 49 и переводит блок 10 в режим обнаружения адреса для приёма следующего адресуемого данному получателю пакета двоичной информации.

В устройстве используется смежно-групповой систематический код длиной и числом информационных символов .в кодовом слове Ьв16. Производящий многочлен исходного циклического (31,16)-кода g(x). x tf + + х11 + XT+XJ + + хэ + х + 1, проверочный многочлен h(x) ( + 1)/g(x) - х « + xrt +

«- х

+ + . Чис

ло кодовых слов в пакете К « 15. Формула изобретения

1. Устройство для передачи и приема информации, содержащее на передающей стороне узел управления, первый выход которого соединен с управляющим входом первого кодера, выход которого соединен с входом канала связи, на приемной стороне декодер, информационный вход которого подключен к выходу канала связи, блок тактовой синхронизации и узел цикловой синхронизации, первые выходы которых соединены соответственно с одноименными тактовыми и управляющими входами декодера,отличающееся

тем, что, с целью повышения помехоустойчивости устройства, в него на передающей стороне введены второй, третий кодеры, генератор кода и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, вход и второй выход узла управления явля- ются соответственно.управляющим вхо- дом и тактовым выходом устройства, третий - седьмой выходы узла управ- Q ления соединены соответственно с товым входом первого кодера, тактовым, управляющим входами генератора кода, входами установки режима второго, третьего кодеров и генератора 15 кода и тактовыми входами второго и третьего кодеров, восьмой и девятые выходы узла управления соединены соответственно с управляющим входом третьего кодера и одноименными уп- 20 равляющими входами второго кодера, информационные входы которых являются соответственно адресными и информационными входами устройства, выходы третьего кодера и генератора кода 25 соединены соответственно с первым и вторым входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого и выходы второго кодера соединены соответственно с первым и одноименными вторыми ин- 30 формационными входами первого кодера, на приемной стороне второй выход узла цикловой синхронизации соединен с входом блока тактовой синхронизации, второй выход которого и первые 35 выходы декодера соединены соответстенно с тактовым и одноименными управляющими входами узла цикловой синхронизации, третий выход которого вторые выходы декодера являются до соответственно управляющим и информационными выходами устройства.

2. Устройство по п. 1, отличающееся тем, что узел управления содержит счетчики, дешифра- д5 тор, генератор тактовых импульсов, блок начальной установки, элемент ЛИ, элементы ИДИ-НЕ, формирователи импульсов, триггер, элемент ЗАПРЕТ

ОДНОВИбратОр, первый И ВТОРОЙ ВЫ- CQ

оды блока начальной установки соединены соответственно с входом установки в 1 триггера и входом установки в О первого счетчика, выходы которого соединены с одноименными входами дешифратора, выход элемента ИЛИ соединен с входом установки в О триггера, инверсный выход которого соединен с входом генератора такто-

Q 15 20 25 30 35 о

5

Q

5

вых импульсов, выход первого формирователя импульсов соединен с прямым входом первого элемента ИЛИ-НЕ и инверсным входом элемента ЗАПРЕТ, выход второго формирователя импульсов соединен с прямым входом второго элемента ИЛИ-НЕ, выход второго счетчика соединен непосредственно с инверсными входами первого, второго элементов ИЛИ-НЕ и через третий формирователь импульсов с прямым входом элемента ЗАПРЕТ, выход которого соединен с входом одновибратора, счетный вход первого счетчика объединен с первым входом второго формирователя импульсов и является входом узла управления, выход одновибратора и первый выход генератора тактовых импульсов являются соответственно первым и вторым выходами узла управления, второй выход генератора тактовых импульсов соединен со счетным входом второго счетчика и является третьим выходом узла управления, выход первого элемента ИЛИ-НЕ соединен с первым входом элемента ИЛИ и является четвертым выходом узла управления, выход нулевого разряда дешифратора соединен с тактовым входом триггера, вторыми входами элементов ИЛИ, второго формирователя импульсов, входом первого формирователя импульсов, установочным входом второго счетчика и является пятым выходом узла управления, прямой выход триггера, выход второго элемента ИЛИ-НЕ, выход пос- леднего разряда дешифратора и выходы с первого по предпоследний разрядов дешифратора являются соответственно шестым - восьмым и девятым выходами узла управления.

3.Устройство по п. 1, отличающееся тем, что декодер содержит узлы декодирования, информационные входы которых объединены и являются информационным входом декодера, тактовые и управляющие входы узлов декодирования являются соответствующими тактовыми и управляющими входами декодера, первые выходы узлов декодирования являются первыми выходами декодера, одноименные вторые выходы узлов декодирования объединены и являются вторыми выходами декодера.

4.Устройство по п.3, отличающее с я тем, что узел декодирования содержит регистр, блок ключей,

„блок задания адреса, блок элементов

ИСКЛЮЧАЮЩЕЕ ИЛИ, сумматор, компаратору одновибратор, первые выходы регистра соединены с одноименными первыми входами блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и информационными входами блока ключей, вторые выходы регистра и выходы блока задания адреса соединены соответственно с одноименными гвторыми и третьими входами блока элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы которого соединены с одноименными входами сумматора, выход которого соединен через компаратор с входом одновибра- тора, информационный, тактовый входы регистра и управляющий вход блока клкг чей являются соответственно информационным, тактовым и управляющим входами узла декодирования, выход одно- вибратора и выходы блока ключей являются соответственно первым и вторым выходами узла декодирования.

5. Устройство по п. отличающееся тем, что узел цикловой синхронизации содержит шифратор, счетчик, регистр, блок сравнения, блок начальной установки, дешиф- ратор, триггер и элемент И, первый выход шифратора соединен с тактовыми

входами регистра и счетчика, выходы счетчика соединены с одноименн-ми информационными входами дешифратора и первыми входами блока сравнения, выход которого соединен с тактовым входом триггера, прямой выход которого соединен с первым входом элемента И, вторые выходы шифратора соединены с Одноименными информационными входами счетчика и регистра, выходы регистра соединены с одноименными вторыми входами блока сравнения, выход блока начальной установки сое5 динен с входами установки в О триггера, счетчика и регистра, входы шифратора и второй вход элемента И являются соответственно управляющими и тактовыми входами узла цикловой

0 синхронизации„выходы дешифратора являются первыми выходами узла цикловой синхронизации, инверсный, выход триггера соединен с информационным входом триггера, управляющим входом де5 шифратора и является вторым выходом узла цикловой синхронизации 1 выход элемента И соединен со счетным вг-одом счетчика и является третьим выходом . узла цикловой синхронизации.

Похожие патенты SU1541651A1

название год авторы номер документа
Помехоустойчивый кодек для передачи дискретных сообщений 1990
  • Ассанович Борис Алиевич
  • Ситкевич Татьяна Анатольевна
SU1727201A2
СИСТЕМА ДУПЛЕКСНОЙ ВЫСОКОСКОРОСТНОЙ КОРОТКОВОЛНОВОЙ РАДИОСВЯЗИ 2013
  • Шадрин Борис Григорьевич
  • Будяк Владимир Серафимович
  • Алексеенко Владимир Николаевич
RU2553091C2
Помехоустойчивый кодек для передачи дискретных сообщений 1989
  • Сюрин Вячеслав Николаевич
  • Ассанович Борис Алиевич
  • Беланович Анатолий Владимирович
  • Дубко Валерий Матвеевич
SU1651385A1
ВЕДОМСТВЕННАЯ СИСТЕМА ДВУХСТОРОННЕЙ ВЫСОКОСКОРОСТНОЙ РАДИОСВЯЗИ С ЭФФЕКТИВНЫМ ИСПОЛЬЗОВАНИЕМ РАДИОЧАСТОТНОГО СПЕКТРА 2016
  • Шадрин Борис Григорьевич
  • Боганков Борис Семенович
  • Зачатейский Дмитрий Евгеньевич
RU2650191C1
Устройство кодирования и декодирования сигналов звукового вещания 1987
  • Розенберг Евгений Абрамович
  • Синильников Александр Михайлович
  • Шехтман Борис Иосифович
SU1711331A1
СПОСОБ ВЕДЕНИЯ ДВУХСТОРОННЕЙ ВЫСОКОСКОРОСТНОЙ РАДИОСВЯЗИ С ЭФФЕКТИВНЫМ ИСПОЛЬЗОВАНИЕМ РАДИОЧАСТОТНОГО СПЕКТРА В ВЕДОМСТВЕННОЙ СИСТЕМЕ СВЯЗИ 2016
  • Шадрин Борис Григорьевич
RU2663200C2
УСТРОЙСТВО ДЛЯ МНОГОКАНАЛЬНОГО ДЕКОДИРОВАНИЯ 1990
  • Цыпкин В.Я.
  • Русаков В.Д.
RU2022469C1
Контролируемый пункт системы телемеханики 1988
  • Портнов Михаил Львович
  • Портнова Нина Григорьевна
SU1524080A1
Устройство для передачи и приема цифровых сигналов 1988
  • Малинкин Виталий Борисович
  • Попов Георгий Николаевич
  • Кожевников Дмитрий Валерьевич
SU1566499A1
Устройство для кодирования и декодирования цифрового телевизионного сигнала 1988
  • Табунов Виктор Николаевич
  • Куликов Сергей Анатольевич
SU1566485A1

Иллюстрации к изобретению SU 1 541 651 A1

Реферат патента 1990 года Устройство для передачи и приема информации

Изобретение относится к электросвязи и может использоваться для передачи цифровой информации. Устройство осуществляет передачу информации пакетами с кодированием и декодированием информации путем перемещения и деперемещения символов на передающей 1 и приемной 9 сторонах соответственно, что повышает помехоустойчивость устройства. Устройство содержит кодеры 2,3,7, генератор 4 кода, узел 5 управления, элемент исключающее ИЛИ 6, канал 8 связи, блок 10 тактовой синхронизации, декодер 11 и узел 12 цикловой синхронизации. 4 з.п.ф-лы, 30 ил.

Формула изобретения SU 1 541 651 A1

Слабо-1 Слово-2 Слово 3 сяоЪв-Ь

--V

номер с им бола слова

LJ

2 I j L™J «

Фиг. г

К cvttSoMt

п-ные ML синбояы

ос w

Передача пакета информации

Адрес Слабо к-1 лолдчотеля

О

L

-3h M

особые пербые кодовые wсинбояы

Лередюа следующего

/ЮЯР/ЯО

Слово f - сло$ок-1

I/I 8

Выдача пакета информации Прием

пакета

К

2 -

П....

1

слабо 1 - -- слоВок-1

1 А

Выдача пакета информации

Фиг, 4

Фиг. 6

ш

- m

evj

«O

со

fЈ5

QJ

«

fj

f.

Qe

I

1

Г

А

Itea

U

J

5

S

«SJ

1

«c«« fi

tLJl

f ГТ7 f Т

§

S

П

Jt

H-tJ

ь

I

w

a

I

3

о

Ul

4

a (л

фиг. 16

54

55Ъ

56

Фиг. 18

И+58 58

19

tvn III

Фиг. 19

фиг, 21

19

22

Фиг.0

23

24

Фиьгг

IS91WI

tfk

A e Xt Xl

/3

S

Ki

S7

jcm.

Фиг. 23

Фиг. 30

Документы, цитированные в отчете о поиске Патент 1990 года SU1541651A1

Патент США № 4312070, кл
Гидравлическая передача, могущая служить насосом 1921
  • Жмуркин И.А.
SU371A1
Устройство для видения на расстоянии 1915
  • Горин Е.Е.
SU1982A1
Тутевич В.Н.Телемеханика
- М.: Энергия, 1973, с
Способ приготовления искусственной массы из продуктов конденсации фенолов с альдегидами 1920
  • Петров Г.С.
SU360A1
Печь для сжигания твердых и жидких нечистот 1920
  • Евсеев А.П.
SU17A1

SU 1 541 651 A1

Авторы

Борисов Борис Григорьевич

Пантикян Рубен Тигранович

Даты

1990-02-07Публикация

1988-05-23Подача