Синхронный делитель частоты Советский патент 1990 года по МПК H03K23/40 

Описание патента на изобретение SU1555854A2

%

k/

Похожие патенты SU1555854A2

название год авторы номер документа
Синхронный делитель частоты на десять 1985
  • Колосов Игорь Владимирович
  • Колосов Александр Владимирович
SU1298901A1
Распределитель импульсов 1982
  • Арутюнян Ваган Шаваршович
  • Мурадян Ашот Завенович
  • Костандян Анжела Асатуровна
SU1023315A1
Делитель частоты с переменным коэффициентом деления 1985
  • Колосов Игорь Владимирович
  • Колосов Александр Владимирович
SU1269255A1
Двоично-десятичный счетчик вКОдЕ 8-4-2-1 1979
  • Грибок Владимир Петрович
  • Анурьев Геннадий Сергеевич
  • Донской Алексей Дмитриевич
  • Гайсинский Лев Михайлович
SU849498A1
Двоично-десятичный счетчик в коде 8-4-2-1 1986
  • Грибок Владимир Петрович
  • Кожевников Сергей Евгеньевич
SU1415439A1
Двоично-десятичный счетчик в коде 8-4-2-1 1985
  • Грибок Владимир Петрович
  • Анурьев Геннадий Сергеевич
  • Кожевников Сергей Евгеньевич
  • Гайсинский Лев Михайлович
SU1272504A1
Двоично-десятичный счетчик в коде 8-4-2-1 1987
  • Галкин Александр Сергеевич
  • Гордиенко Виталий Емельянович
  • Грибок Владимир Петрович
  • Решетина Татьяна Ивановна
SU1462474A1
Синхронный делитель частоты на двенадцать 1985
  • Колосов Игорь Владимирович
  • Колосов Александр Владимирович
SU1298902A1
Синхронный делитель частоты 1986
  • Колосов Александр Владимирович
  • Шныгин Юрий Николаевич
  • Колосов Игорь Владимирович
SU1322469A1
Устройство для формирования и хранения вычетов чисел по модулю три 1983
  • Глебович Вячеслав Геннадьевич
SU1109755A1

Реферат патента 1990 года Синхронный делитель частоты

Изобретение относится к импульсной технике и может использоваться в устройствах автоматики и вычислительной техники. Цель изобретения - повышение помехозащищенности - достигается за счет введения новых функциональных связей, обеспечивающих исключение "запрещенных" (внецикловых) состояний. Устройство содержит триггеры 2 - 5, элемент И-НЕ 6 и входную 1 и выходную 7 шины. 1 ил.

Формула изобретения SU 1 555 854 A2

н

ел ел ел

оо ел

Изобретение относится к импульсной ехнике, может быть использовано в стройствах автоматики и вычислительой техники и является усовершенст- г ованием изобретения по авт. св. 1290516.

Цель изобретения - повышение по- ехозащищенности.

На чертеже приведена электрическаяю ункциональная схема устройства (на римере четырехразрядного устройства) .

Синхронный делитель частоты содерит входную шину 1, которая соедине- 15 а с С-входами триггеров 2-5 всех разрядов (соответственно первого, второго, третьего и четвертого, последнего разрядов). Первый разряд выполнен на триггере 2 IK-типа, ос- 20 тальные - на триггерах 3-5 D-типа. Прямой выход триггера 2 первого разряда и прямые выходы триггеров 3 и Ц второго, третьего и т.д. разрядов соединены с D-входами триггеров 25 последующих разрядов. Инверсный выход триггера 5 последнего разряда соединен с I и R-входами триггера 2 первого разряда и с R-входом триггера 3 второго разряда. Инверсный зо выход триггера 2 первого разряда соединен с R-входом триггера 5 последнего разряда и с первым входом элемента И-НЕ 6, выход которого соединен с выходной шиной 7, второй вход - 35 с инверсным выходом триггера 3 второго разряда. К-вход триггера 2 первого разряда соединен с U-входом триггера 5 последнего разряда.

Устройство работает следующим об- 40 разом.

Пусть до поступления входных сигналов все триггеры 2-5 находятся в нулевом состоянии. На шину 1 поступают входные импульсы со скважностью, 45 равной двум. Спадом первого импульса триггер 2 переключается в единичное положение, поскольку на его 1-вход поступает высокий уровень с инверсного выхода триггера 5, на К-вход посту-50 пает низкий уровень с прямого выхода триггера .

Фронтом второго входного импульса в единичное состояние переключается триггер 3, фронтом третьего входного импульса в единичное положение переключается триггер , а спадом того же импульса в нулевое положение переключается триггер 2, поскольку в

момент действия этого спада на его I- и К-входах имеется высокий уровень. Фронтом четвертого входногсЗ импульса в нулевое положение переключается триггер 3 и в единичное положение переключается триггер 5. Спадом четвертого входного импульса подтверждается нулевое состояние триггера 2, поскольку в момент действия этого спада на его I-входе имеется низкий уровень, а на К-входе - высокий уровень. Фронтом пятого входного импульса в нулевое положение переключается триггер А, а спадом подтверждается предыдущее состояние триггера 2, поскольку в момент действия этого спада на его I- и К-входах имеется низкий уровень. Таким образом, после поступления фронта шестого входного импульса все триггеры устанавливаются в исходное нулевое положение. Спадом шестого входного импульса триггер 2 переключается в единичное положение, и цикл деления повторяется. На входе элемента И-НЕ в этом случае имеются симметричные импульсы с частотой в 2N три раза ниже частоты входных импульсов, и для числа разрядов (триггеров) N 4 коэффициент деления частоты равен 5.

Для N 4 существует несколько запрещенных комбинаций: 0100, 0010, 1010, 1001, 0101, 1101, 1011, 011Г |и 1111.

Рассматривается выход устройства в рабочее состояние из всех запрещенных, начиная с 01 00 -11 00 --1010-- -«-1100, что означает следующее. Возникновение комбинации 0100 в момент действия высокого уровня входного импульса высокий уровень спадом этого импульса с инверсного выхода триггера 5 записывается на выход триггера 2, т.е. устройство переходит в штатный режим. При возникновении этой же запрещенной комбинации в момент действия низкого уровня входного импульса высокий уровень пере- пишется на выход триггера k (0010), и спадом того же входного импульса триггера 2 переключается в единичное состояние, поскольку на его I- и К-входах действуют в этот момент высо .кие уровни (1010). Далее фронтом следующего входного импульса высокий уровень с выхода триггера 2 перепишется на выход триггера 3 (1100), а записи высокого уровня с выхода триггера Ч на выход триггера 5 не произойдет, так как он заблокирован по R-входу низким уровнем с инверсного выхода триггера 2. Рассматривается выход из запрещенной комбинации 1001, которая является неустойчивой, так как на R-входах триггеров 2 и 5 одновременно действуют уровни установки в нулевое состояние, поэтому триг- геры устройства установятся в одно из трех рабочих состояний: 0001, 1000, 0000. Состояние 0101 также неустойчиво и переходит в состояние 0001, поскольку на R-входе триггера 3 деист- вует уровень установки в нулевое состояние с инверсного выхода триггера 5. Состояние 1101 также неустойчиво, поскольку одновременно на R-входах триггеров 2, 3 и 5 действуют уровни установки в нуль, поэтому возможно несколько вариантов перехода из этого состояния: первый вариант 1101-4100; второй вариант 1101- 0001; третий ва

JQ. 1520 риант 1101- 0000; четвертый вариант 1101- -1000, Состояние 1011 также неустойчиво и имеет следующие варианты перехода в устойчивые рабочие состояния: первый вариант 1011-0011, второй вариант 1011г -1010.

Подобным образом исключаются и другие запрещенные состояния, которые могут возникнуть в результате действия помех.

Формула изобретения

Синхронным делител ь частоты по авт. св.№ 1290516, отличающийся тем, что, с целью повышения помехозащищенности, инверсный выход триггера первого разряда соединен с R-вхо- дом триггера последнего разряда, инверсный выход которого соединен с R-входами триггеров первого и второго разрядов.

Документы, цитированные в отчете о поиске Патент 1990 года SU1555854A2

Синхронный делитель частоты 1985
  • Колосов Александр Владимирович
  • Шныгин Юрий Николаевич
  • Колосов Игорь Владимирович
SU1290516A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 555 854 A2

Авторы

Колосов Игорь Владимирович

Даты

1990-04-07Публикация

1988-04-11Подача