Устройство для обнаружения ошибок при передаче кодов Советский патент 1990 года по МПК G06F11/08 

Описание патента на изобретение SU1615723A2

ел

X hO СА)

возможности контроля коммутирующих устройств. Устройство содержит входной регистр 1, регистр 2 контрольных разрядов, блок 3 управления параллельной записью, блоки 4 и 5 контроля по модулю два, дешифратор 6, элементы ИЛИ 7i-7n, выходные регистры 8i-8n, триггеры 9i-9n, блоки 10i-10n контроля на четность, блок 11 формирования сигнала ошибки, вход 12 информации устройства, выход 13 строба устройства, вход 14 контрольных разрядов устройства, выходы 151-15п информации и выход 16 сигнала ошибки устройства, первая 17 и вторая 23 группы мультиплексоров, (п+1)-й элемент

ИЛИ 18, формирователь 19 импульсов, группы 20i-20n элементов И, группа 21 узлов коммутации, группа 22 формирователей импульсов, группа 24 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, элементы И 25, 26 и 29, блок 27 индикации, генератор 28 импульсов, счетчик 30. С помощью двух групп 17 и 23 мультиплексоров на элементах ИСКЛЮЧАЮЩЕЕ ИЛИ группы 24 осуществляется сравнение содержимого выходных регистров 8i-8n, управляющего работой узлов коммутации группы 21, с сигналами на выходах этих узлов. Таким образом контролируется работа узлов коммутации группы 21. 1 ил.

Похожие патенты SU1615723A2

название год авторы номер документа
Устройство для обнаружения ошибок при передаче кодов 1987
  • Мартиросян Сергей Левонович
SU1509902A2
Устройство для учета производительности транспортных средств добывающего комплекса 1988
  • Лобунец Олег Дементьевич
SU1712951A1
ЦИФРОВОЙ МНОГОФАЗНЫЙ ГЕНЕРАТОР 1992
  • Сучкова А.Б.
  • Станков В.С.
RU2066918C1
Оптический аналого-цифровой преобразователь 2021
  • Соколов Сергей Викторович
  • Манин Александр Анатольевич
RU2756462C1
УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧИ О НАЗНАЧЕНИЯХ 2010
  • Титов Виктор Алексеевич
  • Световидов Дмитрий Михайлович
RU2439687C1
КОММУТАТОР LINK-ПОРТОВ 2009
  • Еремеев Петр Михайлович
  • Гришин Вячеслав Юрьевич
  • Нестерова Кристина Юрьевна
  • Садовникова Антонина Иннокентьевна
  • Трапезина Евгения Николаевна
RU2405196C1
Устройство для обмена информацией 1983
  • Карцев Михаил Александрович
SU1149239A1
Устройство тестового контроля 1989
  • Гузик Вячеслав Филиппович
  • Криворучко Иван Михайлович
  • Секачев Борис Сергеевич
  • Итенберг Елена Вениаминовна
SU1691842A1
Генератор многофазной системы ЭДС с управляемой начальной фазой 2018
  • Гаврилов Леонид Петрович
RU2684485C1
Запоминающее устройство с многоформатным доступом к данным 1989
  • Аноприенко Александр Яковлевич
  • Гриза Виктор Анатольевич
SU1624526A2

Реферат патента 1990 года Устройство для обнаружения ошибок при передаче кодов

Изобретение относится к цифровой вычислительной технике и может быть использовано в системах контроля цифровых вычислительных устройств. Цель изобретения - расширение функциональных возможностей устройства путем обеспечения возможности контроля коммутирующих устройств. Устройство содержит входной регистр 1, регистр 2 контрольных разрядов, блок 3 управления параллельной записью, блоки 4 и 5 контроля по модулю два, дешифратор 6, элементы ИЛИ 71-7N, выходные регистры 81-8N, триггеры 91-9N, блоки 101-10N контроля на четность, блок 11 формирования сигнала ошибки, вход 12 информации устройства, вход 13 строба устройства, вход 14 контрольных разрядов устройства, выходы 151-15N информации и выход 16 сигнала ошибки устройства, первая и вторая группы 17, 23 мультиплексоров, (N+1)-й элемент ИЛИ 18, формирователь 19 импульсов, группы 201-20N элементов И, группа 21 узлов коммутации, группа 22 формирователей импульсов, группа 24 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, элементы И 25, 26, 29, блок 27 индикации, генератор 28 импульсов, счетчик 30. С помощью двух групп 17, 23 мультиплексоров на элементах ИСКЛЮЧАЮЩЕЕ ИЛИ группы 24 осуществляется сравнение содержимого выходных регистров 81-8N, управляющего работой узлов коммутации группы 21, с сигналами на выходах этих узлов. Таким образом контролируется работа узлов коммутации группы 21. 1 ил.

Формула изобретения SU 1 615 723 A2

Изобретение относится к цифровой вычислительной технике, может быть использовано в системах контроля цифровых вычислительных устройств и является усо- вершенствованием изобретения по авт.св N2 1091211.

Цель изобретения - расширение функциональных возможностей устройства путем обеспечения возможности контроля коммутирующих устройств.

На чертеже показана функциональная схема устройства.

Устройство содержит входной реометр 1, регистр 2 контрольных разрядов, блок 3 управления параллельной записью, блоки 4-5 контроля по модулю два, дешифратор 6, элементы ИЛИ 7i-7n, выходные регистры 8i-8n, триггеры 9i-9n, блоки 10i-10n контроля на четность, блок 11 формирования сигнала ошибки, вход 12 информации уст- ройства, вход 13 строба устройства, вход 14 контрольных разрядов устройства, выходы 15i-15n информации и выход 16 сигнала ошибки устройства, первую группу 17 мультиплексоров, (п+1)-й элемент ИЛИ 18, фор- мирователь импульсов, группы 20i-20n элементов И, группу 21 узлов коммутации, группу 22 формирователей импульсов, вто рую группу 23 мультиплексоров, группу 24 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, первый 25 и второй 26 элементы И, блок 27 индикации, генератор 28 импульсов, третий элемент И 29, счетчик 30, установочный вход 31 устройства, группу 32 информационных входов устройства, выход 33 неисправности узлов коммутации устройства.

Устройство работает следующим образом.

Формирователь 19 преднёзначен для формирования сигнала запрета, который запрещает работу схемы контроля на время переходных процессов при включении или

выключении коммутационных элементов. Формирователь 19 может быть построен, например, на одновибраторе 155АГ1. В исходное состояние устройство приводится после подачи сигнала Сброс на установочный вход 31. При этом сигнал Сброс с выхода блока 3 управления параллельной записи обнуляет входной регистр 2 контрольных разрядов через элементы ИЛИ 7i- 7п, выходные регистры 8i-8n и триггеры 9i-9n,.a также узлы коммутации группы 21. Одновременно сигнал Сброс через элемент ИЛИ 18 поступает на формирователь 19 импульсов, который обеспечивает расширение стробирующего сигнала на время срабатывания коммутационных элементов в узлах коммутации группы 21. С выхода формирователя 19 сигнал поступает на установочный вход счетчика 30 и на вход элемента И 26, блокируя выдачу сигнала неисправности на выход 33 устройства и опрос мультиплексоров первой 17 и второй 23 групп на время срабатывания коммутационных элементов,

После окончания действия сигнала с формирователя 19 с генератора 28 через элемент И 29 на счетчик 30 начинают поступать счетные импульсы. С выхода счетчика 30 сигналы поступают на управляющие входы мультиплексоров групп 17 и 23.

Мультиплексоры первой 17 и второй 23 групп работают параллельно. При изменении кода на выходе счетчика 30 мультиплексоры 17i-17n и 23i-23n первой и второй групп последовательно-попарно подключа-. ют разряды выходов регистров 8i-8n и выходов соответствующих формирователей 22i-22n импульсов группы к входам элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 24. Сравнение выходных сигналов обеих групп мультиплексоров происходит попарно, т.е. уравниваются выходные сигналы мультиплексоров 17i, 23i-17n и 23n первой и второй групп соответственно.

Следовательно, каждая пара мультиплексоров опрашивает соответствующие разряды выходов регистров 8i-8n и выходов формирователей импульсов группы 22i- 22п, на выходах которых при нормальной работе должна присутствовать одинаковая информация.

После окончания одного цикла счета счетчик 30 обнуляется, и цикл повторяется. Таким обргзом, контроль осуществляется непрерывно до поступления сигналов на ус- тановочный вхйд 31 устройства, вход 13 строба устройства или сигнала ошибки с выхода элемента И 26. Сигнал на выходе 33 устройства формируется в том случае, если на входах одного или нескольких элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 24i-24n будет присутствовать информация различных уровней. Сигнал неисправности поступает на выход 33 устройства, на элемент И 29 и на блок 27 индикации. При поступлении на вход элемента И 29 сигнала с выхода элемента И 26 запрещается прохождение сигналов с генератора 28 на счетчик 30.

С выхода счетчика 30, а также с выходов -элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 24i-24n сигналь поступают на блок 27 индикации, где происходит определение отказавшего элемента. Информация со счетчика 30указывает на номер отказавшего коммутационного элемента, а информация с выходов элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 24i-24n - на номер узла коммутации.

Информация с входа 12 информации и входа 14 контрольных разрядов устройства принимается в регистр 1 и регистр 2 по стробу, поступающему с входа 13 устройства. Состояние регистра 1 контролируется блоками 4-5 контроля по модулю два. Каждый из блоков 4-и 5 контролирует один байт информации, причем каждый байт информации поступает в сопровождении своего контрольного разряда, который из регистра 2 подается на соответствующие блоки 4 и 5. При правильном приеме информации в регистр 1 на выходе блоков 4 и 5 сигнал ошибки не выдается. При возникновении ошибки на выходах блоков 4 и 5 сигнал ошибки поступает в блок 11 формирования сигнала ошибки. С выхода регистра 1 первый байт информации поступает на информацион- HiJte входы регистров 8i-8n.

Контрольный разряд первого байта информации из регистра 2 поступает на триггеры 9i-9n. Второй байт информации из регистра 1 поступает на дешифратор 6, причем на информационные входы дешифратора 6 может поступать как весь байт

информации, так и часть его (в зависимости ;. от количества регистров 8i-8n). Максимально дешифратор 6, управляемый одним байтом информации, может обеспечивать

управление 256 регистрами. Запись информации в регистры 8i-8n и контрольных разрядов в триггеры 9i-9n может осуществляться последовательно при адресном режиме и параллельно при обнуле0 НИИ устройства. Элементы ИЛИ 7i-7n предназначены для обеспечения возможности управления последовательной записью дешифратором 6 и обнуления регистров 8i- 8п путем параллельной записи нулей во все

5 регистры при поступлении управляющего сигнала через блок 3 параллельной записи. При записи информации с входа 12 устройства в регистр 1 первый байт информации в сопровождении контрольного

0 разряда, записанного в регистр 2, поступает в блок 4 контроля по модулю два и на информационные входы регистров 8i-8n. Второй байт информации в сопровождении контрольного разряда поступает в блок 5 конт5 роля по модулю два и дешифратор 6. В зависимости от информации, поступившей во второй байт, возбуждается соответствующий выход дешифратора 6, и управляющий сигнал через соответствующий элемент

0 ИЛИ 7i-7n поступает на управляющие входы одного из регистров 8i-8n и триггеров 9i-9n, при этом первый байт информации и его контрольный разряд записываются в ( один из регистров 8i-8n и один из триггеров

5 .

Информация в каждый из регистров 8i- 8п и триггеров 9i-9n может записываться в любой последовательности, определяемой алгоритмом и информацией, выдаваемой на

0 вход 12 информации устройства.

С выходов регистров 8i-8n информация поступает на входы соответствующих блоков 10i-10n контроля на четность, на вторые входы которых поступает информация с

5 триггеров 9i-9n. Блоки 10i-1 On осуществляют постоянный контроль за информацией, присутствующей на выходах соответствующих регистров 8i-8n и триггера 9i-9n. В случае возникновения ошибки в одном или

0 нескольких регистрах 8i-8n блоки 10i-10n формируют сигналы ошибки.

С выхода блоков 10i-10n сигналы ошибки поступают на вторые входы соответствующих элементов групп 20i-20n, тем самым

5 отключая коммутационные элементы в COOT- ветствующих узлах 21i-21n коммутации .группы, а также поступают на блок 11 формирования сигнала ошибки, и на выходе 16 сигнала ошибки устройства формируется сигнал ошибки. С выхода регистров 8i-8n

информация поступает на первые входы элементов И групп 20i-20n и далее на коммутационные элементы узлов коммутации группы 211-21п.

В зависимости от информации, выдава- емой с блоков регистров 8i-8n, в узлах группы 21i-21n включаются соответствующие коммутационные элементы и сигналы с входов группы 32i-32n устройства поступают на формирователи группы 22i-22n, где пре- образуются в сигналы логического уровня, С выхода формирователей группы 22i-22n сигналы поступают на входы мультиплексоров второй группы 23i-23n. По сигналу на входе 13 строба устройства сигнал с выхода формирователя 19 на время срабатывания коммутационных элементов блокирует ра боту схемы опроса состояний коммутационных элементов. После срабатывания коммутационных элементов сигнал блоки- ровки снимается и начинается работа схемы опроса аналогично, как было описано при поступлении сигнала на установочный вход 31 устройства.

Формула изобретения

Устройство для обнаружения ошибок при передаче кодов по авт.св. Ns 1091211, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет обеспечения возможности контроля коммутирующих узлов, в него введены {п+1)-й элемент ИЛИ, формирователь импульсов, генератор тактовых импульсов, три элемента И, счетчик, блок индикации, две группы мультиплексоров, группа элементов ИСКЛЮЧАЮ- ЩЕЕ ИЛИ, п групп элементов И, группа узлов коммутации и группа формирователей импульсов, причем разряды выхода каждого 1-го выходного регистра соединены с соответствующими разрядами информационного вхо- да 1-го мультиплексора первой группы и первыми входами соответствующих элементов И 1-й группы (1 | п, п - число выходных разрядов), выход каждого i-ro блока контроля на четкость соединен с вторыми входами всех элементов И i-й группы, выходы которых соединены с соответствующими управляющими входами 1-го узла коммутации группы, информационный выход которого соединен с входом 1-го формирователя импульсов группы, разряды выхода каждого формирователя импульсов группьь соединены с соответствующими разрядами информационного входа соответствующего мультиплексора второй группы, выходы 1-х мультиплексоров первой и второй групп со- е,динены соответственно с первым и ;зторым входами 1-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ группы, выход которого соединен с соответствующим входом первого элемента И и соответствующим разрядом информационного входа блока индикации, выход первого элемента И соединен с первым входом второго элемента И, выход которог.о является выходом неисправности узлов коммутации устройства и соединен с такте-- вым входом блока индикации и первым входом третьего элемента И, выход которого сое,цинен со счетным входом счетч ка, информационный выход которого соединен с адресными входами блока индикации м мультиплексоров первой и второй групп, выход -.- енератора тактовых импульсов соединен с вторым входом третьего элемента IA, вход строба устройства подключен : гтерво-, му входу (п+1)-го элемента ИЛИ, выход которого через формирователь импульсов соединен с установочным входом счетчика и вторым входом второго элемента И, выход блока управления параллельной записью соединен с установочными входами входного регистра и регистра контрольных разрядов и вторым входом ()-го элемента ИЛИ, информационные входы узлов коммутации групп образуют группу информационных входов устройства, установочный вход блока управления параллельной записи является установочным входом устройства.

Документы, цитированные в отчете о поиске Патент 1990 года SU1615723A2

Устройство для обнаружения ошибок при передаче кодов 1983
  • Мартиросян Сергей Левонович
  • Свистельников Юрий Антонович
SU1091211A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 615 723 A2

Авторы

Мартиросян Сергей Левонович

Карпов Феликс Николаевич

Свистельников Юрий Антонович

Гончаренко Сергей Павлович

Даты

1990-12-23Публикация

1989-01-30Подача