Устройство измерения частотных характеристик группового времени запаздывания четырехполюсников Советский патент 1991 года по МПК G04F10/06 

Описание патента на изобретение SU1631511A1

Фаг..1

Изобретение относится к злектроради- оизмерениям и может быть использовано для построения измерителей частотных характеристик группового времени запаздывания (ЧХ ГВЗ) высокочастотных четырехполюсников.

Цель изобретения - повышение точности и быстродействия измерений.

На фиг. 1 приведена структурная схема устройства; на фиг. 2 - 6 - структурные схемы возможных вариантов реализации блока предварительной обработки, блока управления, блока синхронизации, формирователя полигармонического сигнала и формирователя сетки частот; на фиг. 7 - схема алгоритма работы устройства; на фиг. 8 - временные диаграммы сигналов блока управления.

Устройство (фиг. 1) содержит задающий 1 и следящий 2 генераторы, блок 3 синхронизации, входами соединенный с выходами генераторов 1 и 2, а выходом - с входом автоподстройки следящего генератора 2, формирователя 4 полигармонического сигнала, модулятор 5, опорный генератор 6 с подключенным к нему формирователем 7 сетки частот, который подключен первым выходом к блоку 3 синхронизации, вторым выходом - к формирователю 4 полигармонического сигнала, соединенному выходом с модулирующим входом модулятора 5, сигнальный вход последнего подключен к выходу задающего генератора 1, а его выход - к входной клемме четырехполюсника 8. Устройство содержит также измерительный 9 и опорный 10 каналы, входы которых подключены соответственно к выходной клемме четырехполюсника 8 и выходу модулятора 5. Каналы включают соответственно последовательно соединенные смеситель 11 (12), избирательный усилитель 13 (14), аналого-цифровой преобразователь (АЦП) 15(16), блок 17(18) предварительной обработки и регистр 19(20). Соединенные вторые входы смесителей 11 и 12, АЦП 15 и 16 и блоков 17 и 18 предварительной обработки подсоединены соответственно к выходу следящего генератора 2, третьему выходу формирователя 7 сетки частот и первому выходу блока 21 управления. Вычислительная система 22 содержит подсоединенные к ее системной магистрали Общая шина (ОШ) микропроцессорный блок 23, блок 24 отображения и пульт 25 управления. Посредством системной маги- страли ОШ система 22 соединена также с входами Чтение блоков 17, 18 и регистров 19, 20, с информационными выходами регистров 19 и 20, выходом готовности блока 21 управления, а также с входами управления

генераторов 1 и 2, формирователей 4 и 7 и блока 21 управления

Блоки 17 и 18 предварительной обработки (фиг. 2) содержит каждый первый регистр 26, сумматор 27, оперативный запоминающий узел (ОЗУ) 28, второй регистр 29, инвертор 30, счетчик 31 адреса и элемент ИЛИ 32, при этом D-входы триггеров первого регистра 26 и выходы ОЗУ 28

0 являются соответственно информационными входами и выходами блока предварительной обработки, счетный вход первого регистра 26, вход инвертора 30, первый вход элемента ИЛИ 32, вход записи ОЗУ 28

5 и счетный вход второго регистра 29 соединены с первым управляющим входом блока, а входы сброса счетчика 31 адреса и второго регистра 29 соединены соответственно с вторым и третьим управляющими входами

0 блока предварительной обработки. Второй вход элемента ИЛИ 32 является входом чтения блока, выход первого регистра 26 соединен с первым входом сумматора 27, второй вход которого соединен с выходом

5 второго регистра 29, D-входы которого соединены с выходом ОЗУ 28, соединенному информационным входом с выходом сумматора 27, входом чтения - с выходом инвертора 30 и входом адреса - с выходом

0 счетчика 31 адреса вход которого подключен к выходу элемента ИЛИ 32

Блок 21 управления (фиг. 3) содержит RS-триггер 33, первый и второй D-триггеры

34и 35, первый и второй элементы И 36 и 37 5 и третий и четвертый D-триггеры 38 и 39, при

этом первые входы первого 36 и второго 37 элементов И и объединенные С-входы первого 34 и второго 35 D-триггеров образуют соответственно первый, второй и третий

0 входы блока, а выход первого элемента И 36, выход второго элемента И 37 с подключенными к нему С-входами третьего 38 и четвертого 39 D-триггеров и выход четвертого D-триггера образуют первый, второй и

5 третий выходы управляющей шины блока 21 управления, которые соединяются с соответствующим входами управления блоков 17 и 18 предварительной обработки. R-BXO- ды всех триггеров блока 21 управления сое0 динены с входом начальной установки, а S-вход RS-триггера 33 - с входом Пуск, которые образуют входную управляющую шину блока. Прямой выход D-триггера 35 является выходом готовности блока, инвер5 сный выход этого триггера соединен с вторыми входами первого 36 и второго 37 элементов И, выход RS-триггера 33 соединен с D-входом первого D-триггера 34, выход которого соединен с D-входами второго

35и третьего 38 D-триггеров, который выходом соединен с D-входом четвертого D- триггера 39.

Блок 3 синхронизации (фиг. 4) содержит смеситель 40, входы которого образуют первый и второй входы блока, соединенный с его выходом фазовый детектор 41, второй вход которого является опорным входом блока, а к выходу подключен фильтр 42, выход которого является выходом блока 3 синхронизации.

Формирователь 4 полигармонического сигнала (фиг. 5) содержит последовательно соединенные элемент ИЛИ 43, счетчик 44 адреса, запоминающий узел (ЗУ) 45, регистр 46, цифро-аналоговый преобразователь (ЦАП) 47 и фильтр 48, выход которого является выходом формирователя 4 полигармонического сигнала. Первый вход элемента ИЛИ 43 с подключенным к нему С-входом регистра 46 является тактовым входом, а объединенные второй вход элемента ИЛИ 43 и вход записи ЗУ 45, вход сброса счетчика 44 адреса и информационные входы ЗУ 45 образуют управляющие входы формирователя 4 полигармонического сигнала.

Формирователь 7 сетки частот (фиг. 6) содержит пять последовательно включенных делителей 49 - 53 с переменным коэффициентом деления (ДПКД), выходы которых являются выходами формирователя, а вход первого ДПКД 49 - его входом, управляющие входы всех ДПКД образуют шину управления, соединенную с системной магистралью ОШ.

Устройство работает следующим образом.

Выходной гармонический сигнал задающего генератора 1 с частотой fc поступает на модулятор 5, где модулируется по амплитуде сигналов с выхода формирователя 4 полигармонического сигнала, который представляет собой сумму конечного числа гармоник частоты модуляции Q 2 л FM:

UM(t) Ј UmCOS(Ka,t+pk), К 1

где Um. f. амплитуда и фаза гармоник модулирующего сигнала.

На выходе модулятора 5 образуется АМ- колебание, содержащее (2L+ 1) спектральных составляющих с частотами fj fc + FM (i-L-1) и начальными фазами р0, i 1,2,...(2L+1). Это колебание проходит через исследуемый четырехполюсник 8. Фазы спектральных составляющих на его выходе обозначим через yv С помощью смесителей 11 и 12 и следящего генератора 2 происходит перенос спектров сигналов, имеющихся

на выходе модулятора 5 и выходе четырехполюсника 8, на частоты Ifi ± frl где fr- частота следящего генератора 2. Примем, что частота fr равна fr fc - (L+1) FM (преобраэование снизу). Избирательные усилители 13 и 14 выделяют низкочастотные спектральные составляющие с частотами FI iFM. i 1.2... (2I + 1), соответствующими высокочастотным составляющим fi. Их начальные фазы в измерительном и опорном сигналах отличаются от фаз ро, ft ВЧ-со- ставляющих на значения начальной фазы колебания следящего гетеродина рт и фазовых сдвигов, вносимых смесителями 11 и 12

(рсм) и избирательными усилителями 13 и 14(у) , которые в первом приближении можно принять одинаковыми для обоих каналов. Так как в дальнейшем полезная информация определяется по разности

фазовых сдвигов измерительного и опорного каналов, то дополнительные сдвиги , рем. ру в дальнейшем считаются равными и не учитываются,

Таким образом, выходные сигналы избирательных усилителей 13 и 14 измерительного и опорного каналов можно записать в следующем виде:

30

2L + 1

Uo(t) Umifcu cos С Ф t +

i 1 v

35

2L +1 Uu(t) 2 Umi (u) COS (i O« t + p|) .

i 1

Если измерить разности фаз одноименных спектральных составляющих измерительного и опорного каналов ф р - р0, вычислить приращения разностей фаз между соседними составляющими Дф Ф + 1 - Ф и поделить их на интервал частот между ними FM. то по одной реализации сигнала можно получить 2L оценок группового времени запаздывания tai ДФ/РМ, соответствующих частотам (fi + fi+i)/2. Эта задача решается с помощью АЦП 15 и 16, блоков 17 и 18 предварительной обработки, регистров 19 и 20 и вычислительной системы 22, осуществляющей двухканальную цифровую обработку полигармонических сигналов и оценку их параметров. При этом АЦП 15 и 16 преобразуют аналоговые сигналы U(t) в последовательность цифровых ко Дов U(nTg) U(t)t nTg с частотой дискретизации fg 1/Tg, определяемой частотой тактовых импульсов f3, поступающих с .третьего выхода формирователя 7 сетки частот на тактовые входы АЦП 15 и 16. Частота дискретизации fg fa выбирается кратной частоте сигнала f3 KFM и удовлетворяющей условию fa 2 Рмакс , где Рмакс - максимальная частота в спектре сигнала; Рмакс (2L+1) FM. Это обеспечивает частотное разрешение (2L+1) спектральных составляющих.

Отсчеты сигналов поступают далее в блоки 17 и 18 предварительной обработки. Функции этих блоков и их структура зависят от требуемой скорости обработки информации и быстродействия используемого микропроцессорного блока 23 или микроЭВМ. Чем меньше быстродействие микроЭВМ, тем больший объем обработки выполняется блоками предварительной обработки и наоборот.

В данном случае алгоритм работы устройства показан на фиг. 7. Блоки 17 и 18 предварительной обработки (фиг. 2) осуществляют накопление К отсчетов сигнала за период К 2() и усреднение одноименных отсчетов сигнала за Р периодов, что обеспечивает повышение точности измерения. Блоки 17 и 18 предварительной обработки управляются сигналами с шины управляющих сигналов блока 21 управления в соответствии со схемой блока, показанной на фиг. 3, и временной диаграммой на фиг. 8.

Управляющие сигналы в блоке 21 управления формируются из тактовых последовательностей fa, f4, fs, поступающих с третьего, четвертого и пятого выходов формирователя 7 сетки частот на управляющие входы этого блока. Их частоты равны:

тз - KFM; f - fc/K FM; fs f4/P FM/P.

На фиг. 8 показаны временные диаграммы сигналов на входах и выходах блока 21 управления для частотного случая соотношений частот: fs 8FM; f4 FM; fs FM/3. Сигналы управления - Чтение, Запись, Начальная установка, Пуск - формируются в интерфейсном модуле микроЭКМ 23 по совпадению сигналов выбора соответствующих внешних устройств и системных сигналов чтения и записи. Тактовые последовательности fa, f/i в течение измерительного цикла проходят через открытые элементы И 36 и 37 и поступают соответственно на первый и второй управляющие входы блоков 17 и 18 предварительной обработки. Под действием последовательности fs отсчеты сигнала в этих блоках } записываются в регистр 26 и поступают затем в сумматор 27, на входы которого посту: пают коды с выхода регистра 29. Этот регистр в начале измерительного цикла в

течение одного (первого) периода сигнала находится в сброшенном состоянии под действием третьего управляющего сигнала с выхода D-триггера 39 блока 21 управления. При этом на информационный вход ОЗУ 28 поступают отсчеты сигнала, которые во время второго полупериода тактовой последовательности f3 записываются в его по- следовательные ячейки, адресуемые

0 счетчиком 31 адреса, управляемым через открытый элемент ИЛИ 32 этой же последовательностью fa. В течение первого полупериода последовательности fa ОЗУ 28 через инвертор 30 переводится в режим чте5 ния и в регистр 29 записывается код п-го отсчета сигнала, соответствующего предыдущему периоду сигнала. Поэтому, начиная с второго периода сигнала, когда с регистра 29 снимается сигнал сброса, в сумматоре 27

0 суммируются отсчеты сигнала U(nTg) с одинаковыми номерами п 1,2,...К в каждом

периоде и записываются снова в те же ячейки памяти. После заполнения К ячеек счетчик 31 адреса по второму входу

5 сбрасывается тактовой последовательностью fy и вновь адресует ячейки ОЗУ 28 с нулевого адреса. В результате за Р периодов сигнала в К ячейках ОЗУ 28 оказываются записанными К усредненных отсчетов сиг0 нала К(пТд){при Р, кратном двойке, т.е. Р 21, среднее значение U(nTg) получается путем простого сдвига запятой суммарного кода U(nTg)Ј на I разрядов влево).

По истечении Р периодов сигнала, т.«. в

5 конце измерительного цикла, нулевым уровнем с инверсного выхода D-триггера 35 закрываются элементы И 36 и 37 блока 21 управления и тактовые последовательности тз, f4 перестают поступать на первый и вто0 рой входы блоков 17 и 18 предварительной обработки. По окончании измерительного цикла ОЗУ 28 переводится в режим чтения. Одновременно на прямом выходе D-триггера 35 формируется единичный сигнал готов5 ности, который с блока 21 управления по системной магистрали ОШ поступает в микроЭВМ 23.

МикроЭВМ 23 по прерыванию или путем программного опроса этого сигнала уве0 домляется о завершении цикла накопления измерительной информации и приступает к ее считыванию. Для этого по системной магистрали из микроЭВМ 23 поступают сигна- лы чтения регистра 19 и блока 17

5 предварительной обработки измерительного канала. Сигнал чтения через элемент ИЛИ 32 последовательно увеличивает содержимое счетчика 31 адреса и переписывает содержимое К ячеек памяти ОЗУ 28 в регистр 19, из которого по системной магистрали считывается в микроЭВМ 23. Аналогично считываются К отсчетов сигнала опор- ногр канала с блока 18 предварительной обработки через регистр 20.

Далее микроЭВМ 23 в Соответствии с алгоритмом (фиг. 7) подготавливает измеритель к новому измерительному циклу, если ширина спектра испытательного сигнала относительно частоты fc не перекрывает всей полосы анализа исследуемого четырехпо- люсника 8. В этом случае микроЭВМ 23 выдает управляющие коды на изменение (увеличение) частоты сигналов задающего 1 и следящего 2 генераторов на величину (2L + 1)FM. Затем на блок 21 управления подает- ся сигнал начальной установки, сбрасывающий все триггеры этого блока в нулевое состояние. При этом открываются элементы И 36 и 37, разрешая прохождение тактовых последовательностей fs, f4 на блоки 17 и 18 предварительной обработки, и нулевым уровнем по третьему выходу шины управления блока 21 управления регистр 29 устанавливается в нулевое состояние, что запрещает усреднение (суммирование) от- счетов сигнала в ОЗУ 28, т.е. работу в режиме накапливающего сумматора. В ОЗУ в этом случае записываются только отсчеты каждого текущего периода сигнала. После начальной установки следует сигнал Пуск. Сигналом Пуск RS-триггер 33 блока 21 управления устанавливается в единицу и подготавливает О-триггер 34, который первым тактовым импульсом fs устанавливается в единицу. Одновременно совпадающим с fs по времени первым тактовым импульсом U устанавливается в единицу и D-триггер 38, подготавливая D-триггер 39. С этого момента начинается цикл накопления измерительной информации. В течение первого периода сигнала в ОЗУ 28 записываются отсчеты этого периода, а затем вторым им- ггупьсом f, соответствующим началу второго периода сигнала, устанавливается в единицу D-триггер 39 и снимает сброс с регистра 29 блока 17(18) предварительной обработки, разрешая режим суммирования отсчетов. С приходом второго тактового импульса fs, т.е. по истечении Р периодов сигнала, D-триггер 35 устанавливается в единицу и инверсным выходом закрывает элементы И 36 и 37, прекращая цикл накопления измерительной информации.

Возможен вариант реализации блоков 17 и 18 предварительной обработки, когда обеспечивается только запоминание К Р отсчетов сигнала за Р периодов и блоки выполняют роль быстрой буферной памяти. В другом случае отсчеты сигнала могут непосредственно вводиться в микроЭВМ 23 в

темпе их поступления, при этом блоки 17 и 18 упрощаются до уровня буферного регистра. Соответствующим образом меняется (упрощается) также структура блока 21 управления..

Во время накопления новой информации микроЭВМ 23 осуществляет обработку отсчетов сигнала предыдущего измерительного цикла, вычисляя спектр амплитуд и фаз полигармонических сигналов (для обоих каналов) с помощью дискретного преобразования Фурье:

U(JlQ-) Ј U(nTg) (cos 4 + ,

n 1

+ j sin

2 л: In К

Модуль U(ji Ои) определяет оценку амплитуды спектральной составляющей, а аргумент, т.е. арктангенс, отношения мнимой и веще: ственной части - оценку начальной фазы соответственно для опорного и измерительного каналов , р.

По этим оценкам находятся измеренные значения ГВЗ для 2L частот или 2Lточек ЧХ ГВЗ за один измерительный цикл:

t3l ДФ|/Рм (Ф|+ 1 -Ф|)РМ .

Ј Кроме того, разности фаз ф (fr

определяют отсчеты ФЧХ четырехполюсника, а отношение амплитуд спектральных составляющих измерительного и опорного каналов - его АЧХ. Для уменьшения времени обработки при вычислении спектра могут быть использованы алгоритмы БПФ, а также специализированные Фурье-процессоры.

После снятия ЧХ ГВЗ во всей полосе рабочих частот четырехполюсника 8 или а заданной ее области цикл измерения завершается. При этом результаты измерения выводятся микроЭВМ 23 через системную магистраль на блок отображения, где индицируются либо в виде цифровых данных, либо в виде графиков ЧХ ГВЗ. ФЧХ и АЧХ или неравномерности ЧХ ГВЗ. Одновременно может осуществляться документирование результатов измерений на бумажном или магнитном носителе микроЭВМ.

Ручное управление измерителем производится с пульта 25 управления, через который в микроЭВМ 23 вводятся начальные и конечные значения частот задающего 1 и следящего 2 генераторов, значения частоты модуляции, код которой из микроЭВМ 23 передается по системной магистрали на вход управления формирователя 7 сетки частот. С пульта 25 управления производится также начальный и повторный пуск измерителя. Перед началом работы или после завершения снятия полной ЧХ ГВЗ четырехполюсника 8 микроЭВМ 23 перио- дически опрашивает состояние пульта 25 управления и при подаче оператором соответствующей команды приступает к ее исполнению.

С помощью блока 3 синхронизации под- держизяется постоянство разности частот задающего 1 и следящего 2 генераторов: fc - fr - (L + 1)FM.

Вариант его возможной реаализации (фиг. 4) включает смеситель 40, на выходе которого выделяется колебание разностной частоты, и фазовый детектор 41, где оно сравнивается по фазе с сигналом с первого выхода формирователя 7 сетки частот, играющего роль опорного сигнала. Напряжение с выхода фазового детектора 41 через фильтр 42 поступает на вход автоподстройки следящего генератора 2. При использовании высокостабильных задающего 1 и следящего 2 генераторов, например синте- заторов частоты, их можно синхронизировать просто от общего эталонного генератора.

Сложный модулирующий сигнал образуется в формирователе 4 полигармониче- ского сигнала, структурная схема которого приведена на фиг. 5. Его принцип основан на записи в ЗУ 45 одного периода вычисленных значений отсчетов сигнала. Число записываемых отсчетов за период сигнала М может быть выбрано равным или большим числа отсчетов сигнала при аналого- цифровом преобразовании, т.е. М К. Для удобства формирования М можно выбрать кратным К, т.е. М q -К, где q 1, 2,....С увеличением М уменьшается уровень высокочастотных составляющих в спектре сигнала на выходе ЦАП 47, который преобразует коды сигнала, записанные в ЗУ 45, в аналоговый сигнал, фильтруемый далее фильтром 48. Максимальное значение М ограничивается быстродействием ЗУ 45 и ЦАП 47. Для уменьшения влияния переходных процессов преобразуемые отсчеты сигнала из ЗУ 45 тактовой последовательностью f2 с вто- рого выхода-формирователя 7 сетки частот переписываются в регистр 46. Эта же последовательность частотой

f2 MFM q- К-Рм

через элемент ИЛИ 43 управляет счетчиком 44 адреса объемом М, обеспечивая последовательное считывание М ячеек ЗУ 45.

Для изменения структуры модулирующего сигнала можно предусмотреть ряд ПЗУ с соответствующими вариантами сигнала либо использовать ОЗУ или ППЗУ, программируемые непосредственно от микро-. ЭВМ 23, что повышает уровень функциональной гибкости измерителя. При этом на соответствующие входы управления подаются вначале сигнал сброса счетчика 44 адреса, а затем коды отсчетов сигнала, сопровождаемые сигналом записи ЗУ 45, который одновременно через второй вход элемента ИЛИ 43 модифицирует содержимое счетчика 44 адреса. Формирователь 7 сетки частот, формирующий синхронизирующие тактовые последовательности необходимых для работы рассмотренных вариантов реализации формирователя 4 полигармонического сигнала, блока 21 управления и блоков 17 и 18 предварительной обработки, выполнен по структурной схеме (фиг. 6), содержащей пять последовательно соединенных делителей с переменным коэффициентом деления ( - 53, осуществляющих деление частоты опорного генератора 6. ДПКД программируется через системную магистраль от микроЭВМ 23. При выборе коэффициентов деления можно исходить из значения частоты модуляции и числа L спектральных составляющих модулирующего полигармонического сигнала. Наиболее жестко привязана к ним частота fi с первого выхода, являющаяся опорной частотой блока 3 синхронизации:

f 1 - (L + 1)FM .

Частоты f2 и fa допускают отклонения в сторону превышения некоторых рассмотренных номинальных значений и могут быть взяты, например, равными:

f3 KFM - г 4 (L + 1)FM; f2 q К FM - q -r -4(L+1)FM.

где г- целые числа.

Частота опорного генератора при этом должна удовлетворять условию for Sf2, где S - целые числа. Этому соответствуют коэффициенты деления: для ДПКД 49 - S; ДПКД 50 -q;flnKfl51 -4 т;ДПКД52 -(Ь+1)иДПКД 53-Р.

В данном устройстве погрешности измерения сдвига фаз и косвенной оценки ГВЗ зависят от разрядности АЦП, времени усреднения сигнала и точности вычислений микроЭВМ. Последние два фактора могут управляться программно, что позволяет программировать точность измерения измерителя в зависимости от решаемой задачи. Путем компромисса между точностью и временем измерения можно обеспечить погрешность измерения сдвига фаз порядка сотых долей градуса. Это позволяет получить требуемую точность измерения неравномерности ЧХ ГВЗ порядка единицы или доли наносекунды при малом шаге приращения частоты (порядка 20 - 30 кГц), необходимом при исследовании четырехполюсников со сложными многоэкстремальными частотными характеристиками ГВЗ, например фильтров, на ПАВ. Наличие мик- роЭВМ также позволяет повысить точность за счет программной компенсации систематических погрешностей измерителя.

Структура известного устройства не обеспечивает такой точности для указанного класса четырехполюсников, так как погрешности фазовых детекторов составляют в лучшем случае десятые доли градуса, а точность численного дифференцирования ФЧХ не может быть выше долей единиц процента.

Использование сложного испытательного сигнала в предлагаемом устройстве и цифровой спектральной обработки сигналов, обеспечивающих одновременную оценку нескольких отсчетов ЧХ ГВЗ по одной реализации сигнала, повышают не только точность измерения, но и быстродействие измерителя. Повышение быстродействия или уменьшение времени снятия ЧХ ГВЗ пропорционально количеству спектральных составляющих испытательного сигнала. Оно ограничивается только быстродействием используемой элементной базы.

Формула изобретения

Устройство измерения частотных характеристик группового времени запаздывания четырехполюсников/ содержащее входную и выходную клеммы для подсоединения четырехполюсника, блок управления, задающий и следящий генераторы, а также смеситель опорного канала, сигнальным входом соединенный с входной клеммой для подключения четырехполюсника, смеситель измерительного канала, сигнальным входом соединенный с выходной клеммой для подсоединения четырехполюсника, гетеродинные входы обоих смесителей соединены с выходом следящего генератора, о тличающееся тем, что, с целью повышения точности и быстродействия, в него введены опорный генератор, формирователь сетки частот, блок синхронизации, формирователь полигармонического сигнала, модулятор, вычислительная система, состоящая из подключенных к системной магистрали микропроцессорного блока, блока отображения и пульта управления, а

также в измерительном и опорном каналах подсоединенные к выходу соответствующего смесителя последовательно соединенные избирательный усилитель, аналого-цифровой преобразователь, блок предварительной обработки и регистр, при этом выход опорного генератора соединен с входом формирователя сетки частот, первый выход которого сое- динен с опорным входом блока синхронизации, второй выход - с тактовым

входом формирователя полигармонического сигнала, третий выход - с объединенными тактовыми входами аналого-цифровых преобразователей и первым входом блока управления, вторые и третьи входы которого

подключены соответственно к четвертому и пятому выходам формирователя сетки частот, а выходная шина блока управления подключена к входам управления обоих блоков предварительной обработки, выход следящего генератора соединен с первым входом блока синхронизации, выход которого соединен с входом автоподстройки следящего генератора, а второй вход - с выходом задающего генератора, к которому подключен

также сигнальный вход модулятора, модулирующий вход которого соединен с выходом формирователя полигармонического сигнала, а выход - с входной клеммой для подклю- чения четырехполюсника, системная

магистраль вычислительной системы соединена с входами чтения регистров, входами чтения блоков предварительной обработки, выходами регистров и выходом готовности блока управления, а также с управляющими

входами задающего и следящего генераторов, формирователя сетки частот, формирователя полигармонического сигнала и блока управления.

ояШ

Похожие патенты SU1631511A1

название год авторы номер документа
Измеритель группового времени запаздывания 1990
  • Глинченко Александр Семенович
SU1725180A2
Способ компенсации фазовых искажений в многоканальных системах аналого-цифрового преобразования сигналов и устройство для его реализации 2019
  • Тихонова Ксения Андреевна
  • Лосев Анатолий Михайлович
  • Колосков Евгений Валерьевич
  • Корниенко Тимофей Андреевич
  • Малофеев Кирилл Валерьевич
RU2723566C1
Панорамный измеритель группового времени запаздывания четырехполюсников 1982
  • Бальчюнайтис Альгимонтас Винцович
  • Гилис Альгимантас Антанас Антанович
SU1064269A1
Устройство для определения среднеквадратического значения переменного сигнала 1989
  • Гупало Александр Васильевич
  • Тюлькин Сергей Павлович
  • Вишенчук Игорь Михайлович
  • Ткаченко Виктор Федорович
  • Кутовый Сергей Иванович
  • Адарски Иван Станев
  • Райчев Райчо Манолов
  • Бозев Иван Стефанов
  • Петров Эмил Александров
  • Петров Лазар Димитров
SU1781686A1
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО ИЗОБРАЖЕНИЙ 1990
  • Боровик О.С.
  • Неруш Г.И.
  • Сырямкин В.И.
  • Фомин А.А.
RU2047921C1
СПОСОБ И УСТРОЙСТВО ДЛЯ БЫСТРОЙ СИНХРОНИЗАЦИИ В СИСТЕМАХ С ШУМОПОДОБНЫМИ СИГНАЛАМИ 1989
  • Ионенко Владимир Елисеевич
  • Короткий Петр Ефимович
  • Васьковский Эдуард Владимирович
SU1841074A1
Измерительное устройство для измерителя группового времени запаздывания 1989
  • Глинченко Александр Семенович
  • Моисеенко Вячеслав Викторович
SU1620986A1
ЦИФРОАНАЛОГОВАЯ СИСТЕМА ДЛЯ РЕГИСТРАЦИИ И ОБРАБОТКИ ИНФОРМАЦИИ 1991
  • Урсатьев А.А.
  • Серебряников Ю.Л.
  • Сапожникова С.Л.
  • Грешищев Ю.М.
RU2022364C1
РАДИОИМПУЛЬСНЫЙ АМПЛИФАЗОМЕТР 1990
  • Жданов И.А.
  • Савв К.Р.
  • Сивоконь С.И.
RU2042139C1
Устройство для регистрации информации 1989
  • Смильгис Ромуалд Леонович
  • Калпиньш Улдис Васильевич
  • Дулманис Марис Юрьевич
  • Калниньш Янис Августович
  • Пронцкус Витаут Пятрасович
SU1698895A1

Иллюстрации к изобретению SU 1 631 511 A1

Реферат патента 1991 года Устройство измерения частотных характеристик группового времени запаздывания четырехполюсников

Изобретение относится к измерительной технике и может быть использовано для измерения частотных характеристик группового времени запаздывания (ГВЗ) радиоустройств. С целью повышения точности и быстродействия измерения ГВЗ на вход исследуемого четырехполюсника 8 подают сигнал задающего генератора 1, модулированный в модуляторе 5 полигармоническим сигналом, опорный и измерительный сигналы (каналов 10 и 9) преобразуются на постоянную промежуточную частоту с помощью следящего генератора 2 и блока 3 синхронизации. С помощью избирательных усилителей 13 и 14 спектральные составляющие сигнала промежуточной частоты фильтруются и подвергаются двухканальной цифровой обработке с оценкой их амплитуды и фазы с помощью аналого-цифровых преобразователей 15 и 16, блоков 17 и 18 предварительной обработки, регистров 19 и 20 и соединенной с ними по системной магистрали вычислительной системы 22, содержащей микропроцессорный вычислитель 23, пульт 25 управления и блок 24 отображения (дисплей). Микропроцессорный вычислитель 23 работает по принципу дискретного преобразования Фурье, определяя амплитуду и фазу для каждой спектральной составляющей сглаженного за Р периодов сигнала промежуточной частоты. При этом используется для дискретизации К точек за период основной гармоники модуляционного сигнала.8 ил. Os OJ

Формула изобретения SU 1 631 511 A1

Фиг 2

Фиг.З

Фиг. 6

ФигЛ

Фиг. 5

С Hat/ало 3

Программирование ФПГСЦ,ФСЧ1

Установка начальных .конечных значений а шага частот fc, fr

Ж

Г Начальная установка 5локав

Пуск

Обработка Вывод результатов

Считывание данных из б ПО 17,1В

Изменение частот fc,fr

коней3

Фие.7

Vj Ч-i Чо -Ц 4j

;

Документы, цитированные в отчете о поиске Патент 1991 года SU1631511A1

Приборы и техника эксперимента, 1988, № 5, с
Аппарат, предназначенный для летания 0
  • Глоб Н.П.
SU76A1
Панорамный измеритель группового времени запаздывания четырехполюсников 1982
  • Бальчюнайтис Альгимонтас Винцович
  • Гилис Альгимантас Антанас Антанович
SU1064269A1
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1

SU 1 631 511 A1

Авторы

Глинченко Александр Семенович

Моисеенко Вячеслав Викторович

Даты

1991-02-28Публикация

1988-11-25Подача