Изобретение относится к автоматике и вычислительной технике и может быть использовано в качестве модуля связывания логических и физических адресов любых функционально законченных блоков (процессоров, блоков памяти и т д )
Целью изобретения является расширение функциональных возможностей устройства за счет придания ему способности самоконтроля
На фиг 1 представлена функциональная схема устройства (для трех блоков памяти), на фиг 2 схема блока контроля
Устройство содержит группу переключателей 1 -3 регистр 4 логического адреса дешифратор 5 логического адреса первую группу элементов ИЛИ 6, 7 элементы 8 и 9 коммутации первой и второй групп, вход 10 логического адреса шифратор 11 физиче ского адреса выход 12 физического адреса регистр 13 и дешифратор 14 физического
адреса, вторую группу элементов ИЛИ 15 и 16, шифратор 17 логического адреса, выход 18 логического адреса, вход 19 физического адреса, блоки 20 и 21 контроля, выходной элемент ИЛИ 22, выход 23 признака неисправности, вход 24 Контроль 1, вход 25 Контроль 2. Каждый блок контроля (см фиг 2) содержит мультиплексор 26, демуль- типлексор 27, схему 28 сравнения и элемент ИЛИ 29, первый 30 и второ й 31 информационные входы, первый 32 и второй 33 информационные выходы, вход 34 начала работы, управляющий вход 35. выход 36 признака неисправности
Устройство работает следующим образом
Сразу же после подачи питания начинается сеанс коммутации в матрице (элементы 6-9 15, 16) в соответствии с сигналами переключателей 1-3 Сигнал высокого уровня (ВУ) на выходе переключателей 1 3 соответ
О 00
О 4 Ю
Ю
ствует состоянию Блок включен/исправен, сигнал низкого уровня/НУ/- Блок выключен/неисправен. После завершения переходных процессов в матричном коммутаторе устройство готово к работе в режиме связывания логических и физических адресов (Л А и ФА). При этом преобразования ЛА - ФА и ФА - ЛА происходят совершенно независимо друг от друга: ЛА, поступающий вход 10, преобразуется в ФА на выходе 12, а ФА с входа 19 - в Л А на выходе 18. В те моменты времени, когда центральный процессор не использует связанный адрес (после его захвата), устройство может переводиться в один из двух режимов контроля. Режимы эти отличаются друг от друга только тем, какой адрес является контрольным - ЛА на входе 10 (Контроль 1) или ФА на входе 19 (Контроль 2).
Режимы задаются следующим образом.
Рассмотрим режим Контроль 1. В этом случае сигнал ВУ на входе 24 через вход начала работы первого БК 20 разрешает работу схемы 28 сравнения БК 20. Тот же сигнал ВУ на входе 24 через управляющий вход второго БК 21, во-первых, поступая на управляющий вход мультиплексора 26, делает возможным прохождение ФА с выхода шифратора ФА 11 на первый информационный выход БК 21 и, во-вторых, поступая на управляющий вход демультиплексора 27, направляетсигнал с его входа на его первый выход. (Сигнал ВУ /НУ/ на управляющем входе мультиплексора 26 означает соединение его выхода с его вторым (первым) входом; сигнал ВУ /НУ/ на управляющем входе демультиплексора 27 означает соединение его входа с его первым (вторым) выходом). Поскольку в режиме Контроль 1 сигнал на входе 25 имеет НУ, то схема сравнения 28 второго БК 21 не работает. Таким образом, в режиме Контроль 1 второй БК разрешает поступление на вход регистра 13 ФА, физического адреса, поступающего с выхода шифратора 11, и одновременно с этим, обеспечивает отключение выхода 12 и входа 19 от остальной схемы, В первом БК (блок 20) осуществляется сравнение логического адреса, поступающего с входа 10, с логическим адресом, снимаемым с выхода шифратора 17 Так происходит контрольное преобразование ЛА ФА и обратное преобразование ФА ЛА со сравнением исходного и полученного ЛА. Аналогично, в режиме Контроль 2 первый БК обеспечивает поступление на вход регистра 4 логического
адреса, поступающего с выхода шифратора 17, и, одновременно с этим, отключение выхода 18 и входа 10 от остальной схемы. Во втором БК осуществляется сравнение ФА, поступающего с входа 19, с ФА, снимаемым
с выхода шифратора 11. Так происходят контрольные преобразования ФА ЛА и обратное преобразование ЛА ФА (со сравнением исходного и полученного ФА). Сигнал неисправности, снимаемый в режиме
Контроль 1 с выхода БК 20, а в режиме Контроль 2 - с выхода БК 21, поступает через элемент ИЛИ 22 на выход 23 устройства и используется как флаг - признак неисправности устройства для адресации.
Формула изобретения
1.Устройство для адресации по авт. ев № 1573458, отличающееся тем, что, с целью расширения функциональных возможностей за счет придания ему способности самоконтроля, в него введены два блока контроля и выходной элемент ИЛИ, причем входы логического и физического адресов устройства соединены с первыми информационными входами первого и второго блоков контроля соответственно, первые информационные выходы которых соединены с информационными входами регистров логического и физического адресов соответственно, а вторые информационные выходы
являются соответственно выходами логического и физического адресов устройства, вторые информационные входы блоков контроля соединены соответственно с выходами шифраторов логического и физического
адресов, вход начала работы первого блока контроля и управляющий вход второго блоков контроля объединены и являются входом Контроль 1 устройства, управляющий вход первого блока контроля и вход начала
работы второго блоков контроля обьедине- ны и являются входом Контроль 2 устройства, выходы признака неисправности блоков контроля соединены с входами выходного элемента ИЛИ, выход которого является выходом признака неисправности устройства.
2.Устройство по п.1, о т л и ч а ю щ е е- с я тем, что блок контроля содержит мультиплексор, демультиплексор, схему сравне5 ния и элемент. ИЛИ, причем вход начала работы блока соединен с первым входом элемента ИЛИ и с управляющим входом схемы сравнения, управляющий вход блока соединен с вторым входом элемента ИЛИ и с управляющим входом мультиплексора, выход которого является первым информационным выходом блока, первый информационный вход которого соединен с первым информационным входом мультиплексора и первым входом схемы сравнения, выход которой является выходом признака неисправности блока, второй информационный вход которого соединен с вторым информационным входом мультиплексора и информационным входом демультиплексора, первый выход которого соединен с вторым входом схемы сравнения, управляющий вход - с выходом элемента ИЛИ, а второй выход является вторым информационным выходом блока.
название | год | авторы | номер документа |
---|---|---|---|
РАСПРЕДЕЛИТЕЛЬНАЯ СИСТЕМА ДЛЯ ПРОГРАММНОГО УПРАВЛЕНИЯ | 1997 |
|
RU2122229C1 |
РАСПРЕДЕЛЕННАЯ СИСТЕМА ДЛЯ ПРОГРАММНОГО УПРАВЛЕНИЯ | 2000 |
|
RU2198417C2 |
ОТКАЗОУСТОЙЧИВЫЙ МУЛЬТИМИКРОКОНТРОЛЛЕР | 1999 |
|
RU2156492C1 |
РАСПРЕДЕЛЕННАЯ СИСТЕМА ДЛЯ ПРОГРАММНОГО УПРАВЛЕНИЯ | 2000 |
|
RU2185656C2 |
Устройство для сопряжения ЭВМ с каналами связи | 1985 |
|
SU1288706A1 |
Устройство для управления и имитации неисправностей | 1991 |
|
SU1833897A1 |
Микропрограммное устройство для контроля и управления | 1985 |
|
SU1325476A1 |
Устройство для контроля хода программ | 1986 |
|
SU1343418A1 |
Многоканальное устройство для обмена управляющей информацией в вычислительной системе | 1988 |
|
SU1566362A1 |
Устройство для обмена информацией управляющей вычислительной машины с объектами управления | 1982 |
|
SU1030792A1 |
Изобретение относится к автоматике и вычислительной технике и может быть использовано в качестве аппаратного модуля связывания математических и физических адресов Цель изобретения - расширение функциональных возможностей устройства за счет придания ему способности самоконтроля Устройство содержит переключатели 1 -3 регистр 4 логического адреса дешифратор 5 логического адреса первую группу элементов ИЛИ 6 7, элементы 8 9 коммутации, шифратор 11 физического адреса, регистр 13 физического адреса, вторую группу элементов ИЛИ 15, 16 шифратор 17 логического адреса, блоки 20 и 21 контроля, выходной элемент ИЛИ 22 Устройство может использоваться не только как устройство для адресации, но и как устройство связывания математических и физических адресов в отказоустойчивых вычислительных системах 1 з п ф-лы, 2 ил Ё
33
Устройство для адресации | 1988 |
|
SU1573458A2 |
Авторы
Даты
1991-10-23—Публикация
1989-10-23—Подача