Изобретение относится к контроль- но-измерительной технике и может быть использовано при контроле электрических соединений и работоспособности коммутационных устройства Цель - расширение функциональных возможностей, повышение надежности и оперативности контроля.
На еЬиг. 1 представлена блок-схема устройства контроля электрического монтажа; на фиг.2 - функциональная схема блока запуска; на фиг.З - то же, первого (второго) блока управления; на фиг.4 и 5 - то же, первого и второго коммутаторов соответственно; на 4)иг.6 и 7 - то же, блоков мультиплексоров и дешифраторов соответственно; на фиг.З - функциональная схема цифровой матрицы памяти; на фиг.9 - функциональная схема блока задания режимов; на фигсЮ - то же, первого (второго) блока задания программ проверки; на - то же первого (второго) счетчика опроса; на фиг.12 - то же, блока контроля числа связей на фиг.13 и 14 - функ- циональные схемы индикатора контроля результата и второго (первого) индикатора состояния связей соответственно; на фиг.15 - шина данных блока дешифратора, а также ее подключение к блокам мультиплексоров, коммутации и дешифраторов в соответствии с фиг.1 о
Устройство для контроля электрического монтажа (фигс1) (УКЭМ) со- держит последовательно соединенные генератор 1 тактовых импульсов, первый элемент И 2, второй элемент 3 равнозначности, первый счетчик 4 опроса и первый блок 5 управления Устройство также содержит блок 6 запуска устройства, первый выход управления которого подключен к второму входу первого элемента И 2, второй,
выход управления подключен к второму входу второго элемента 3 равнозначности, блок 7 мультиплексоров, вход питания которого параллельно соединен с шиной второго выхода питания первого коммутатора 8, первый выход питания которого параллельно соединен с шиной входа питания первого блока 5 управления, вход включения подключен к четвертому выходу управления блока 6 запуска устройства, а вход управления параллельно соединен с шиной выхода управления первого блка 5 управления, адресный выход которого параллельно соединен с шиной второго адресного входа первого блока 9 задания программ проверки, первый адресный вход которого параллельно подключен к шине адресного выход первого счетчика 4 опроса и адресному входу блока 7 мультиплексоров, блок 10 задания режимов, информационный вход которого параллельно соединен с первым входом первого элемента 11 равнозначности, входом первого индикатора 12 состояния контролируемой связи, информационным выходом блока 7 мультиплексоров и первым входом блока 13 контроля числа связей, третий вход которого парал- л ельно соединен с информационным выходом блока 10 задания режимов и вторым входом второго элементе И 14, второй вход параллельно соединен с вторым входом первого элемента 11 равнозначности, выходом цифровой матрицы 15 памяти и входом второго индикатора 16 состояния контролируемой связи, выход контроля соединен с входом индикатора 17 контроля результата, а шина адресного выхода параллельно подключена к третьему адресному входу цифровой матрицы 15 памяти, первый адресный вход которой параллельно соединен с шиной адресного выхода первого блока 9 задания программ проверки, а первый и второй входы управления подключены к первому и второму выходам управления, соот-( ветственн9, блока 10 задания режимов, блок 18 коммутации испытуемого объекта, вход которого параллельно соединен с информационным входом блока
30 - 33, кнопки 34 - 37 управления, & также логические элементы 38 - 41. При нажатии кнопки 34 Пуск все счетчики устройства для контроля электрического монтажа устанавливаются в исходное состояние (на фиг.1 связи не указаны) по сигналу с выхода элемента И 39. Одновременно на
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля качества проводного монтажа | 1983 |
|
SU1108466A1 |
Устройство для тестового контроля цифровых блоков | 1984 |
|
SU1251084A1 |
Устройство для контроля электромонтажа | 1989 |
|
SU1688263A1 |
Устройство для управления многоканальной измерительной системой | 1983 |
|
SU1149255A1 |
Устройство для многоточечной сигнализации | 1990 |
|
SU1795496A1 |
Многоканальное устройство для сопряжения ЭВМ | 1988 |
|
SU1695311A1 |
Микропрограммное устройство управления с контролем | 1983 |
|
SU1142832A1 |
Многоканальное устройство для контроля систем управления | 1985 |
|
SU1345200A1 |
Измеритель аналоговых сигналов | 1988 |
|
SU1599869A1 |
Микропрограммное устройство управления с контролем | 1983 |
|
SU1136162A1 |
Изобретение относится к контроль- но.-измерительной технике. Цель изобретения - -расширение функциональных возможностей и повышение надежности и производительности контроля - до-/--- стигается путем оперативно программируемого обеспечения необходимого и достаточного контроля испытуемого объекта с любым количеством монтажных точек из множества реализуемых устройством контроля. Устройство содержит блок 18 коммутации испытуемого объекта, первый 12 и второй 16 индикаторы состояния контролируе- . мой связи, первый элемент 11 равно- значности, первый 4 и второй 22 счет
7 мультиплексоров и шиной выхода дан-JQ выходах первого триггера-защелки поных блока 19 дешифраторов, вход питания которого параллельно подключен к шине второго выхода питания второго коммутатора 20, первый выход питания которого параллельно соединен с шиной входа питания второго блока 21 управления, вход включения которого параллельно соединен с входом включения первого блока 5 управления и выходом включения первого коммутатора 8, вы- 20 ход управления параллельно соединен с шиной входа управления второго коммутатора 20, а второй вход управления подключен к информационному выходу второго счетчика 22 опроса, 25 адресный выход которого параллельно соединен с шиной адресного входа блока 19 дешифраторов и первым адресный входом второго блока 23 задания программ проверки, адресный вход ко- о торого параллельно соединен с шиной второго адресного входа цифровой матрицы 15 памяти, второй адресный вход параллельно соединен с шиной адресного выхода второго блока 21 управления, а выход управления параллельно соединен с входом блока 6 запуска устройства, первым входом управления второго блока 21 управления и входом управления второго счетчика 22 опроса, информационный вход которого подключен к выходу третьего элемента 24 равнозначности, второй вход которого подключен к третьему выходу блока 6 f запуска устройства, а первый вход параллельно соединен с входом управления первого счетчика 4 опроса, первым входом управления первого блока 5 управления и выходом управления первого блока 9 задания программ проверки, выход первого элемента 11 равнозначности соединен с пе.р- вым входом второго элемента И 14, выход которого подключен к третьему входу первого элемента И 20
Блок 6 запуска устройства (фиг„2} содержит резисторы 25 - 29, обеспечивающие входной ток высокого уровня логических элементов (триггеров)
35
40
45
50
55
являются сигналы: выход управления, разрешающий прохождение тактовых импульсов на вход первого счетчика 4 опроса и выход управления, обеспечи вающий включение первого 5 и второго 21 блоков управления с помощью первого коммутатора 8 (фиг,1)о Начало счета первого счетчика 4 опроса осуществляется с момента отпускания кнопки 34 и снятия сигнала с выхода элемента 39. По окончании проверки на вход элемента 38 поступает сигнал высокого уровня, устанавливающий первый 31 триггер в исходное состояние. Второй 32 и третий 33 триггеры, кнопки 35 - 37 управления, а также элемен ты 40 и 41 служат для предварительной установки номера отдельной или начальной проверяемой связи С выхода управления элемента 40 осуществляется предварительная установка второго счетчика 22 опроса, а с выхода управления элемента 41 предварительная установка первого счетчика 4 опроса с помощью кнопок 37 и 36 управления соответственно. Второй триггер 32 и кнопка 35 управления служат для организации импульсов установки первого 4 и второго 22 счетчиков опроса, при этом с выхода управления осуществляется сдвиг на один адрес и продолжение режима проверки устройства после регистрации ошибочной связи испытуемого объекта.
Блок управления 5(21) (фиг.З) выполнен по единой принципиальной схеме, но имеют связи в соответствии с фиг.1 и содержат счетчики 42.1 - 42.М управления, дешифраторы 43,1 - 43.N управления о Число М обозначает количество уровней управления; число N - обгцее количество дешифраторов управления, входящих в состав блока управления 5(21), при этом N определяется как
(
где п - разрядность входа двоичного
кода дешифраторов управления;
0 5 о
5
0
5
0
5
являются сигналы: выход управления, разрешающий прохождение тактовых импульсов на вход первого счетчика 4 опроса и выход управления, обеспечи вающий включение первого 5 и второго 21 блоков управления с помощью первого коммутатора 8 (фиг,1)о Начало счета первого счетчика 4 опроса осуществляется с момента отпускания кнопки 34 и снятия сигнала с выхода элемента 39. По окончании проверки на вход элемента 38 поступает сигнал высокого уровня, устанавливающий первый 31 триггер в исходное состояние. Второй 32 и третий 33 триггеры, кнопки 35 - 37 управления, а также элементы 40 и 41 служат для предварительной установки номера отдельной или начальной проверяемой связи С выхода управления элемента 40 осуществляется предварительная установка второго счетчика 22 опроса, а с выхода управления элемента 41 предварительная установка первого счетчика 4 опроса с помощью кнопок 37 и 36 управления соответственно. Второй триггер 32 и кнопка 35 управления служат для организации импульсов установки первого 4 и второго 22 счетчиков опроса, при этом с выхода управления осуществляется сдвиг на один адрес и продолжение режима проверки устройства после регистрации ошибочной связи испытуемого объекта.
Блок управления 5(21) (фиг.З) выполнен по единой принципиальной схеме, но имеют связи в соответствии с фиг.1 и содержат счетчики 42.1 - 42.М управления, дешифраторы 43,1 - 43.N управления о Число М обозначает количество уровней управления; число N - обгцее количество дешифраторов управления, входящих в состав блока управления 5(21), при этом N определяется как
(
где п - разрядность входа двоичного
кода дешифраторов управления;
га - порядковый номер уровня управления,,
Общее число адресных выходов определяется как А пМ, а общее число выходов управления:
« nm
Bunp S 2 « Г щ-1
С приходом сигнала по входу включения осуществляется подключение к шине питания элемента 4341 и, как следствие, подключение питания к одному из дешифраторов управления (43.2 - 43.1) каждого уровня управления (42„1 - 42,М), При этом общее число одновременно включенных дешифраторов составляет М. Очередность подключения дешифраторов управления осуществляется последовательно после отработки 2 выходов управления, начи ная со старшего М. Общее число входов питания определяется B,WT Bynp К,- где К - число входов питания блока 7
Блок 19 дешифраторов (фиг.7) содержит 49.1 - 49.К дешифраторы и управляется по шине адресного входа от второго счетчика 22 опроса, а та же по шине входа питания от второго коммутатора 20 Выходы элементов 49.1 - 49.К подключены к соответствующим входам блока 7 мультиплексор и блока 18 коммутации испытуемого объекта при этом в определенный мо мент времени только на одном выходе К-го элемента присутствует низкий уровень сигнала, так как только оди из К элементов блока 19 в определен ный момент времени является включен ным в работу. Поочередной проверкой наличия низкого уровня сигналов с
мультиплексоров (блока 19 дешифрато- 25 помощью блока 7 мультиплексоров на
ров). Первый вход управления является установочным, а второй вход управления - счетным для счетчиков 42,1 - 42.М управления,
Первый коммутатор 8 (фиг.4) со- держит ячейки 44,1 - 44,N и.45,1 - 45.К коммутации, служащие4для преобразования управляющих сигналов первого блока 5 управления в напряжение питания, при этом ячейки коммутаций 44,1 44.N служат для включения в работу соответствующих дешифраторов управления, а ячейки коммутации 45.1 - 45.К - для включения соответствующих элементов блока 7 мультиплексоров. Ячейка коммутации 44.1 является общей для включения первого 5 и второго 21 блоков управления,
Второй коммутатор 20 (фиг.5) построен аналогично первому коммута- тору 8 и содержит ячейки 46,1 - 46.Nи 47.1-47.К, но ячейка включения блоков 5 и 21 управления исключается, В качестве элементов коммутации в коммутаторах 8 и 20 использованы транзисторы КТ361.
Блок 7 мультиплексоров (фиг„6) содержит 48.1 - 48.К мультиплексоры и управляется по шине адресного входа
от первого счетчика 4 опроса, а по шине входа питания от первого коммутатора 8. В определенный момент време1 ни включенным в работы является один из К элементов, что позволяет объеди10
,,-
88438
нить выходы всех элементов„ Информационные входы элементов 48„1 - 48.К подключены к отдельным контактам бло ка 18 коммутации испытуемого объекта и соответствующим контактам элементов блока 19 дешифраторов о
Блок 19 дешифраторов (фиг.7) содержит 49.1 - 49.К дешифраторы и управляется по шине адресного входа от второго счетчика 22 опроса, а также по шине входа питания от второго коммутатора 20 Выходы элементов 49.1 - 49.К подключены к соответствующим входам блока 7 мультиплексоров и блока 18 коммутации испытуемого объекта при этом в определенный момент времени только на одном выходе К-го элемента присутствует низкий уровень сигнала, так как только один из К элементов блока 19 в определенный момент времени является включенным в работу. Поочередной проверкой наличия низкого уровня сигналов с
5
,,- 0
50
55
всех контактах осуществляется проверка испытуемого объекта в целом и контроль работоспособности всего устройства.
Общее число информационных входов блока 7 мультиплексоров и выходов блока 19 дешифраторов определяется
2и(АМ)
как , а общее количество проверяемых связей С соответственно.
В устройстве в качестве положительного фактора используется принцип условной логической единицы, т„е. открытого входа, при совместной работе блоков 7 мультиплексоров и 19 дешифраторов. В противном случае к каждому отдельному информационному входу элементов блока 7 мультиплексоров потребовалось бы подключение через ограничительный резистор шины питания.
Цифровая матрица 15 памяти (фиг.8) содержит элементы 50.1 - 50.1 и 51.1 - 51.i памяти, элементы 52 и 53 равнозначности, логические элементы 54 - 56 ИЛИ. Режим работы цифровой матрицы 15 памяти задается по входам 1 и 2 управления от блока 10 задания режимов Запись и Контроль В режиме Запись на информационные входы элементов 50 и 51 памяти по шине адресного входа поступают сигналы двоичного кода соответствующих адресов эталонных связей и производится запись кода адресов по сигналу об
наруженной связи от блока 7 мультиплексоров с помощью блока 10 задания режимов. Таким образом формируется банк данных о связях соответствующих любому отдельному испытуемому объекту. По адресному входу поступает двоичный код порядкового номера связи от блока 13 контроля результата, формируемый каждой отдельной обнаруженной связью блоком 7 мультиплексоров. В режиме работы УКЭМ Контроль цифровая матрица 15 памяти по входам управления переводится в режим Считывание и производит сравнение кодов адресов поступающих по входам адреса с соответствующими кодами, хранящимися в элементах 50 и 51„ При несовпадении кодов адреса обнаруженной связи на выходе элемента 55 остается сигнал низкого уровня, останавливающий процесс контроля испытуемого объекта для регистрации ошибки. Продолжение конт- .роля осуществляется нажатием кнопки |35 управления блока 6 запуска устрой- ства после регистрации ошибочной связи.
Блок 10 задания режимов (фиг.9) содержит ограничительные резисторы 57 и 58, кнопки 59 и 60 задания режимов Запись и Контроль соответственно, RS-триггер 61 и логические элементы 62 и 63. При нажатии кнопки 59 Запись на втором входе логического элемента 62 устанавливается высокий уровень, а на втором входе элемента 63 низкий уровень сигналов, С появлением сигнала высокого уровня на информационном входе блока 10 задания режимов, на выходе элемента 62 появляется высокий уровень, а на выходе элемента 63 низкий уровень сигналов, что соответствует режиму записи информации в цифровую матрицу 15 памя
ти. При наличии сигнала низкого уров- 45 тывается высокий логический уровень,
ня на информационном входе и соответственно низкого и высокого уров- 9ней на выходах управления блока 10 задания режимов цифровая матрица 15 памяти находится в режиме хранения информации. С нажатием кнопки 60 Контроль на первом выходе управления устанавливается низкий уровень- сигнала, а на втором выходе управления устанавливается высокий уровень логического сигнала, при этом независимо от внешних сигналов цифровая мат-1 рица 15 памяти находится в режиме считывания. Информационный выход бло50
55
который с помощью формирователей 73 и 74 импульса устанавливает первый счетчик 4 опроса и счетчики 42.1 - 42.М управления (Лиг.З) первого блока 5 управления в исходное состояние, а второй счетчик 22 опроса увеличивает свой выходной адресный код на одну единицу.
Аналогично осуществляется работа второго блока 23 задания программ, но сигнал с его выхода управления обее-, печивает окончание проверки испытуемого объекта установкой блока 6 запуска в исходное состояние и отклю15
20
туJQея- 25
30
35
40
69884310
ка 10 задания режимов обеспечивает блокировку останова режима Запись устройства по второму входу второго элемента И 14 при независимом значении уровней сигналов на входах и выходе первого элемента 11 равнозначности.
Первый 9 и второй 23 блоки задания программ проверки содержит ограничительные резисторы 64, подключенных параллельно к кнопкам 65 управления, первой 66 и второй 67 триггерным ячейкам, выходы которых поступают соответственно на первые входы первого 68 и второго 69 элементов равнозначности, выходы которых подключены к к первому 70 и второму 71 элементам ИЛИ, выходы которых подключены к пер- .вому и второму входам соответственно третьего элемента 72 ИЛИ, инверсный выход которого подключен к конденсатору 73, выход которого подключен к выходу управления блока 9 (23) задания программ проверки и резистору 74. Первая 66 и вторая 67 триг- герные ячейки содержат п и пМ соответственно количество RS-триггеров управляемых соответствующим нажатием кнопок 65, обеспечивая на выходе двоичный код необходимого и достаточного количества проверяемых связей для любого испытуемого объекта. При совпадении установленного кода количества контактных точек, соответствующих данному испытуемому объекту с кодом адреса проверяемого контакта на адресных входах, на выходах первого 68 и второго 69 элементов равнозначности вырабатывается низкий логический уровень и соответственно низкий уровень на выходе первого 70 и второго 71 элементов ИЛИ, при этом на выходе третьего элемента 72 ИЛИ вырабатывается высокий логический уровень,
который с помощью формирователей 73 и 74 импульса устанавливает первый счетчик 4 опроса и счетчики 42.1 - 42.М управления (Лиг.З) первого блока 5 управления в исходное состояние, а второй счетчик 22 опроса увеличивает свой выходной адресный код на одну единицу.
Аналогично осуществляется работа второго блока 23 задания программ, но сигнал с его выхода управления обее-, печивает окончание проверки испытуемого объекта установкой блока 6 запуска в исходное состояние и отключение питания первого 5 и второго 21 блоков управления, а также блоков 7 мультиплексоров и дешифраторов 19.
Первый 4 и второй 22 счетчики опроса (фиг.11) идентичны и каждый из них содержит двоичный счетчик 75.
Блок 13 контроля числа связей (4мг. 12) содержит первый 76 и второй
77 счетчики адреса одновременно коли-JQ вающие переключение транзистора 93,
чества и порядкового номера проверяемых связей, соответствующих любому испытуемому объекту, первую матрицу 78 ограничительных резисторов, кнопку 79 установки кода триггерной ячейки 80, 15 первый 81 и второй 82 схемы равнозначности.первый 83 и второй 84 элемен-1 ты ИЛИ, логические элементы 85 - 87, первый 88 и второй 89 коммутаторы и вторую матрицу 90 ограничительных 20 резисторов, обеспечивающих работы первого 88 и второго 89 коммутаторов в режиме высокого импеданса выходов. В режиме работы устройства Запись проверка на соответствие ко- 25 личества связей, соответствующих данному испытуемому объекту, осуществляется сравнением кода заданного с помощью кнопок 79 управления и триггерограничительный резистор 94 и свето- диод 95.
Схема первого 12 и второго 16 индикаторов состояния (фиг.14) аналогична схеме индикатора 17 контроля и отличается только проводимостью ком- мутирующего транзистора.
Устройство работает следующим образом.
С помощью кнопок 65 управления пер вого 9 и второго 23 блоков задания программы проверки устанавливаются на выходе триггерных ячеек 66 и 67 значения двоичного кода, соответствующие суммарному количеству числа контактных точек, подлежащих проверке на предмет соединения между собой для данного испытуемого объекта и числа дешифраторов (мультиплексоной ячейки 80 с конечным кодом второ-30 Р°в) блока 19 (7), принимающих учасго счетчика 77 адреса, выходной код которого в данном режиме является адресным выходом блока 13 контроля, числа связей. При правильном выполнении режима Запись на выходе конт- 35 контроля числа проверяемых связей
роля блока 13 появляется сигнал низкого уровня. Во время работы устройства в режиме Контроль осуществляется одновременное сравнение конечных кодов счетчиков 76 и 77 адреса с ус- до тановленным априори известным кодом триггерной ячейки 80, при этом адресным выходом блока 13 контроля числа связей является код первого счетчиустанавливается двоичный код на вы де триггерной ячейки 80, соответст щий суммарному количеству числа св зей, определяющих контроль работос собности УКЭМ. Нажатие м кнопки 60 Контроль блока 10 задания режи- мов устанавливается режим работы УКЭМ. При этом выходы управления б ка 10 определяет режим работы цифр
ка 78 адреса. Только при равенстве 45 в°й матРии.ы 5 памяти, а инфор маконечных кодов первого 76, второго 77 счетчиков адреса и кода триггерной ячейки 80 на выходе контроля 13 блока появляется сигнал низкого кровня, со- ответствующий правильно выполненной проверке. На входе 3 блока 13 присутствует низкий уровень сигнала в режиме Запись и высокий уровень сигнала в режиме Контроль, обеспечивая
ционный выход блока 10 определяет режим работы второго элемента.И 1 по второму, входу и блока 13 контро числа связей по третьему вхбду. П ле выполнения указанных операций и подключения испытуемого объекта блоку 18 коммутации (входы-выходы подключения испытуемого объекта н указаны) нажатием и отпусканием к ки 34 Пуск блока 6 запуска устр ва осуществляется начало проверки При нажатии кнопки 34 Пуск блок на выходах элементов 31 и 39 форми руются управляющие сигналы: с пер
соответствующее сравнение кодов в указаннЫх режимах, а также осуществляет управление первым 88 и вторым 89 коммутаторами для схемы источников кода адреса для цифровой матрицы 15
памяти. Исходя из вышеизложенного, следует, что блок 13 контроля числа связей в устройстве осуществляет четыре ступени контроля, обеспечивая высокую надежность проверки испытуемого объекта.
Индикатор 17 контроля (фиг.13) содержит элементы 91 и 92, обеспечиограничительный резистор 94 и свето- диод 95.
Схема первого 12 и второго 16 индикаторов состояния (фиг.14) аналогична схеме индикатора 17 контроля и отличается только проводимостью ком- мутирующего транзистора.
Устройство работает следующим образом.
С помощью кнопок 65 управления певого 9 и второго 23 блоков задания программы проверки устанавливаются на выходе триггерных ячеек 66 и 67 значения двоичного кода, соответствующие суммарному количеству числа контактных точек, подлежащих проверке на предмет соединения между собой для данного испытуемого объекта и числа дешифраторов (мультиплексотие в работе при проведении данной проверки на предмет контроля работоспособности УКЭМ. Аналогично, с помощью кнопок 79 управления блока 13
устанавливается двоичный код на выходе триггерной ячейки 80, соответствующий суммарному количеству числа связей, определяющих контроль работоспособности УКЭМ. Нажатие м кнопки 60 Контроль блока 10 задания режи- мов устанавливается режим работы УКЭМ. При этом выходы управления блока 10 определяет режим работы цифров°й матРии.ы 5 памяти, а инфор ма
ционный выход блока 10 определяет ;. режим работы второго элемента.И 14 по второму, входу и блока 13 контроля числа связей по третьему вхбду. После выполнения указанных операций и подключения испытуемого объекта к блоку 18 коммутации (входы-выходы подключения испытуемого объекта не указаны) нажатием и отпусканием кнопки 34 Пуск блока 6 запуска устройства осуществляется начало проверки. , При нажатии кнопки 34 Пуск блока 6. на выходах элементов 31 и 39 формируются управляющие сигналы: с первого
выхода управления высокий уровень сигнала, поступающий на второй вход первого элемента И 2, разрегаает прохождение тактовых импульсов, которые поступают на его первый вход с выхода генератора 1 тактовых импульсов, которые через второй элемент 3 равнозначности поступают на информационный вход первого счетчика 4 опроса, который до момента отпускания кнопки 34 удерживается в нулевом состоянии сигналом высокого уровня с выхода элемента 39 по входу управления (на фиг.1 связь не указана), с четверто- го выхода управления низкий уровень сигнала поступает на вход включения первого коммутатора 8 и с помощью ячейки 44.1 коммутации производит подачу питания по выходу включения на дешифраторы 43,1 управления. При отпускании кнопки 34 Пуск блока 6 запуска устройства и снятии высокого уровня управляющего сигнала с выхода элемента 39 первый счетчик 4 опроса осуществляет последовательное переключение информационных входов каждого, но в определенный момент одного их 48.1 - 48.К, мультиплексора блока 7 и счетчиков 42.1 - 42.М управления первого блока 5 управления, которые в свою очередь осуществляют управление дешифраторами 43.1 - 43.N соответственно. При этом дешифраторы 43 последовательно по выходу управления собственными управляющими сигналами с помощью ячеек 44 коммутации запиты- вают друг друга последовательно до включения дешифраторов 43 управления старшего М уровня, которые осуществ- ляют последовательное управление подключением питания к каждому отдельному мультиплексору 48, входящему в состав блока 7 мультиплексоров от
первого коммутатора 8 по входам пита- 45-Ряй формируется на выходе цифровой
ния блока 7 с помощью ячеек 45 коммутации первого коммутатора 8. Таким образом, в каждый отдельный момент времени работы УКЭМ подача питания осуществляется только на один из дешифраторов управления каждого отдельного уровня управления блоков 5 и.21 управления и только на один из мультиплексоров и из дешифраторов, входящих в состав блоков 7 и 19 соответственно, при этом происходит поиск сигнала низкого уровня, поступающего от ,включенного в настоящий момент дешифратора 49 по шине данных блока 19
Q 5 0 5 0 0
5
дешифраторов, на всех контактных точках блока Коммутации сопряженного с испытуемым объектом и тем самым определяющего его связи, а также наличие сигнала низкого уровня на линии контрольной связи, соединяющей выход данного дешифратора с одним из информационных входов определенного мультиплексора непосредственно, не подключенной к испытуемому объекту для контроля работоспособности устройства и для контроля электрического монтажа независимо от связей испытуемого объекта.
Сигнал низкого уровня, обнаружен - ный на любом из информационных входов любого мультиплексора 48 блока 7 мультиплексоров, поступает на информационный выход блока 7. Проинвер- тированный в сигнал Bbicokoro уровня, он трансформируется на первый вход первого элемента 11 равнозначности, вход первого индикатора 12 состояния контролируемой связи, первый вход блока 13 контроля числа связей, информационный вход блока 10 задания режимов и выполняет следующие функции: световую индикацию наличия связи с помощью элементов 96 - 100 первого индикатора 12 состояния контролируемой связиI изменение порядкового номера линии контролируемой связи по заднему фронту с помощью второго счетчика 77 адреса блока 13 контроля числа связей: перевод цифровой матрицы 15 памяти из режима хранения в режим записи информации на время своего действия (действует только при ра- боте УКЭМ в режиме Запись, заданном на .блоке 10 задания режимов), противостоит на первом входе первого элемента 11 равнозначности сигналу на втором входе этого элемента, кото0
5
матрицы 15 памяти следующим образом. Код адреса конца обнаруженной связи, сформированный на адресном выходе пер- . вого счетчика 4 опроса и счетчиками 42 на адресном выходе первого блока 5 управления, с адресного выхода пер- ,вого блока 9 задания программ проверки сравнивается на элементе 52 равнозначности с кодом адреса конца очег редкой связи, сформированным выходами элементов 50 памяти, порядковый номер (адрес в элементах памяти блока 15), который определяется кодом очередной связи, сформированным с помощью первого счетчика 76 на адресном выходе коммутатора 88 блока 13 контроля числа связей и подключенного к третьему адресному входу блока 15. Одновременно, аналогично производится сравнение кода адреса начала обнару- женной связи, сформированного адресными выходами второго счетчика 20 опроса и счетчиками 42 управления второго блока 21 управления, подключенного с адресного выхода второго блока 23 задания программ проверки к второму адресному входу цифровой матрицы 15 памяти, с кодом адреса начала обнаруженной связи, сформированным выходами элементов 51 памяти блока 15 по тому же коду очередной связи, что и код конца обнаруженной связи. По результатам сравнения указанных кодов адреса начала и конца обнаруженной связи, сформированных в процессе проводимой проверки с кодами,образованными элементами 51 и 50 памяти соответственно в блоке 15 цифровой матрицы памяти, на выходе блока 15 формируется сигнал высокого уровня только при их абсолютной однозначности, С выхода блока 15
цифровой матрицы памяти сигнал высо- зд выходе третьего элемента 24 равнокого уровня трансформируется на вто-( рой вход первого элемент 11 равнозначности, вход второго индикатора 16 состояния контролируемой связи, второй вход блока 13 контроля числа связей и выполняет следующие функции: световую индукцию наличия связи с-Помощью элементов 96 - 100 второго индикатора 16 состояния контролируемой связи; изменение задним Фронтом состояния первого счетчика 76 блока 13 контроля .числа связей, являющегося формирователем кода адреса очередной связи для элементов, 50 и 51 памяти блока 15 цифровой матрицы памяти; противостоит на втором входе первого элемента 11 равнозначности сигналу на его первом входе с выхода блока 7 мультиплексоров, формирование которого было описано выше. Только в случае совпадения уровней сигналов на первом и втором входах элемента 11 равнозначности на его выходе Формируется сигнал низкого уровня, который в свою очередь формирует сигнал высокого уровня на выходе второго элемента 14 И, в результате чего продолжается итменение состояния тактовыми импульсами генератора 1
35
40
45
50
55
значности, изменяющий адресный выхо второго счетчика 22 опроса, который в свою очередь изменяет код адреса начала очередной связи. Формировани сигналов в блоках 20, 21 и 23 анало гично формированию сигналов в блока 8, 5 и 9 соответственно. Совпадение значений кодов на адресных выходах второго счетчика 22 опроса и счетчи ков 42 управления второго блока 21 управления с кодом на выходах тригг ных ячеек 66 и 67, соответственно, второго блока 23 задания программ проверки формирует короткий сигнал высокого уровня, устанавливающий указанные счетчики в нулевое состоя ние и означающий окончание проверки воздействуя на элемент 31, после инверсии на элементе 38 блока 6 зап ка устройства, при этом высокий уровень сигнала на выходе управлени 4 отключает питание всех дешифраторов и мультиплексоров УКЭМ. а низки уровень сигнала на выходе управления 1 запрещает прохождение тактовы импульсов на вход первого 4 счетчика опроса,„ О результате проведенной проверк позволяет судить сигнал на выходе
0
5
первого счетчика 4 оггроса и, как следствие, изменение состояний счетчиков 42 управления, дешифраторов 43, управления первого блока 5 управления, информационных входов мультиплексоров 48.1 - 48.К блока 7 мультиплексоров, а также с помощью элементов 44.2 - 44.N и 45.1 - 45,К первого коммутатора 8, параллельно-последовательное подключение питания к дешифраторам 43.2 - 43.N первого блока 5 управления и последовательное к мультиплексорам 48.1 - 48.К блока 7 мультиплексоров соответственно.
При совпадении значений кодов, сформировавшихся на выходах первого счетчика 4 опроса и счетчиков 42 управления первого блока 5 управления, с кодом, установленным на выходе триг- герных ячеек 66 и 67 первого блока 9 задания программ проверки, с помощью элементов 68 - 74 того же блока, на выходе управления формируется короткий импульс высокого уровня, который устанавливает первый счетчик 4 опроса и счетчики 42 управления первого блока 5 управления в нулевое состояние, при этом также возникает импульс на
5
0
5
0
5
значности, изменяющий адресный выход второго счетчика 22 опроса, который в свою очередь изменяет код адреса начала очередной связи. Формирование сигналов в блоках 20, 21 и 23 аналогично формированию сигналов в блоках 8, 5 и 9 соответственно. Совпадение значений кодов на адресных выходах второго счетчика 22 опроса и счетчиков 42 управления второго блока 21 управления с кодом на выходах триггер- ных ячеек 66 и 67, соответственно, второго блока 23 задания программ проверки формирует короткий сигнал высокого уровня, устанавливающий указанные счетчики в нулевое состояние и означающий окончание проверки, воздействуя на элемент 31, после инверсии на элементе 38 блока 6 запуска устройства, при этом высокий уровень сигнала на выходе управления 4 отключает питание всех дешифраторов и мультиплексоров УКЭМ. а низкий уровень сигнала на выходе управления 1 запрещает прохождение тактовых импульсов на вход первого 4 счетчика опроса,„ О результате проведенной проверки позволяет судить сигнал на выходе
17
контроля блока 13 контроля числа связей, который управляет индикатором 17 контроля результата и формируется следующим образом. Код.числа связей, количественное значение которого определялось выше, установленный нэ выходе триггерной ячейки 80, сравнивается с коном второго счетчика 77 числа связей, обнаруженных в испытуемое объекте, и первого счетчика 76 числа связей, содержащихся ч цифровой матрице 15 памяти, но тольк тех, которые по коду адреса начала и конца связи, а также порядкового номера линии связи совпали с обнаруженными в испытуемом объекте, В случае совпадения уровней сигналов на согласующих входах элементов 81 и 82 равнозначности, на выходе контроля элемента 87 и в целом блока 13 контроля числа связей Нормируется сигнал низкого уровня, присутствие которого индицируется с помощью элементов 91-95 индикатора 17 контроля результата и позволяет судить о достоверности проведенной проверки испытуемого объекта и работоспособности устройства в целом,
Второй 3 и третий 24 элементы рав позначноети выполняют функцию логического элемента ИЛИ и кроме трансфомации сигналрв , описанных ниже, осуществляют передачу сигналов для пред варительной установки кода адреса начала и конца проверяемой связи по желанию оператора , т.е. выборочной проверки отдельных связей.
Был рассмотрен случай правильного выполнения электрического монтажа в испытуемом объекте полной работоспособности УКЭМ и отсутствия сбойных ситуаций при проведении проверки по заданной программе.
Предположим, что обнаруживается связь, наличие которой в испытуемом
jобъекте не предусмотрено (лишняя связь). На выходе блока 7 мультиплексоров и, соответственно, на первом входе первого элемента 11 равнозначности появляется сигнал высокого уровня, но аналогичный код адреса начала и конца связи по коду адреса порядкового номера связи от блока 13 контроля числа связей в элемен так 50 и 51 цифровой матрицы 15 памяти отсутствует, вследствие чего высокий уровень сигнала на втором входе первого элемента равнознач
10
f5
20
25
-JQ .
69884318
ности не Формируется. Следовательно, высокий уровень сигнала на выходе - элемента 11 равнозначности и первом входе второго элемента И 14 Формирует на выходе второго элемента 14 И и третьем входе первого элемента 2 И низкий уровень сигнала, который запрещает прохождение тактовых импульсов от генератора 1 на информационный вход первого счетчика 4 опроса. При этом свечение первого 12 и отсутствие такового у второго 16 индикаторов состояния связи указывает на на- ji44He лишней связи р испытуемом объекте, а код адреса начала и конца обнаруженной связи дешифруется . , счетчиками-индикаторами и в буквенно- цифровом виде индицируется на светодиодных индикаторах (на фиг,1 связи не указаны; для регистрации оператором , Сочетания высоких и низких уровней сигналов на входах первого 12 и второго 16 индикаторов состояния связи являются кодом для определения ли иней или недос гающей связи в испытуемом объекте.
Выявление в процессе проверки испытуемого объекта недостающей линии связи происходит аналогичным образом, но высокий vposeHb сигнала Формируется на втором входе первого элемента 11 равнозначности
После регистрации характера, кода адреса начала и конца ошибочной связи
35
40
45
50
55
оператором, на второй вход второго элемента 3 равнозначности с выхода правления блока 6 запуска устройства поступает короткий единичный сиг.- нат высокого уровня, изменяющий состояние кода адресного выхода первого счетчика 4 опроса на единицу млад, шего разряда в сторону увеличения, тем самым изменяется код адреса конца обнаруженной ошибочной связи и проверка испытуемого объекта продолжается . .3 блоке 6 запуска устройства Формирование указанного сигнала на выходе управления осуществляется одноразовым нажатием кнопки 36 управления Уст,2 и последующими одно- разовыми нажатиями кнопки управления 35 Ј2. после регистрации любой обнаруженной , шибочной связи.
Контроле работоспособности УКЭМ ос-уществляется за счет специально определенных для этой цели связей Cto - Ско, входящих з состав шины данных блока 19 дешифраторов, которые непосредственно подключаются к определенным информационным входам соответствующих мультиплексоров блока 7. В предлагаемом устройстве указанные связи соответствуют состоянию выходов дешифраторов блока 19 и соответствующих им мультиплексоров блока 7 при нулевом значении кода на адресных выходах второго 22 и первого 4 счетчиков опроса, т.е. в моменты времени, определяющие включение того или иного дешифратора или мультиплексора в работу от второго 20 и первого 8 коммутаторов. Отсутствие любой их этих связей или их сочетание в любых других комбинациях со связями испытуемого объекта определяет неисправность УКЭМ, а по адресу начала или конца связи легко определяется неисправный элемент.
Контроль за наличием или отсутствием сбойных ситуаций любого вида, возможных при проведении проверки испытуемого объекта или записи информации в цифровую матрицу 15 памяти, осуществляет блок 13 контроля числа связей сравнением значений кодов числа связей, обнаруженных в процессе проверки испытуемого объекта, первого счетчика 77 и числа связей, соответствовавших данному испытуемому объекту, второго счетчика 76 со значением кода триггерной ячейки 80 априори известного числа связей, соответствующих данному испытуемому объекту. Свечение индикатора 17 контроля результата осуществляется тогда, и только тогда, когда все связи испытуемого объекта соответствуют заложенно му в него схемному решению, все элементы устройства работоспособны и в процессе проверки сбои в работе УКЭМ отсутствовали.
Режим записи априори известной информации в элементы 50 и 51 памяти блока цифровой матрицы 15 памяти УКЭМ выполняется аналогично режиму проверки, но при этом необходимо предварительно нажатием кнопки 56 управления блока 10 задания режимов установить режим Запись. При этом на выходах управления блока 10 устанавливаются сигналы, уровни которых соответствуют режиму хранения информации в элементах памяти 50 и 51 блока 15. Наличие сигнала высокого уровня на информационном входе блока 10 от блока 7 мультиплексоров на
0
5
0
5
0
5
0
45
50
55
время действия этого сигнала перево-, дит элементы 50 и 51 памяти блока 15 в режим записи кода адреса начала и конца, соответствующей испытуемому объекту связи, при этом на адресных входах элементов памяти присутствует код порядкового номера связи, сформированный первым счетчиком 77 на выходе второго коммутатора 89 блока 13 контроля числа свячейо С включением УКЭМ в режим Запись на информационном выходе блока 10 появляется сигнал низкого уровня, который своим присутствием на втором входе второго элемента И 14 обеспечивает проведение режима без остановки. Проверка правильности выполнения записи информации осуществляется по свечению индикатора 17 контроля результата, а также переводом УКЭМ в режим Контроль, когда источник информации об испытуемом объекте становится испытуемым объектом, Цля проверки серийно выпускаемых изделий в качестве элементов памяти блока 15 могут быть использованы отдельные блоки с ППЗУ, РПЗУ или гибкие магнитные диски, соответствующие определенному типу проверяемых изделий.
В предлагаемом УКЭМ ОЗУ, используемые в качестве элементов памяти блока 15, обеспечиваются совмещенным питанием от внешних источников и встроенных портативных аккумуляторов для продолжительного хранения информации, а также манипуляции с любой из кнопок управления, входящей в состав УКЭМ, сопровождаются светодиодной индикацией (элементы не указаны) .
Формула изобретения
Устройство для контроля электрического монтажа, содержащее блок коммутации испытуемого объекта, пер- вый и второй индикаторы состояния контролируемой связи, первый элемент равнозначности, блок мультиплексоров, блок дешифраторов, первый и второй счетчики опроса, генератор тактовых импульсов, вход которого подключен к первому входу первого элемента И, второй -вход которого соединен с первым выходом управления блока запуска устройства, отличающееся тем, что, с целью расширения функциональных возможностей, повышения
надежности и оперативности контроля, в него введены второй и третий элементы равнозначности, первый и второй блоки управления, первый и второй коммутаторы, первый и второй блоки задания программ проверки, блок задания режимов, цифровая матрица памяти, второй элемент И, блок контроля числа связей и индикатор контроля результата, вход которого подключен к Контрольному выходу блока числа связей, первый вход которого параллельно соединен с первым входом пер- (вого элемента равнозначности, входом первого индикатора состояния контролируемой связи, информационным входом блока задания режимов и информационным выходом блока мультиплексоров, второй вход параллельно соединен с входом второго индикатора состояния контролируемой связи, вторым входом первого элемента равнозначности и выходом цифровой матрицы памяти, третий вход параллельно соединен с вторым входом второго элемента И и информационным выходом блока задания режимов, а шина адресного выхода параллельно подключена к третьему адресному входу цифровой матрицы памяти, первый адресный вход которой параллельно подключен к шине адресного выхода первого блока задания программ проверки, второй адресный вход параллельно подключен к ши- не адресного выхода второго блока задания программ проверки, а первый и второй входы управления подключены соответственно к первому и второму выходам управления блока задания режимов, первый вход второго элемента И соединен с выходом первого элемента равнозначности, а выход подключен к третьему входу первого элемента И, выход которого соединен с первым входом второго элемента равнозначности, второй вход которого подключен к второму выходу управления блока запуска устройства, а выход соединен с информационным входом первого счетчика опроса, вход управления которого параллельно соединен с первым входом управления первого блока управления, первым входом третьего элемента равнозначности и выходом управления первого блока задания программ проверки, шина адресного выхода параллельно
0
5
0
5
0
5
0
5
0
подключена к адресному входу блока мультиплексоров и первому адресному входу первого блока задания программ проверки, а информационный выход подключен к второму входу управления первого блока управления, шина адресного выхода которого параллельно подключена к второму адресному входу первого блока задания программ, вход включения параллельно соединен с входом включения второго блока управления и выходом включения первого коммутатора, вход.включения которого соединен с четвертым выходом управления1 блока запуска устройства, вход управления параллельно подключен к игине выхода управления первого блок управления, шина первого выхода питания параллельно подключена к входу питания первого блока управления, а иина второго выхода питания параллельно подключена к входу питания блока мультиплексоров, информационный вход которого, вход блока коммутации и выход данных блока деши&раторов объединены шиной данных блока детифраторов, адресный вход которого параллельно соединен с шиной адресного выхода второго счетчика опроса и первым адресным входом второго блока задания программ проверки, второй адресный вход1 которого параллельно подключен к шине адресного выхода второго блока управления, шина выхода управления которого параллельно подключена .к входу управления второго коммутатора, шина второго выхода питания которого параллельно подключена к входу питания блока дешифраторов, а шина первого выхода питания параллельно подключена к входу питания второго блока управления, второй вход управления которого подключен к выходу управления второго счетчика опроса, информационный вход которого соединен с выходом третьего элемента равнозначности, второй вход которого подключен к третьему выходу управления блока запуска устройства, вход которого параллельно соединен с входом управления второго счетчика опроса, первым входом управления второго блока управления и выходом управления второго блока задания программ - проверки.
25
8х. от 5л. 23
sx.ynP.2tФиг. 2
от бл.Ц(22}
4ZM
ГЦ
1 I t
U
«2 и
fn
ш
Вх.упр.1 О/л бл. 9(23)
Адр. 8Ыл. кбл.9(23)
7
5(21}
кШЩ
с
Ш
4М
432
У
I
«/
вх.ли/п. от бл.8(гО)
Вх.бкл. стбл.8
Фиг.З
Вых. num. 1 и 5л. 58w. num. 2 нЬл.7
Фиг. 5
Фиг.6
Фиг. 7
° Vn - Контроль
Фиг. 9
Инцз.Вх. от 5л. 7
8ых.упр1к5л.15
Вых.упр.кбл. 15
UHID. Вых.
г к 6л. 13,М
Фиг. 13
Фие.12
ФигМ
if 48843
л- (/&7А//ъу& о; у Л
Ки#ф. А А. 7
фиг. 15
.
Ја#нбм
&.&
Устройство для контроля монтажа электрических соединений | 1988 |
|
SU1626214A1 |
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Устройство для контроля правильности электрического монтажа | 1984 |
|
SU1218351A1 |
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Авторы
Даты
1991-12-15—Публикация
1989-06-14—Подача