Изобретение относится к области построения устройств цифровой вычислительной техники и дискретной автоматики на потенциальных логических элементах интегральных схем, преимущественно на ТТЛ (Ш) и И2Л.
Цель изобретения - расширение Функциональных возможностей для использования в синхронных счетчиках с последовательным переносом.
На фиг.1 изображен счетный разряд; на фиг.2 - пример выполнения счетного разряда на элементах И-НЕ и элементе 2И- 2ИЛИ-НЕ; на фиг.З - .временная диаграмма.
Счетный разряд (фиг.1) содержит три RS-триггера 1-3 и один RSP-триггер 4, син- хровход разряда 5 соединен с первыми R- входами трех RS-триггеров 1-3. Второй выход RS-триггера 1 соединен с S-входом RSP-триггера 4 и с вторым R-входом второго RS-триггера 2, второй выход которого 2-2 соединен с Р-входом RS Р-триггера 4 и вторым R-входом первого RS-триггера 1. Второй выход 3-2 третьего RS-триггера З соединен с R-входом RSP-триггера 4 и с третьими R-входами первого и второго RS- триггеров 1 и 2. Первый и второй выходы 4-1 и 4-2 RSP-триггера 4 соединены попарно с первыми S-входами первого и второго RS- триггеров 1 и 2.
Первые выходы первого 1-1 и второго 2-1 RS-триггеров 1 и 2 соединены попарно с первым и вторым S-входами третьего RS- триггера 3. Вход переноса 6 соединен с чет- вертыми R-входами первого и второго RS-триггеров 1 и 2 с дополнительным S-входом одного из первых двух RS-триггеров 1 и 2. Выход переноса 7 соединен с первым выходом 3-1 третьего RS-триггера З. Третий выход RSP-триггера 4 обозначен на фиг.1 как 4-3.
RSP-триггер (фиг.2) построен на элементах И-НЕ 8-10. Первый RS-триггер 1 построен на элементах И-НЕ 11 и 12. Вто- рой RS-триггер; построен на элементах И-Н Е 13 и 14. Третий RS-триггер З построен на элементе 2И-2ИЛИ-НЕ 15 и элементе И- НЕ 16.
На временной диаграмме (фиг.З) обоз- начены сигналы на входах и выходах разряда, на выходах триггеров и в скобках на выходах элементов в соответствие с нумерацией (фиг.2). Как видно из диаграммы (фиг.З), сигналы на выходах 4-1. 4-2. 4-3 переключаются по фронту импульса на входе 5, а сигнал на выходе переноса 7 переключается по срезу импульса на входе 5. Минимальные длительности импульса и паузы определяются задержкой трех элементов. Распространение переноса от входа до выхода 7 определяется задержкой двух элементов. Коэффициент пересчета предлагаемого счетного разряда 3.
Синхронный счетчик с последовательным переносом может быть построен на предлагаемом счетном разряде следующим образом: синхровходы 5 всех разрядов сое-, диняются вместе, выход переноса 7 каждого разряда соединен с входом переноса 6 последующего разряда.
Таким образом, предлагаемый счетный разряд имеет большие функциональные возможности по строению синхронных счетчиков.
Формула изобретения
1.Счетный разряд, содержащий три RS- триггера и один RSP-триггер, синхровход разряда соединен с первыми R-входами трех RS-триггёров, второй выход первого RS-триггера соединен с S-входом RSP-триггера и с вторым R-входом второго RS-триггера, второй выход которого соединен с Р-входом RSP-триггера и вторым R-входом первого RS-триггера, а второй выход третьего RS-триггера соединен с R-входом RSP- триггера и с третьими R-входами первого и второго RS-триггеров, первый и второй выходы RSP-триггера соединены попарно с первыми S-входами первого и второго RS- триггеров, отличающийся тем, что, с целью расширения функциональных возможностей для использования в синхронных счетчиках с последовательным переносом, первые выходы первого и второго RS-триггеров соединены попарно с первым и вторым S-входами третьего RS-триггера, вход переноса соединен с четвертыми R-входами первого и второго RS- триггеров и с дополнительным S-входом одного из первых двух RS-триггеров, а выход переноса соединен с первым выходом третьего RS-триггера.
2.Разряд по л.1, отличающийся тем, что RSP-триггер, первый и второй RS- триггеры выполнены на элементах Й-НЕ, а третий RS-триггер выполнен на элементе 2И-2ИЛИ-НЕ и элементе И-НЕ.
3.Разряд по п.1, о т л и ч а ю щ и и с я тем, что RSP-триггер, первый и второй RS- триггеры выполнены на элементах ИЛИ- НЕ, а третий RS-триггер выполнен на
.элементе 2ИЛИ-2И-НЕ и элементе ИЛИ- НЕ.
Фиг.2
название | год | авторы | номер документа |
---|---|---|---|
СЧЕТЧИК | 1991 |
|
RU2028028C1 |
Счетчик в коде Грея | 1984 |
|
SU1202050A1 |
Устройство для управления преобразователем постоянного напряжения в постоянное | 1983 |
|
SU1144174A1 |
Счетное устройство | 1982 |
|
SU1080250A1 |
Счетчик с последовательным переносом | 1985 |
|
SU1269257A1 |
Электропривод постоянного тока | 1990 |
|
SU1741247A1 |
УПРАВЛЯЕМЫЙ ГЕНЕРАТОР С ПРЕДУСТАНОВКОЙ ЧАСТОТЫ | 1997 |
|
RU2121749C1 |
Устройство для индицирования текущего времени | 1989 |
|
SU1661719A1 |
Устройство для измерения угла закручивания вращающегося вала | 1991 |
|
SU1795312A1 |
Устройство для индикации | 1985 |
|
SU1261005A1 |
Изобретение относится к цифровой вычислительной технике и может быть использовано для построения синхронных счетных устройств. Целы изобретения - расширение функциональных возможностей для использования в синхронных счетчиках с последовательным переносом. Счетный разряд содержит RSP-триггер 4. Новизна определяется соединением первых выходов первого 1 и второго 2 RS-триггеров с S-входами третьего RS-триггера З, входа переноса с четвертыми R-входами первого и второго RS-триггеров и с дополнительным 5-входом одного из первых двух RS-триггеров. 2 з.п, ф-лы, 3 ил. ч. fe
Авторы
Даты
1992-04-07—Публикация
1990-05-15—Подача