Известные параллельные вычитатели чисел, записанных в двоичном коде, обладают тем недостатком, что в них увеличено время суммирования за счет последовательности в распространении импульсов займа.
В предлагаемом вычитателе уменьшено время распространения переноса за счет последовательного соединения обмоток записи выходных сердечников и выходных обмоток входных сердечников через диоды и соединения выходов отсутствия и наличия займа старшего разряда через сопротивление с входом отсутствия займа младшего разряда.
На чертеже изображено предлагаемое устройство, где
С1-С15 - ферритовые сердечники; Д1--Д24 - диоды;
W1- обмотки записи входных ферритов;W2- обмотки импульса первого
такта; , W4- выходные обмотки входных
ферритов; W5, W6, W7 - входные обмотки выходных
ферритов; W8- обмотки
импульса второго обмотки выходных
Устройство работает следуюш,им образом.
Во втором такте числа, участвуюш,ие в операции, записываются на входные сердечники. При поступлении импульса первого такта производится считывание записанной информации. Это приводит к появлению импульсов напряжения на выходных обмотках входных ферритов. Клапан КЛ открыт, поэтому образуется замкнутая цепь тока, которая зависит от того, на каких выходных обмотках возник импульс напряжения, то есть от исходного кода. При этом ток протекает по шине А, если имеет место займ из последующего разряда, или по шине Б в противоположном случае.
Последовательное соединение обмоток внутри каждого разряда произведено в соответствии с логическими функциями вычитателя.
Возникший ток производит запись единицы в выходной сердечник в том случае, если соответствующая цепь содержит обмотку записи этого сердечника.
Пример: 110-11 011. Предварительно в состоянии «1 должны быть входные сердечники С2, С4, С6, С9, СП и С/5. При считывании тактом 1 (-ключ КЛ открыт) потечет ток в
5 цепи W3(C2) -Д7 - W7(C3)- W8(C4) - W3(C6)M9-W7(C8)- W3(C9)-W3(C11)- M18-W3(C}5)-R-M. В результате единица запишется на сердечниках разности СЗ и С8.
Предмет изобретения
Параллельный ферритодиодный вычитатель «-разрядных чисел, записаниых в двоичном коде, отличающийся тем, что, с целью уменьшения времени раапространения переноса, он состоит из 2n пар входных сердечников с обмотками для записи обоих чисел, участвующих в операции, и их инверсий; п выходных сердечников, обмотки записи которых соединены последовательно с выходными обмотками
входных сердечников через диоды, в каждом разряде в соответствии с логическими функциями вычитателя входы отсутствия и наличия займа соединены с соответствующими выходами, которые в свою очередь подключены к входам наличия и отсутствия займа следующего разряда, и выходы в старшем разряде объединены и через сопротивление подключены к входу отсутствия займа самого младшего разряда.
название | год | авторы | номер документа |
---|---|---|---|
ПАТЕНТНО-ТЕХНННЕСКАЯ]БИБЛИОТЕКА | 1971 |
|
SU304704A1 |
УСТРОЙСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ | 1969 |
|
SU255652A1 |
Параллельный матричный сумматор- вычитатель | 1977 |
|
SU737950A1 |
Устройство для деления | 1984 |
|
SU1249551A1 |
УСТРОЙСТВО для ПАРАЛЛЕЛЬНОГО СУММИРОВАНИЯДВУХ ЧИСЕЛ | 1970 |
|
SU268498A1 |
ДЕСЯТИЧНЫЙ СУММАТОР | 1972 |
|
SU347757A1 |
НАКАПЛИВАЮЩИЙ ДЕСЯТИЧНЫЙ СУММАТОР | 1966 |
|
SU224164A1 |
УСТРОЙСТВО ПАМЯТИ и РЕГИСТРАЦИИ | 1968 |
|
SU217463A1 |
Сумматор по модулю три | 1970 |
|
SU441564A1 |
УСТРОЙСТВО КОДИРОВАНИЯ ЧИСЕЛ В КОДЕ ХЭММИНГАЬ-'СЕСОЮЗНДЯ|^ДШ1НО-Г?ХЩ»;?еКДЯ^ИЗЯНОТЕНА' | 1971 |
|
SU310389A1 |
Даты
1965-01-01—Публикация