ел
С
название | год | авторы | номер документа |
---|---|---|---|
Устройство для детектирования фазоманипулированных сигналов | 1982 |
|
SU1042203A1 |
Устройство автовыбора канала при разнесенном приеме | 1980 |
|
SU886273A1 |
Устройство автовыбора дискретного канала связи | 1980 |
|
SU944125A2 |
УСТРОЙСТВО АВТОВЫБОРА ДИСКРЕТНОГО КАНАЛА | 2011 |
|
RU2488222C1 |
Устройство автовыбора дискретного канала | 1977 |
|
SU658754A1 |
Пороговый декодер сверточного кода | 1986 |
|
SU1443180A1 |
СПОСОБ ОПРЕДЕЛЕНИЯ ВЕСОВЫХ ХАРАКТЕРИСТИК ДОСТОВЕРНОСТИ ДЛЯ ОБРАБОТКИ ПРИНЯТЫХ МНОГОПОЗИЦИОННЫХ СИГНАЛОВ | 2007 |
|
RU2339164C1 |
Устройство для устранения неопределенности дискретнофазовой модуляции | 1983 |
|
SU1095428A1 |
Устройство выбора каналов для разнесенного приема | 1988 |
|
SU1525925A1 |
Декодер сверточного кода (его варианты) | 1985 |
|
SU1320875A1 |
Устройство содержит: два блока 1, 2 повышения достоверности, два анализатора 3, 4 плотности ошибок, состоящих из регистра 5, реверсивного счетчика 6 и декодера 7, два элемента И 8, 9, элемент И-НЕ 10, компаратор 11, триггер 12, коммутатор 13. 1-5-6-7-10-8-12-13, 1-13, 2-5- 6-7-10-9-12, 6-11-8. 2-13,.6-11-9. 1 ил.
vi
00
о
Os XI
ю
Устройство относится к радиотехнике и может быть использовано для обнаружения и коммутации информационного сигнала в системах обработки с двумя цифровыми выходами, на одном из которых находится ин- формационный, а на другом - ложный сигнал, причем происходит взаимозамена сигналов на выходах по псевдослучайному закону.
Известны устройства для приема информации, передаваемой по двум параллельным каналам связи, и устройство для сложения разнесенных сигналов, Недостатком этих-устройств является их ориентированность на прием одинаковой информации по двум параллельным каналам, в результате чего их применение в указанной области использования приводит к низкой помехоустойчивости приема.
Наиболее близко к предлагаемому уст- ройство для приема информации по двум параллельным каналам связи в системе передачи данных с обратной связью, содержащее первый и второй блоки повышения достоверности, управляющие выходы кото- рых соединены с входами первого и второго анализаторов плотности ошибок соответственно, логическую схему, коммутирующие элементы.
Особенность работы устройства, приня- того за прототип, заключается в использовании априорного знания о наличии двух каналов с синхронными информационными потоками, ошибки в которых взаимно не- коррелированы. Для определения блока с искаженной информацией используются блоки повышения достоверности (БПД). Потребителю выдается блок с безошибочной информацией с одного из накопителей через ключ и регистр выдачи информации. В случае возникновения необнаруживаемой ошибки в одной из ветвей разнесения и отсутствии ошибок в другой ветви БПД не регистрируют ошибок, а сумматор по модулю два фиксирует наличие несовпадений, свидетельствующее о наличии ошибок по крайней мере в одной из ветвей разнесения. Для определения того, какой из анализируемых в ветвях разнесения блоков информации скоммутировать потребителю, используются анализаторы плотности ошибок в ветвях разнесения (АПО). При этом потребителю выдается блок информации из той ветви разнесения, где плотность ошибок ниже порогового уровня.
Основной недостаток прототипа - его ориентированность на наличие двух параллельных каналов связи с одинаковой информацией и некоррелированными ошибками. Когда в одном из каналов присутствует информационный, а в другом-ложный сигнал, происходит частая взаимозамена этих сигналов, такое устройство работает неэффективно, даже если из его состава исключить сумматор по модулю два и непосредственно связанные с ним элементы схемы.
Цель изобретения - повышение помехоустойчивости путем быстрого обнаружения полезного сигнала. Ожидаемый положительный эффект - уменьшение вероятности возникновения ошибок на выходе устройства.
Для достижения поставленной цели в устройство для приема информации по двум параллельным каналам связи в системе передачи данных с решающей обратной связью, содержащее первый и второй блоки повышения достоверности, входы которых являются соответственно первым и вторым входами устройства, первый и второй сумматоры плотности сшибок, каждый из которых содержит последовательно соединенные регистр, реверсивный счетчик и декодер, выход которого является выходом анализатора плотности ошибок, вход регистра объединен с дополнительным входом реверсивного счетчика и является первым входом анализатора плотности ошибок, а на входы Сброс регистра поданы тактовые импульсы с второго входа анализатора плотности ошибок, вторые входы анализаторов плотности ошибок объединены и являются тактовым входом устройства, элемент И, введены дополнительно компаратор, второй элемент И, элемент И-НЕ, триггер и коммутатор, причем выходы реверсивного счетчика каждого анализатора плотности ошибок являются его дополнительными выходами, которые соединены с соответствующими входами компаратора, выходы которого соединены с первыми входами первого и второго элементов И, вторые входы которых соединены с выходом элемента И-НЕ, выходы которого соединены с выходами анализаторов плотности ошибок, выходы первого и второго элементов И соединены соответственно с R- и S- входами триггера, выход которого соединен с управляющим входом коммутатора, сигнальные входы которого соединены с информационными выходами блоков повышения достоверности, выход коммутатора является выходом устройства.
Устройство работает следующим образом.
С управляющих выходов БПД 1 и 2 потоки ошибок поступают на первые входы АПО 3 и 4, где осуществляется подсчет количества ошибок за последние N тактов принимаемой в ветви разнесения информации
(количество ячеек в регистре 5 равно N). Количество ошибок фиксируется на дополнительных выходах АПО, компаратор 13 определяет, в какой из ветвей меньшая плотность ошибок, и через элементы И 8 и 9 и триггер 12 передается команда на коммутацию информации соответствующей ветви разнесения потребителю информации посредством коммутатора 13, на сигнальные входы которого поступает информация с информационных выходов БПД. Так, если в первой ветви разнесения АПО фиксирует большее количество ошибок, чем во второй, сигнал с выхода Больше компаратора 11 через элемент И 8 подается на R-вход триггера 12, устанавливая его выход в нулевое состояние. Попадая на управляющий вход коммутатора 13, этот сигнал устанавливает его в режим коммутации потребителю информации из второй ветви разнесения.
Элемент И-НЕ 10 предназначен для предотвращения подачи сигналов управления от компаратора 11 на триггер 12, когда в декодерах 7 АПО ветвей разнесения одновременно фиксируется наличие более.К ошибок за интервал N. При этом сигналы декодеров 7 переводят выход элемента И- НЕ в нулевое состояние, запрещающее изменение состояние триггера 12 перед сигналами, проходящими через элементы И 8 и 9, что необходимо для уменьшения вероятности ложного переключения, т.е. подачи потребителю ложной информации.
й
Формула изобретения Устройство автовыбора, содержащее первый и второй блоки повышения достоверности, входы которых являются соответ- ственно первым и вторым входами
устройства автовыбора, первый и второй анализаторы плотности ошибок, первые входы которых соединены с управляющими выходами соответствующих блоков повы- 5 шения достоверности, вторые входы анализаторов плотности ошибок являются тактовым входом устройства автовыбора, причем каждый анализатор плотности ошибок состоит из последовательно соединен10 ных регистра, реверсивного счетчика и декодера, выход которого является выходом анализатора плотности ошибок, вход регистра соединен с вторым входом реверсивного счетчика и является первым входом
15 анализатора плотности ошибок, входы Сброс регистра являются тактовым входом устройства автовыбора, первый элемент И, отличающееся тем, что, с целью повышения помехоустойчивости пу- 20 тем быстрого обнаружения полезного сигнала, введены второй элемент И, элемент И-НЕ, компаратор, триггер и коммутатор, причем выходы реверсивного счетчика каждого анализатора плотности ошибок явля25 ются его дополнительными выходами, которые соединены с соответствующими входами компаратора, выходы которого соединены с первыми входами первого и второго элементов И, вторые входы которых
30 соединены с выходом элемента И-НЕ, входы которого соединены с выходами анализаторов плотности ошибок, выходы первого и второго элементов И соединены соответственно с R- и S-входами триггера, выход
35 которого соединен с управляющим входом коммутатора, сигнальные входы которого соединены с информационными выходами блоков повышения достоверности, выход коммутатора является выходом устройства
40 автовыбора.
Передающее устройство системы с решающей обратной связью | 1979 |
|
SU866764A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1993-01-07—Публикация
1991-01-02—Подача