(Л
С
название | год | авторы | номер документа |
---|---|---|---|
МНОГОКАНАЛЬНАЯ ЦИФРОВАЯ СИСТЕМА ПЕРЕДАЧИ И ПРИЕМА ИНФОРМАЦИИ | 1990 |
|
RU2013012C1 |
Генератор-анализатор псевдослучайной последовательности | 1990 |
|
SU1784978A1 |
УСТРОЙСТВО ПОИСКА ПСЕВДОСЛУЧАЙНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ | 1990 |
|
RU2020766C1 |
ЦИФРОВОЙ МОДЕМ КОМАНДНОЙ РАДИОЛИНИИ ЦМ КРЛ | 2013 |
|
RU2548173C2 |
СТАРТСТОПНАЯ СИСТЕМА СВЯЗИ | 2009 |
|
RU2396722C1 |
Следящий приемник асинхронных шумоподобных сигналов | 1986 |
|
SU1403381A1 |
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ M-ПОСЛЕДОВАТЕЛЬНОСТЕЙ | 1989 |
|
RU2030103C1 |
УСТРОЙСТВО СИНХРОНИЗАЦИИ ШУМОПОДОБНОГО СИГНАЛА | 1975 |
|
SU1840645A1 |
УСТРОЙСТВО ПОИСКА ШИРОКОПОЛОСНОГО СИГНАЛА | 1980 |
|
SU1840288A1 |
УСТРОЙСТВО ПОИСКА ШУМОПОДОБНОГО СИГНАЛА | 1985 |
|
SU1840083A1 |
Использование: техника связи, системы передачи дискретной информации. Цель: повышение достоверности декодирования. Сущность: устройство содержит блок синхронизации и обнаружения ошибок, образованным преобразователем кода, формирователем импульса, одновибрато- ром, 9 элементов И, 3 элемента ИЛИ, 5 триггеров, 5 счетчиков, генератор тактовых импульсов, 2 регистра сдвига, элемент сравнения, блок вычитания, генератор псевдослучайных последовательностей. 1 з.п.ф-лы, ЗИЛ. . .. .. У , : : ;.- : :
Изобретение относится к технике связи и может быть использовано в системах передачи дискретной информации, телеуправления и телеконтроля для повышения достоверности связи. .
Цель изобретения - повышения достоверности декодирования,
На фиг. 1 показана структурная схема устройства; на фиг. 2 и фиг. 3 - соответственно временные диаграммы его работы и. вариант исполнения блока синхронизации и обнаружения ошибок.
Декодирующее устройство (фиг. 1) содержит блок 1 синхронизации и обнаружения ошибок, элементы И 2-10, элементы ИЛИ 11-13, триггеры 14-18, счетчики 19-23, генератор 24 тактовых импульсов, регистры 25, 26 сдвига, элемент 27 сравнения, блок вычитания 28 и генератор 29 псевдослучайных последовательностей (ГПСП).
Вход блока 1 синхронизации и обнаружения ошибок является входом устройства.
Блок 1 синхронизации и обнаружения ошибок содержит преобразователь 30 кода, формирователь 31 импульса и одновибра- тор32,
Формирователь 26 импульса и ГПСП 29 могут быть выполнены по известным схемам, преобразователь 25 кода может быть выполнен так же по известной схеме.
Блок вычитания может быть выполнен по схеме, известной ранее.
Предлагаемое устройство работает следующим образом;
В исходном состоянии на вход устройства поступает закодированная(например, кодом Манчестер 11) ПСП X/t/.
Сигналом Начальная.установка, сброшены триггеры 14-18, одновибратор 32 и обнулен счетчик 23. В ГПСП 29 записан обГС
VV
со
ю оСл)
ч|
раэующий код принимаемых последовательностей.
В процессе преобразования на соответствующих выходах блока 1 появляется информация и сопровождающие ее синхроимпульсы, которые через элементы И 7, 10 и ИЛИ 12, 13 поступают соответственно на информационный и синхровыходы устройства (см. фиг. 2, а, б).
Если же в принимаемых данных обнаружена ошибка (успел сформироваться импульс на выходе одновибратора с перезапуском 32, что возможно в случае превышения паузы между следующими друг за другом выходными импульсами формирователя 31 битового интервала), импульс на выходе блока 1 (фиг. 2, в) обнуляет счетчик 19 и устанавливает триггеры 14, 15, в результате чего запираются элементы И 7, 10, прекращается вывод полезной информации и синхроимпульсов и отпирается элемент И 2, импульсы с выхода которого поступают на тактовые входы счетчиков 19, 21 и регистра 25 (фиг. 2, г). Далее правильная информация записывается только в регистр 25, и это продолжается до тех пор, пока не будут заполнены все п его разрядов, п - длина образующего кода ПСП. В этом случае на выходе переноса счетчика 19 появляется импульс, который устанавливает триггер 17, что приводит к запиранию элемента И 3 и сбросу триггера 15, положительный перепад импульса, на инверсном выходе которого запускает генератор 24 тактовых импульсов и взводит счетный триг- .гёр 1 б, в результате чего на выходах элементов И 5 и ИЛИ 11 появляется импульсы (фиг. 2, д), поступающие на тактовый вход счетчика 20 и запускающие ГПСП 29, информация с выхода которого записывается в регистр 26 по закону формирования принимаемых ПСП.
При совпадении информации на, выходах регистров 25 и 26 элемент сравнения 27 формирует импульс(фиг. 2, е), который сбрасывает регистр 25 и триггер 16, запирающий элемент И 5, устанавливает в исходное состояние ГПСП 29 и записывает в счетчик 22 выходное состояние блока вычитания 28, представляющее собой разность между со- держимым счетчиков держимым счетчиков 20 и 21. Тактовые импульсы с выхода генератора 24 через открытые элементы И 6 и ИЛИ 11 поступают на синхровход ГПСП 29 и вход вычитания счетчика 22, импульс с вывода переноса которого устанавливает триггер 18 и отпирает элементы И 8, 9, пропуская на выход б устройства синхроимпульсы и выход а информацию с выхода ГПСП 29, представляющую собой исправный сегмент ПСП, располагающий за последним принятым правильным битом. Вывод продолжается до тех пор, пока импульс с выхода переноса LK счетчика длины кадра
23 не сбросит генератор 24,
Таким образом, в предлагаемом устрой- стве обеспечивается восстановление сбойного участка принимаемой ПСП и, следовательно, повышается достоверность
процесса декодирования информации. Формула изобретения 1. Декодирующее устройство, содержащее первый регистр сдвига, выходы которого подключены к первым входам элемента
сравнения, выход которого соединен с первым входом первого элемента И, второй регистр сдвига, первый счетчик, вход сброса которого соединен с первым выходом блока синхронизации и обнаружения ошибок, вход которого вляется входом устройства, второй выход синхронизации и обнаружения ошибок подключен к первому входу второго элемента И, и генератор тактовых импульсов, отличающееся тем,
что, с целью повышения достоверности декодирования, в него введены блок вычитания, третий - девятый,элементы И, первый - пятый триггеры, первый - третий элементы ИЛИ, второй - пятый счетчики и генератор псевдослучайных последовательностей, тактовый вход которого объединен с тактовым входом второго регистра сдвига и подключен к выходу первого элемента ИЛИ, вход установки генератора псевдослучайных последовательностей соединен с входом сброса первого регистра, входом установки второго счетчика и соединен с выходом элемента сравнения, выход генератора псевдослучайных последовательностей подключен к первому входу третьего элемента И и информационному входу второго регистра сдвига, выходы которого под- ключены к вторым входам элемента сравнения, тактовые входы первого и второго триггеров объединены и подключены к первому выходу блока синхронизации и обнаружения ошибок, третий выход которого подключен к первым входам четвертого и пятого элементов И, выход четвертого элемента И подключен к тактовым входам первого регистра сдвига, первого и третьего счетчиков, выход переноса первого счетчика соединен с тактовым входом третьего триггера, инверсный выход которого соединен с первым входом шестого элемента И, выход которого подключен к входу сброса второго триггера, прямой выход которого подключен к второму входу четвертого элемента И, инверсный выход второго триггера
подключен к тактовому входу генератора
тактовых импульсов и второму входу первого элемента И, выход которого подключен к тактовому входу четвертого триггера, прямой и инверсный выходы которого подключены соответственно к первым входам седьмого и восьмого элементов И, выход седьмого элемента И подключен к первому входу первого элемента ИЛИ и тактовому входу четвертого счетчика, выходы которого И выходы третьего счетчика подключены соответственно к первым и вторым входам блока вычитания, выходы которого подключены к информационным входам второго счетчика, выход переноса которого соединен с тактовым входом пятого триггера, прямой выход которого подключен к первому входу девятого элемента И и второму входу третьего элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выход которого является информационным выходом устройства, информационный вход первого регистра сдвига подключен к второму выходу блока синхронизации и обнаружения ошибок, выход генератора тактовых импульсов подключен к вторым входам седьмого, восьмого и девятого элементов И, выход восьмого элемента И подключен к второму входу первого элемента ИЛИ и вычитающему входу второго счетчика, инверсный выход первого тригге
5
ра подключен к вторым входам пятого элемента И и второго элемента И, выход которого соединен с вторым входом второго элемента ИЛИ, выходы пятого и девятого элементов И подключены соответственно к первому и второму входам третьего элемента ИЛИ, выход которого является синхронизирующим выходом устройства и подключен к тактовому выходу пятого счетчика, выход.переноса которого подключен к входу сброса генератора тактовых импульсов, второй вход шестого элемента И, входы сброса первого третьего, четвертого и пятого триггеров и пятого счетчика подключены к шине Начальная установка.
кода, одновибратор и формирователь импульса, вход которого объединен с входом преобразователя кода и является входом блока, выход формирователя импульсов подключен к тактовому входу одновибратора, вход и выход сброса которого соединен соответственно с шиной Начальная установка и первым выходом блока, первый и второй выходы преобразователя кода являются соответственно вторым и третьим выходами блока.
П.Хоровиц и У.Хилл Искусство схемртехники | |||
М.: Мир, 1983 | |||
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Преобразователь кода | 1986 |
|
SU1325707A1 |
Кипятильник для воды | 1921 |
|
SU5A1 |
Устройство для контроля последовательности импульсов | 1987 |
|
SU1457159A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Устройство для декодирования циклических кодов | 1985 |
|
SU1241480A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1993-04-30—Публикация
1991-03-05—Подача