Изобретение относится к высокоскоростным дискретным системам связи, в частности к устройствам обеспечения синфазности между передающим и приемным распределителями.
Принцип построения известных устройств с дискретной автоподстройкой фазы заключается в том, что в приемной части аппаратуры имеется задающий генератор, частота которого посредством импульсного делителя уменьшается в т раз так, чтобы частота импульсов с выхода делителя f, равнялась скорости телеграфирования N. Изменение фазы импульсов /1 осуществляется путем добавления и исключения импульсов, подаваемых от задающего генератора на вход делителя частоты, тем самым устраняя расхождение фазы опорных импульсов относительно импульсов входного сигнала. При приеме искаженных по длительности импульсов в условиях помех происходит ложное смещение фазы опорных импульсов от положения синфазности, котороь называется динамической погрешностью синфазности.
Один из возмол ных вариантов уменьшения динамической погрешности синфазности заключается в уменьшении шага коррекции, что требует увеличения коэффициента деления делителя и соответственного повышения частоты задающего генератора. Применение этого варианта сильно усложняет оборудование, особенно для высокоскоростных систем связи..
Другой вариант уменьшения динамической погрешности синфазности заключается во введении в коррекционное устройство дополнительного элемента, посредством которого интегрируются результаты измерения рассогласования фаз. Однако предел повышения помехоустойчивости путем увеличения коэффициента интегрирования ограничен тем, что сул ается полоса захвата. Вследствие этого повышение помехоустойчивости системы автоподстройки фазы уменьшает защиту устройства от нестабнльности частоты задающих генераторов передачи и приема.
Таким образом, существующие устройства дискретной автоподстройки фазы для высокоскоростных систем связи сложны в выполнении, и пределы повышения помехоустойчивости их ограничены пределами допустимой нестабильности задающих генераторов передачи и приема.
Блок-схема устройства приведена на чертеже.
Сущность предлагамого изобретения заключается в том, что входной сигнал /, представляющий собой бинарную последовательность импульсов, после дифференцирования в узле 2 поступает на анализатор 3 фазы входного сигнала и модуляторы 4 и 5 амплитуды импульсов.
На анализатор 3 поступают также сигналы с формирователя 6 опорного сигнала. С выхода анализатора фазы импульсы «опережения (-}-) или «отставания (-) подаются на интегрирующий реверсивный счетчик 7, с выхода которого результат интегрирования также в виде импульсов «опережения или «отставания поступает на кодирующий реверсивный счетчик 8, вызывая изменение записанного на нем числа в сторону увеличения или уменьщения.
Выходное напряжение с триггеров кодируюпдего счетчика 8 поступает на две декодирующие сетки 9 и 10, постоянные напряжения с выхода которых управляют амплитудными модуляторами 4 и 5 входных импульсов. Модулированные но амнлитуде имнульсы поступают на схемы совпадения 11, состоящие из логических элементов через две одинаковые лииии задержки 12 и 13, определяющие сдвиг фазы импульсов, составляющих двойной знакопеременный импульс.
Схемы совпадения управляются от триггера 14, который переключается каждый раз, ксгда на анализаторе кода 15, представляющего собой обычную диодную матрицу, выделяется импульс при каждом нулевом значении кода в реверсивном счетчике 8.
Каждое переключение триггера 14 в противоноложное положение изменит порядок следования имиульсов, составляющих двойной знакопеременный импульс, на иротивоположный. Образованный с помощью схем «НЕ 16 и «ИЛИ 17 двойной знакопеременный импульс поступает на возбуждение кварцевого фильтра 18, из гармонического напряжения на выходе которого образуются опорные импульсы для регенерации и декодирования входного бинарного сигнала.
Предложенное устройство позволяет производить интегрирование величины рассогласования фазы без изменения полосы захвата, что дает возможность построить более гибкую и помехоустойчивую систему фазирования.
Предмет изобретения
1. Устройство фазирования для высокоскоростных систем связи, использующих бинарные сигналы, содержащие кварцевый фильтр, анализатор фазы входного сигнала, дифференцирующую ценочку, преобразователь бинарных импульсов в последовательности двойных знакопеременных импульсов с регулируемой степенью несимметрии, реверсивный счетчик и дещифратор нулевого кода, отличающееся тем, что, с целью упрощения аппаратуры и
независимости коэффициента интегрирования от полосы захвата устройства фазирования после анализатора фазы и интегрирующего реверсивного счетчика, включен преобразователь степени рассогласования фазы опорного
и принимаемого сигналов в амплитудную асимметрию двойных знакопеременных импульсов, содержащий кодирующий реверсивный счетчик, два преобразователя кода в напряжение и два амплитудных модулятора.
2. Устройство но п. 1, отличающееся тем, что, с целью упрощения аппаратуры при уменьщении одного из импульсов, составляющих двойной знакопеременный импульс, до нуля, к выходу кодирующего реверсивного
счетчика подключен дещифратор нулевого значения двоичного кода, управляющий переключателем прямого и инверсного выходов формирователя двойного знакопеременного импульса.
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО СИНХРОНИЗАЦИИ РАДИОРЕЛЕЙНОЙ ЛИНИИ | 1969 |
|
SU250227A1 |
Устройство фазирования бинарного сигнала | 1981 |
|
SU1075431A1 |
УСТРОЙСТВО ФАЗИРОВАНИЯ | 1969 |
|
SU253121A1 |
Устройство фазирования регенераторов цифрового сигнала для радиоканалов | 1979 |
|
SU873434A2 |
Устройство тактовой синхронизации регенератора | 1985 |
|
SU1283992A1 |
УСТРОЙСТВО СИНХРОНИЗАЦИИ ПРИЕМНИКА ШУМОПОДОБНЫХ СИГНАЛОВ | 1980 |
|
SU1840647A1 |
Интегратор импульсов | 1978 |
|
SU750508A1 |
Устройство фазовой автоподстройки частоты | 1984 |
|
SU1352645A1 |
Устройство для управления многодвигательным электроприводом | 1984 |
|
SU1220098A1 |
Устройство фазирования регенераторов цифрового сигнала для радиоканалов | 1974 |
|
SU489238A1 |
Даты
1968-01-01—Публикация