УСТРОЙСТВО для УПРАВЛЕНИЯ ЗАПОЛ\ИНАЮЩИМБЛОКОМ Советский патент 1970 года по МПК G11C7/08 

Описание патента на изобретение SU272372A1

Уже известны устройства для уиравлеиия запомииаюидим блоком на иолных токах, содержаидие двухтактный магнитный коммутатор и формирователи тока считываиня и подготовки заииси, подключенные к началам соответствующих тактовых обмоток.

Ввиду того, что индуктивное соиротивление магнитного коммутатора соизмеримо с активным ограиичительным сонротивленнем формирователей тока считывания, вынолиение которых как идеальиых генераторов тока связано со значительными техническими трудностями из-за отсутствия мощных высоковольтных иолупроводниковых триодов, известное устройство уиравления запоминающим блоком имеет следующие недостатки:

а)длительность нередиего фронта раснределенных имиульсов тока счнтЕзшаиия зависит от количества выходов коммутатора, так как импульсом тока считываиия одновременно ие/ « 1

ремагничивается (1 сердечннков нз сосV 2 у

тояния «едииица в исходиое состоянне «нуль, где я - число сердечников, равное числу выходов коммутатора;

б)количество оборудования устройства зависит от числа выходов коммутатора.

редиего фронта распределенных имиульсов тока, необходнмо новысить иаиряжение питания, максимальное значени е которого ограничнвается предельно доиустимым напряжением 5 иа иереходах коллектор-эмиттер триодов формирователей тока. Следовательно, нри определенной длине коммутатора формирователь тока должеи быть выполнен пз т триодов, включенных последовательно. Но, так как для

0 триодов даже одиого типа характерен значительиый разброс времени включення н выключения, последовательное соедпнение более трех-четырех триодов нежелательно из-за превышепия иредельио доиустимых норм по

5 иапряжеиию. Из-за трудпостеи выиолиения формирователей тока устройство уиравлеиия ЗУ с большим числом выходов собирают методом наращивания пз простых элемеитариых схем уиравлеиия с автоиомнымн коммутатора-.

0 Л1П н формирователямн тока, что прнводнт к значительиому увеличению количества оборудовання, габаритов, веса н сннженню надежности работы всего устройства.

Компромиссное решение, иозволяющее удовлетворить требоваиия ио надежности работы как формирователей тока, так и матрицы намятн, ириводит к усложиеиию электрической схемы усилителей считывання, к диапазопов рабочих температур и колебаний

В предлагаемом устройстве, с целью повышения быстродействия и надежности, а также числа его входов, к началам тактовых обмоток магиитного коммутатора подключены дополнительные формирователи тока подготовки начального состояния сердечников коммутатора, концы тактовых обмоток присоединены к источнику питания, а формирователи тока считывания и подготовки записи подключены к общим точкам соединения между собой соответствуюш,их обмоток переключения.

На фиг. 1 изображена схема устройства; на фиг. 2 - временная диаграмма его работы.

Устройство содержит формирователь / тока считывания со входом 2, формирователь 3 тока подготовки записи со входом 4, формирователь 5 тока подготовки начального состояния сердечников первого такта со входом 6, формирователь 7 тока подготовки начального состояння сердечников второго такта со входом 8, формнрователь 9 тока считывания со входом 10, формирователь // тока подготовки записи, со входом 12, первую тактовую обмотку 13, вторую тактовую обмотку 14, обмотки переключения 15, распределительиые обмотки 16, разделительные диоды 17, матрицу памяти (запомииающий блок) 18 с числовой организацией, сердечники с прямоугольной нетлей гистерезиса 19 - 23, ..., (п - 2) (п-)«, из них сердечники }9, 21, 23...., п- 1 первого такта, а 20, 22, ..., п - 2, п второго такта.

Для упрощения онисапия работы схемы общая обмотка установки иервоиачального состояния сердечников, которая иронизывает все сердечннки коммутатора, кроме одного (например, п), на фиг. I не показана. Не показан и формирователь тока нервоначальной установки сердечннков коммутатора. Число витков расиределительной обмотки коммутатора должно быть больше числа витков обмотки переключения.

На временной диаграмме работы устройства приияты следующие обозначения:

а - нанрял ение сигнала управлепия на входе 6 формирователя 5;

б - наиряжение сигнала управления на входе 2 формирователя 1;

в - напряжение сигнала управления иа входе 4 формирователя 3;

г - наиряжение сигнала управления на входе 8 формирователя 7;

д - наиряжение сигнала управления на входе 10 формирователя 9;

е - напряжение сигнала управления на входе 12 формирователя 11;

ж - форма распределенных имнульсов тока считывания и подготовки записи в числовой шине матрицы иамяти 18.

В основу работы устройства положен импедансиый принцип расиределения тока, заключающийся в том, что обмотка сердечника оказывает большое сопротивлецие протекающему по ней току, если сердечник под действием этого тока перемагинчивается.

Если сердечник не неремагничивается, соиротивлепие обмотки минимальное.

Работает устройство следующим образом. По общей обмотке первопачальпой установкн сердечников (на чертежах ие показана) пропускается импульс тока, который устанавливает один сердечник, напрнмер п, в состояние «единица, а остальные - в состояние «нуль.

(Условимся, что ток, входящий в начало обмотки, устанавливает сердечник в состояние «нуль).

С приходом сигиала управления иа вход 6 срабатывает формирователь 5 тока подготовки

иачальиого состояния сердечников первого такта. Импульс тока, проходя но тактовой обмотке, перемагничивает сердечиики 19, 21, 23, ..., п-1 по пологой части петли гистерезиса в состояние «нуль.

Через интервал времеии, равный времени перемагничиваиия сердечников иервого такта в состояние «нуль нз состояния «едииицы или превышаюш.ий его, имиульс тока подготовки начального состояния, проходящий ио

тактовой обмотке, заиускает формирователь / тока считывания сигналом управления, поступающим на вход 2. Импульс тока считывания проходит ио обмотке переключепия 15 сердечника 19, раснределительной обмотке 16 сердечника п, диоду 17 и выбранной чнсловой щиие матрицы памяти 18. Выбор именио этого иути оиред.еляется наи.меньшчм сопротивлепием обмотки 16 сердечника п по сравнению с большим сопротивлеиием расиределнтельиых

обмоток на других сердечииках второго такта 20, 22, ..., п - 2, так как сердечник п, находясь в состоянии «единица, перемагпичивается только по пологовой части петли гистерезиса, а сердечники 20, 22, .... п - 2 перемагиичиваются из состояния «нуль в состояние «едииица.

Но обмоткам 16 сердечииков 20, 22, ..., п - 2 иротекают небольшие токи номех, которые неремагиичивают эти сердечиики за время действия импульса тока считывания до величииы порядка 0,56 - 0,6 Вр. Сердечиики 20, 22, ..., п-1 ие изменяют своего состояния «нуль, так как напряженности магнитных полей, создаваемые токами номех, меньше поля трогаПИЯ.

Импульс тока считывания, ироходя по обмотке иереключения 15, перемагннчивает сердечник 19 в состояние «единица с того момента, когда в результате уменьщення тока иодготовки начального состояния сердечников, нротекающего но первой тактовой обмотке, результирующая напряженность магнитного поля оказывается больще напряженности поля трогапия сердечпика.

Так как импульс тока считывания в первый момент не перемагничивает ни одного сердечника коммутатора, то скорость нарастапня тока считывания в числовой щине матрицы иамяти 18 максимальна для коммутаторов ноИзменяя скорость спада (тз) тока подготовки начального состояния сердечников, можно регулировать скорость неремагничивания сердечника 19 в состояние «единица, т. е. нолучать нужную форму вершины распределенных имнульсов тока считывания.

В зависимости от конкретных электрических параметров элементов памяти матрицы 18 (времени считывания), можно начало неремагничивания сердечника 19 в состояние «единица неренести на то время, когда считывание информации из элемента памяти уже закончится. Тогда особых требований к ф)орме тока нодготовкн начального состояния сердечников можно не иредъявлять.

С приходом сигнала управления на вход 4 срабатывает формирователь 3 тока подготовки заниси. Имнульс тока подготовки записи подтверждает состояние «единицы в сердечнике 19 и проходит в ту же числовую шину матрицы памяти 18 через распределительную обмотку 16 сердечника п и диод 17.

В невыбранных числах матрицы протекают незначительные токи помех, тка как сердечники 20, 22, .,., п - 2 вновь оказывают токам большое сопротивление. В зависимости от параметров распределенных импульсов тока при условии сохранения правильной работы устройства сердечники 20, 22, ..., п - 2 могут переключаться до значения (0,9-т1) Вр.

Прохождение токов считывания и подготовки записи подготавливает выборку следующего направления, так как сердечник 19 находится в состоянии «единица, а сердечники 21, 23, ..., п-1-в состоянии «нуль.

С появлением сигнала управления на входе 8 срабатывает формирователь 7, ток которого переводит сердечники 20, 22,..,,п - 2, п из состояння, близкого к единице, в состояние «нуль.

Сигнал управления, поступающий на вход 10 но коичании иеремагничивания сердечников 20, 22,...,п в состояние «нуль импульсом тока нодготовки, вызывает срабатывание формирователя 9 тока считывания. Импульс тока считывания проходит ио обмотке 15 сердечника 20, по обмотке 16 сердечника 19 и диоду 17 в выбранную числовую шину матрицы памяти 18.

Прохождеиие тока считывания по указанному пути определяется незначительным сопротивлением распределительной обмотки 16 сердечника 19, в то время как расиределительиые обмотки сердечников 21, 23, ...,п-1, перемагничиваясь в состояние «единица, оказывают иротекающим токам большое соиротивление. Сердечники 21, 23,...,п-I за время действия импульса тока считывання иеремагничиваются токами помех до величииы порядка 0,56 - 0,6 Вр, а сердечники 22,..., п - 2, л остаются в состоянии «нуль.

Импульс тока считывания, проходя ио обмотке переключения 15, перемагничивает сердечник 19 в состояние «единица с того момента, когда резуочьтнрующая напряженность магнитного ноля оказывается больше напряженности ноля трогания.

Как и при выборе иредыдущего числа матрицы, иамяти, скорость иарастания распределенного импульса тока считывання максимальна.

Когда сигнал управления иостунает на вход

12 импульс тока с формпрователя // тока пОлЧготовки записи проходит на ту же числовую шину матрицы намяти 18 через обмотку ./5 сердечника 20, обмотку 16 сердечника 19 и диод 17. Токи номех, протекающие ио расиределительиЫМ обмоткам сердечн1 ков2/, 25, ..., п-1, перемагничивают их дальше ио петле гистеризиса в состояиие, близкое к «единице.

Сердечник 20, иаходящийся в состоянни «единица, иодготовлен для выбора следующего адреса током формирователя считывания 1.

Затем цикл новторяется. Сначала срабатывает формирователь 5 и сердечиики первого такта устанавливаются в

начальное состояние, затем последовательно срабатывают формирователи / и 3, и токи считывания и подготовки записи ироходят по обмотке 15 сердечпика 21, обмотке 16 сердечника 20, и, наконец, через днод 17 - в выбраниую шину числа матрнны иамяти.

Так как коммутатор замкнут в кольцо, то по одной и той же ветвн нмнульсы тока считывания и подготовки записи ироходят через -

срабатываний формирователей 1 п 3 (9 и 11), где п - число выходов коммутатора.

Задержка импульса тока считывания относнтельно имиульса тока подготовки начального состояния сердечников коммутатора на время, равное времени иеремагничивания сердечников в начальное состояние «нуль из состояния «единица или нревышающее его, иеобходилга для выработки импульсов тока считывания и подготовки записи максимальНОИ суммарной длительности, которые может

пропустить коммутатор.

Предмет изобретения

Устройство для уиравлеиия заноминающим блоком на полных токах, содержащее формирователи тока считывания и подготовки записи и магнитиый коммутатор с двумя тактовыми обмотками, обмотками переключения и распределяющими обмотками, отличающееся тем, что с целью увеличения быстродействия устройства, надежиосги его работы и числа выходов, оно содержит формирователи тока нодготовки начального состояния сердечнш ов коммутатора, иодключеиные к началам тактовых обмоток, концы которых соединены с источником питания, а формирователи тока считывания и иодготовки записи подключены к соответствующим обмоткам иереключения.

.

Похожие патенты SU272372A1

название год авторы номер документа
УСТРОЙСТВО УПРАВЛЕНИЯ ЗАПОМИНАЮЩИМ БЛОКОМ 1973
  • Г. П. Шведов
SU386441A1
УСТРОЙСТВО УПРАВЛЕНИЯ ЗАПОМИНАЮЩИЛ1 БЛОКОМ 1971
SU318991A1
КОММУТАТОР 1973
SU385396A1
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 1973
  • А. И. Лапшин В. Д. Мочалов
SU388299A1
Устройство для управления накопителем 1979
  • Шведов Геннадий Петрович
  • Чурикова Эвелина Исаковна
SU773737A1
Дешифратор для запоминающего устройства матричного типа 1972
  • Авдюхин Андрей Андреевич
  • Колосов Владимир Григорьевич
  • Колосова Нинель Иосифовна
  • Некрасов Степан Петрович
SU497728A1
НАКОПИТЕЛЬ МАГНИТНОГО ОПЕРАТИВНОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА 1973
  • М. А. Сычев
SU388302A1
ВЫЧИСЛИТЕЛЬНО-ЛОГИЧЕСКОЕ УСТРОЙСТВО 1973
  • Известны Вычислительно Логические Устройства Магнитном Оперативном Запоминающем Устройстве Микропрограммным Управлением, Содержапдие Контрольные Импульсные Формирователи Тока, Цепь Циклического Сдвига Кодов Реверсивные Ключи, Выходы Которых Соединены Адресными Шинами Накопител Магнитных Сердечниках Ппг. Таком Устройстве Логические Операции Выполн Ютс Непосредственно Чейках Мозу Магнитное Оперативное Запоминающее Устройство Адресные Шины Которых Соединены Реверсивными Ключами Эти Чейки Составл Небольшую Часть Всего Накопител Названную Функциональной Управлени Вычислительным Устройством Предлагаетс Использовать Методы Микропрограммировани Синтезировать Управл Ющее Устройство Также Адресных Линейках Мозу. Этом Случае Входами Реверсивных Ключей Могут Управл Специальные Выходы Усилителей Чтени Специальным Диодам, Объединенным Своим Сигналом Совпадени При Таком Построении Микропрограммного Автомата Кодировани Каждого Управл Ющего Сигнала, Поступающего Вход Реверсивного Ключа, Требуетс Специальный Двоичный Разр Кодовой Части Микрокоманды
  • Рассмотренному Вычислительному Устройству Присущи Три Недостатка
  • Выполнени Логических Операций Числа, Хран Щиес Основном Накопителе
  • Дов Кодовой Части Микрокоманды, Прин Устройстве Длина Слова Может Оказатьс Недостаточной Размещени Микрокоманды Размещение Микрокоманды Двух Адресах Ведет Усложнению Схемы Сниже
  • Нию Быстродействи Двоичное Кодирование Набора Управл Ющих Сигналов Требует Построени Микропрограммного Автомата Специализированных Устройств Дешифратора Шифратора Шифратор Соответствует Опреде
  • Каждого Адреса Функциональной Части Накопител Каждого Адреса, Котором Возможно Выполнение Логических
SU393741A1
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 1971
SU289448A1
Управляющий автомат цифрового устройства числового управления 1972
  • Белов Е.К.
  • Гайда В.В.
  • Гульденбальк А.П.
  • Заборовский В.Г.
  • Иванов П.С.
  • Козлов Л.П.
  • Колосов В.Г.
  • Колосова Н.И.
  • Мелехин В.Ф.
SU507153A1

Иллюстрации к изобретению SU 272 372 A1

Реферат патента 1970 года УСТРОЙСТВО для УПРАВЛЕНИЯ ЗАПОЛ\ИНАЮЩИМБЛОКОМ

Формула изобретения SU 272 372 A1

r-1

lA.

SU 272 372 A1

Даты

1970-01-01Публикация